RU2718220C1 - Формирователь парафазного сигнала с единичным спейсером - Google Patents
Формирователь парафазного сигнала с единичным спейсером Download PDFInfo
- Publication number
- RU2718220C1 RU2718220C1 RU2019140931A RU2019140931A RU2718220C1 RU 2718220 C1 RU2718220 C1 RU 2718220C1 RU 2019140931 A RU2019140931 A RU 2019140931A RU 2019140931 A RU2019140931 A RU 2019140931A RU 2718220 C1 RU2718220 C1 RU 2718220C1
- Authority
- RU
- Russia
- Prior art keywords
- input
- inputs
- output
- group
- paraphase
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Logic Circuits (AREA)
Abstract
Изобретение относится к импульсной и вычислительной технике и может использоваться при построении самосинхронных комбинационных, триггерных, регистровых и вычислительных устройств, систем цифровой обработки информации. Технический результат - сокращение сложности реализации формирователя парафазного сигнала с единичным спейсером при обеспечении самосинхронности его работы с самосинхронным окружением с более высоким быстродействием. Поставленная цель достигается тем, что в схему, содержащую инвертор, элемент И-ИЛИ-НЕ, элемент И-НЕ, информационный унарный вход, вход управления, парафазный информационный выход с единичным спейсером и индикаторный выход, введены два элемента ИЛИ-И-НЕ, вход и выход инвертора подключены к входам первой группы входов И элемента И-ИЛИ-НЕ, а индикаторный выход подключен к первым входам первых групп входов ИЛИ элементов ИЛИ-И-НЕ. 1 ил.
Description
Формирователь парафазного сигнала с единичным спейсером относится к импульсной и вычислительной технике и может использоваться при построении самосинхронных комбинационных, триггерных, регистровых и вычислительных устройств, систем цифровой обработки информации.
Известен самосинхронный преобразователь унарного сигнала в парафазный сигнал с единичным спейсером в составе разряда параллельного регистра с однофазными входами [1, рис. 11.19], содержащий два инвертора, два элемента И-ИЛИ-НЕ и элемент И-НЕ.
Недостаток известного устройства - невозможность его использования в самосинхронном режиме работы.
Наиболее близким к предлагаемому решению по технической сущности и принятым в качестве прототипа является преобразователь унарного сигнала в парафазный сигнал с единичным спейсером [2], содержащий два инвертора, два элемента И-ИЛИ-НЕ и элемент И-НЕ. При этом прототип обеспечивает возможность самосинхронной работы преобразователя унарного сигнала в парафазный с единичным спейсером, разрешающего изменение унарного входа сразу по окончании формирования рабочего состояния на парафазном выходе. Однако цена этого технического решения - увеличение в два раза аппаратных затрат (числа транзисторов, необходимых для реализации прототипа) по сравнению с его прототипом и снижение быстродействия преобразователя.
Цели прототипа, состоящие в реализации самосинхронного режима преобразователя (формирователя), разрешающего изменение унарного входа сразу по окончании формирования рабочего состояния на парафазном выходе, могут быть достигнуты с существенно меньшими аппаратными затратами.
Задача, решаемая в изобретении, заключается в сокращении сложности схемы формирователя (преобразователя) парафазного сигнала с единичным спейсером (не менее чем на 26%), разрешающего изменение унарного входа сразу по окончании формирования рабочего состояния на парафазном выходе, при обеспечении его самосинхронной работы с более высоким быстродействием (не менее чем на 25%).
Это достигается тем, что в формирователь парафазного сигнала с единичным спейсером, содержащий инвертор, элемент И-ИЛИ-НЕ и элемент И-НЕ, унарный вход, вход управления, парафазный выход с единичным спейсером и индикаторный выход, причем вход инвертора подключен к первому входу первой группы входов И элемента И-ИЛИ-НЕ, выход элемента И-НЕ соединен с индикаторным выходом формирователя, введены два элемента ИЛИ-И-НЕ, причем второй вход первой группы входов И элемента И-ИЛИ-НЕ подключен к выходу инвертора и второму входу первой группы входов ИЛИ первого элемента ИЛИ-И-НЕ, вход второй группы входов И элемента И-ИЛИ-НЕ соединен с входом управления, выход элемента И-ИЛИ-НЕ подключен к входам вторых групп входов ИЛИ первого и второго элементов ИЛИ-И-НЕ, первые входы первых групп входов ИЛИ первого и второго элементов ИЛИ-И-НЕ соединены с выходом элемента И-НЕ, второй вход первой группы входов ИЛИ второго элемента ИЛИ-И-НЕ подключен к унарному входу формирователя и входу инвертора, вход третьей группы входов ИЛИ первого элемента ИЛИ-И-НЕ соединен с выходом второго элемента ИЛИ-И-НЕ, вторым входом элемента И-НЕ и инверсной составляющей парафазного выхода, вход третьей группы входов ИЛИ второго элемента ИЛИ-И-НЕ подключен к выходу первого элемента ИЛИ-И-НЕ, первому входу элемента И-НЕ и прямой составляющей парафазного выхода.
Предлагаемое устройство обладает существенными признаками, отличающими его от прототипа и обеспечивающими достижение заявленного технического результата. Действительно, вход инвертора подключен к первому входу первой группы входов И элемента И-ИЛИ-НЕ, а выход элемента И-НЕ соединен с индикаторным выходом формирователя и в прототипе. Но способ подключения выхода инвертора к входам остальных элементов схемы преобразователя сигнала в прототипе не обеспечивает его индицируемости при работе преобразователя в самосинхронном окружении. Именно подключение входа и выхода инвертора к входам первой группы входов И элемента И-ИЛИ-НЕ преобразователя позволило достичь эффекта, выраженного целью изобретения.
Поскольку введенные конструктивные связи в аналогичных технических решениях не известны, устройство может считаться имеющим существенные отличия.
Понятие "парафазный", используемое в тексте данной заявки, определяется следующим образом. Парафазным считается сигнал, представленный двумя составляющими - парой переменных {X, ХВ}, которые в активной фазе имеют взаимоинверсные значения: {Х=0, ХВ=1} или {Х=1, ХВ=0}. Переход парафазного сигнала из одного статического рабочего состояния в противоположное рабочее состояние может осуществляться двумя способами.
Первый способ предполагает использование парафазного сигнала со спейсером: когда переходу в следующее рабочее состояние обязательно предшествует переход в третье статическое состояние - спейсерное (нерабочее состояние или состояние гашения). Если в качестве спейсерного используется состояние {1,1}, то говорят, что используется парафазный сигнал с единичным спейсером, а если состояние {0,0}, то - парафазный сигнал с нулевым спейсером. Спейсерное состояние - статическое состояние, переключение в которое в самосинхронной схемотехнике должно фиксироваться индикатором окончания переходного процесса, в данном случае - окончания переключения в спейсерное состояние.
Второй способ предполагает использование парафазного сигнала без спейсера. При этом переход из одного рабочего статического состояния в другое осуществляется через динамическое (кратковременное) состояние: {1,1} или {0,0}, - называемое транзитным состоянием.
В материалах данной заявки речь идет о формировании парафазного сигнала с единичным спейсером, в дальнейшем - просто парафазного сигнала.
Унарный сигнал - обычный одиночный информационный сигнал, имеющий два возможных значения: 0 или 1. Вход управления отражает факт появления на информационном унарном входе нового значения, которое может и совпадать с предшествующим значением, своим переключением в состояние "0".
На Фиг. 1 представлена схема формирователя парафазного сигнала с единичным спейсером. Схема содержит инвертор 1, элемент И-ИЛИ-НЕ 2, элемент И-НЕ 3, два элемента ИЛИ-И-НЕ 4-5, унарный информационный вход 6, вход управления 7, парафазный информационный выход 8-9, индикаторный выход 10, вход инвертора 1 подключен к унарному входу 6, к первому входу первой группы входов И элемента И-ИЛИ-НЕ 2 и ко второму входу первой группы входов ИЛИ второго элемента ИЛИ-И-НЕ 5, выход элемента И-НЕ 3 соединен с индикаторным выходом формирователя 10 и первыми входами первых групп входов ИЛИ первого 4 и второго 5 элементов ИЛИ-И-НЕ, второй вход первой группы входов И элемента И-ИЛИ-НЕ 2 подключен к выходу инвертора и второму входу первой группы входов ИЛИ первого элемента ИЛИ-И-НЕ 4, вход второй группы входов И элемента И-ИЛИ-НЕ 2 соединен с входом управления 7, выход элемента И-ИЛИ-НЕ 2 подключен к входам вторых групп входов ИЛИ первого 4 и второго 5 элементов ИЛИ-И-НЕ, вход третьей группы входов ИЛИ первого элемента ИЛИ-И-НЕ 4 соединен с выходом второго элемента ИЛИ-И-НЕ 5, вторым входом элемента И-НЕ 3 и инверсной составляющей парафазного выхода 9, вход третьей группы входов ИЛИ второго элемента ИЛИ-И-НЕ 5 подключен к выходу первого элемента ИЛИ-И-НЕ 4, первому входу элемента И-НЕ 3 и прямой составляющей парафазного выхода 8.
Схема работает следующим образом. В спейсерной фазе на вход управления подается уровень логической 1, в результате обе составляющие парафазного выхода 8 и 9 принимают значение логической 1 и на индикаторном выходе 10 появляется логический 0 как признак спейсера. При этом значение сигнала на унарном входе 6 никак не влияет на значения выходов формирователя. В рабочей фазе на вход управления 7 подается значение логического 0, в результате чего парафазный выход 8, 9 переключится в состояние, соответствующее значению унарного входа 6. По окончании переключения парафазного выхода 8, 9 в рабочую фазу индикаторный выход 10 перейдет в логическую 1, отражая окончание всех переходных процессов в формирователе.
Особенности данной схемы по сравнению с прототипом следующие.
Элемент И-ИЛИ-НЕ, объединяя унарный вход, вход управления и выход инвертора, к входу которого подключен унарный вход формирователя, обеспечивает управление фазами работы формирователя и индицирование, как унарного входа, так и входа управления формирователя. Это исключает необходимость использования дополнительного Г-триггера для индикации выхода инвертора, сокращая сложность реализации самосинхронного формирователя парафазного сигнала с единичным спейсером (сложность прототипа вместе с дополнительным двухвходовым Г-триггером составляет 38 КМОП транзисторов, в то время как сложность предлагаемой схемы равна 28 КМОП транзисторам) и обеспечивая самосинхронность переключения формирователя из рабочей фазы в спейсер и обратно. Реализация предлагаемого устройства базируется на элементах, входящих в стандартные библиотеки элементов, доступные для конечных пользователей. Однако, если учитывать особенность входных сигналов, приходящих на элементы ИЛИ-И-НЕ 4 и 5, реализующих RS-триггер - одновременность прихода сигналов с выходов элемента И-ИЛИ-НЕ 2 и элемента И-НЕ 3 на оба компонента RS-триггера - можно сократить число транзисторов для реализации последнего с 16 до 14, а формирователя в целом, с 28 до 26.
При этом число каскадов, перезаряжающих выходные емкости в прототипе на 25% больше чем в предлагаемом решение: 6 и 4 соответственно.
Таким образом, предлагаемое устройство обладает меньшей сложностью реализации и обеспечивает самосинхронную работу формирователя парафазного сигнала с единичным спейсером с более высоким быстродействием. Цель изобретения достигнута.
Источники:
[1] Варшавский В.И., Кишиневский М.А., Мараховский В.Б. и др. Автоматное управление асинхронными процессами в ЭВМ и дискретных системах / Под ред. В.И. Варшавского. - М.: Наука. Гл. ред. физ. - мат. лит., 1986. - 400 с.
[2] Л.П. Плеханов, Ю.А. Степченков, Ю.Г. Дьяченко, А.Н. Денисов. Преобразователь унарного сигнала в парафазный с единичным спейсером. - Патент РФ №2664013. Опубл. 14.08.2018 Бюл. №23. - 10 с.
Claims (1)
- Формирователь парафазного сигнала с единичным спейсером, содержащий инвертор, элемент И-ИЛИ-НЕ и элемент И-НЕ, унарный информационный вход, вход управления, парафазный информационный выход с единичным спейсером и индикаторный выход, причем вход инвертора подключен к первому входу первой группы входов И элемента И-ИЛИ-НЕ, выход элемента И-НЕ соединен с индикаторным выходом формирователя, отличающийся тем, что в схему введены два элемента ИЛИ-И-НЕ, причем второй вход первой группы входов И элемента И-ИЛИ-НЕ подключен к выходу инвертора и второму входу первой группы входов ИЛИ первого элемента ИЛИ-И-НЕ, вход второй группы входов И элемента И-ИЛИ-НЕ соединен с входом управления, выход элемента И-ИЛИ-НЕ подключен к входам вторых групп входов ИЛИ первого и второго элементов ИЛИ-И-НЕ, первые входы первых групп входов ИЛИ первого и второго элементов ИЛИ-И-НЕ соединены с выходом элемента И-НЕ, второй вход первой группы входов ИЛИ второго элемента ИЛИ-И-НЕ подключен к унарному входу формирователя и входу инвертора, вход третьей группы входов ИЛИ первого элемента ИЛИ-И-НЕ соединен с выходом второго элемента ИЛИ-И-НЕ, вторым входом элемента И-НЕ и инверсной составляющей парафазного выхода, вход третьей группы входов ИЛИ второго элемента ИЛИ-И-НЕ подключен к выходу первого элемента ИЛИ-И-НЕ, первому входу элемента И-НЕ и прямой составляющей парафазного выхода.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2019140931A RU2718220C1 (ru) | 2019-12-11 | 2019-12-11 | Формирователь парафазного сигнала с единичным спейсером |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2019140931A RU2718220C1 (ru) | 2019-12-11 | 2019-12-11 | Формирователь парафазного сигнала с единичным спейсером |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2718220C1 true RU2718220C1 (ru) | 2020-03-31 |
Family
ID=70156484
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2019140931A RU2718220C1 (ru) | 2019-12-11 | 2019-12-11 | Формирователь парафазного сигнала с единичным спейсером |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2718220C1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2806343C1 (ru) * | 2023-06-09 | 2023-10-31 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук" (ФИЦ ИУ РАН) | Самосинхронный одноразрядный троичный сумматор с единичным спейсером |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1977487B (zh) * | 2004-08-19 | 2010-08-18 | 株式会社瑞萨科技 | 相位同步电路 |
US20110012664A1 (en) * | 2008-06-02 | 2011-01-20 | Panasonic Corporation | Clock signal amplifier circuit |
RU2427955C2 (ru) * | 2009-07-01 | 2011-08-27 | Учреждение Российской академии наук Институт проблем информатики РАН (ИПИ РАН) | Самосинхронный rs-триггер с повышенной помехоустойчивостью (варианты) |
RU2469470C1 (ru) * | 2011-07-13 | 2012-12-10 | Учреждение Российской академии наук Институт проблем информатики РАН (ИПИ РАН) | Формирователь парафазного сигнала с высоким активным уровнем входа управления |
RU2664004C1 (ru) * | 2017-02-21 | 2018-08-14 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук (ФИЦ ИУ РАН) | Преобразователь унарного сигнала в парафазный сигнал с нулевым спейсером |
-
2019
- 2019-12-11 RU RU2019140931A patent/RU2718220C1/ru active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1977487B (zh) * | 2004-08-19 | 2010-08-18 | 株式会社瑞萨科技 | 相位同步电路 |
US20110012664A1 (en) * | 2008-06-02 | 2011-01-20 | Panasonic Corporation | Clock signal amplifier circuit |
RU2427955C2 (ru) * | 2009-07-01 | 2011-08-27 | Учреждение Российской академии наук Институт проблем информатики РАН (ИПИ РАН) | Самосинхронный rs-триггер с повышенной помехоустойчивостью (варианты) |
RU2469470C1 (ru) * | 2011-07-13 | 2012-12-10 | Учреждение Российской академии наук Институт проблем информатики РАН (ИПИ РАН) | Формирователь парафазного сигнала с высоким активным уровнем входа управления |
RU2664004C1 (ru) * | 2017-02-21 | 2018-08-14 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук (ФИЦ ИУ РАН) | Преобразователь унарного сигнала в парафазный сигнал с нулевым спейсером |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2806343C1 (ru) * | 2023-06-09 | 2023-10-31 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук" (ФИЦ ИУ РАН) | Самосинхронный одноразрядный троичный сумматор с единичным спейсером |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2427955C2 (ru) | Самосинхронный rs-триггер с повышенной помехоустойчивостью (варианты) | |
JP3604323B2 (ja) | クロック切替回路 | |
US11558055B2 (en) | Clock-gating synchronization circuit and method of clock-gating synchronization | |
EP3197054A1 (en) | Dynamic clock switching method and apparatus as well as computer readable medium | |
KR100186342B1 (ko) | 병렬 가산기 | |
RU2469470C1 (ru) | Формирователь парафазного сигнала с высоким активным уровнем входа управления | |
RU2319297C1 (ru) | D-триггер с самосинхронной предустановкой | |
RU2718220C1 (ru) | Формирователь парафазного сигнала с единичным спейсером | |
RU2475952C1 (ru) | Формирователь парафазного сигнала с низким активным уровнем входа управления | |
RU2362266C1 (ru) | Самосинхронный однократный d-триггер с высоким активным уровнем сигнала управления | |
RU2718221C1 (ru) | Формирователь парафазного сигнала с нулевым спейсером | |
US5164970A (en) | Cascaded driver circuit | |
RU2664004C1 (ru) | Преобразователь унарного сигнала в парафазный сигнал с нулевым спейсером | |
RU2362267C1 (ru) | Самосинхронный однотактный d-триггер с низким активным уровнем сигнала управления | |
CN111934655A (zh) | 一种脉冲时钟产生电路、集成电路和相关方法 | |
GB1056550A (en) | Electronics pulse generating systems | |
RU2664013C1 (ru) | Преобразователь унарного сигнала в парафазный сигнал с единичным спейсером | |
US12095459B2 (en) | Anti-aging clock source multiplexing | |
CN106959782B (zh) | 一种触控驱动电路、触控面板及显示装置 | |
RU2365031C1 (ru) | Самосинхронный двухтактный d-триггер с высоким активным уровнем сигнала управления | |
RU2366080C2 (ru) | Самосинхронный двухтактный d-триггер с низким активным уровнем сигнала управления | |
RU2366081C1 (ru) | Г-триггер с парафазными входами с нулевым спейсером | |
KR960011614A (ko) | 위상변조회로 | |
RU2368068C2 (ru) | Комбинированный г-триггер с нулевым спейсером | |
KR940001556B1 (ko) | 디지탈신호처리장치 |