RU2319297C1 - D-триггер с самосинхронной предустановкой - Google Patents
D-триггер с самосинхронной предустановкой Download PDFInfo
- Publication number
- RU2319297C1 RU2319297C1 RU2006128929/09A RU2006128929A RU2319297C1 RU 2319297 C1 RU2319297 C1 RU 2319297C1 RU 2006128929/09 A RU2006128929/09 A RU 2006128929/09A RU 2006128929 A RU2006128929 A RU 2006128929A RU 2319297 C1 RU2319297 C1 RU 2319297C1
- Authority
- RU
- Russia
- Prior art keywords
- input
- inputs
- group
- output
- information
- Prior art date
Links
- 238000009434 installation Methods 0.000 claims description 16
- 230000000694 effects Effects 0.000 abstract description 2
- 239000000126 substance Substances 0.000 abstract 1
- 125000006850 spacer group Chemical group 0.000 description 8
- 229910052729 chemical element Inorganic materials 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 238000005272 metallurgy Methods 0.000 description 1
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение относится к импульсной и вычислительной технике и может использоваться при построении самосинхронных триггерных, регистровых и вычислительных устройств, систем цифровой обработки информации. Техническим результатом является обеспечение самосинхронной реализации D-триггера с предустановкой с произвольной дисциплиной кодирования информационного входа: парафазной или бифазной. Указанный технический результат достигается тем, что в схему введены входы управляющий и разрешения установки, два инвертора, три элемента ИЛИ-И-НЕ и новые конструктивные связи. 1 ил.
Description
Изобретение относится к импульсной и вычислительной технике и может использоваться при построении самосинхронных триггерных, регистровых и вычислительных устройств, систем цифровой обработки информации.
Известен D-триггер с предустановкой [1], содержащий шесть элементов И-НЕ и входы информационный, синхросигнала и установки нуля и единицы.
Недостаток известного устройства - отсутствие средств индикации окончания переходных процессов, что не позволяет использовать его в составе самосинхронного регистра сдвига.
Наиболее близким к предлагаемому решению по технической сущности и принятым в качестве прототипа является D-триггер с предустановкой [2], содержащий двухтактный триггер с предустановкой нуля и единицы и элемент индикации.
Недостаток прототипа - обязательность использования парафазного кодирования информационного входа триггера.
Задача, решаемая в изобретении, заключается в реализации двухтактного D-триггера с предустановкой, информационный вход которого может иметь как парафазное, так и парафазное со спейсером кодирование.
Это достигается тем, что в D-триггере, содержащем два элемента И-ИЛИ-НЕ, парафазный со спейсером информационный вход, состоящий из прямой и инверсной составляющих, вход установки нуля, вход установки единицы, парафазный информационный выход, состоящий из прямой и инверсной составляющих, и индикаторный выход, причем выход первого элемента И-ИЛИ-НЕ подключен к инверсному информационному выходу и входу первой группы входов И второго элемента И-ИЛИ-НЕ, а выход второго элемента И-ИЛИ-НЕ подключен к прямому информационному выходу и входу первой группы входов И первого элемента И-ИЛИ-НЕ, введены управляющий вход, вход разрешения установки, два инвертора и три элемента ИЛИ-И-НЕ, инверсный информационный вход подключен к первому входу первой группы входов ИЛИ первого элемента ИЛИ-И-НЕ и первому входу третьей группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, прямой информационный вход подключен к третьему входу первой группы входов ИЛИ второго элемента ИЛИ-И-НЕ и третьему входу второй группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, управляющий вход подключен ко входу первого инвертора, выход которого соединен со вторыми входами первых групп входов ИЛИ первого и второго элементов ИЛИ-И-НЕ, вторыми входами вторых групп входов И первого и второго элементов И-ИЛИ-НЕ и вторыми входами второй, третьей и пятой групп входов ИЛИ третьего элемента ИЛИ-И-НЕ, вход установки нуля подключен к первому входу второй группы входов ИЛИ первого элемента ИЛИ-И-НЕ, вход установки единицы подключен к третьему входу второй группы входов ИЛИ второго элемента ИЛИ-И-НЕ, вход разрешения установки подключен ко вторым входам вторых групп входов ИЛИ первого и второго элементов ИЛИ-И-НЕ, выход первого элемента ИЛИ-И-НЕ подключен к первому входу второй группы входов ИЛИ второго элемента ИЛИ-И-НЕ, первому входу второй группы входов И первого элемента И-ИЛИ-НЕ и первым входам второй и четвертой групп входов ИЛИ третьего элемента ИЛИ-И-НЕ, выход второго элемента ИЛИ-И-НЕ подключен к третьему входу второй группы входов ИЛИ первого элемента ИЛИ-И-НЕ, первому входу второй группы входов И второго элемента И-ИЛИ-НЕ, второму входу первой группы входов ИЛИ третьего элемента ИЛИ-И-НЕ и третьему входу третьей группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, выход первого элемента И-ИЛИ-НЕ подключен к первому входу первой группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, выход второго элемента И-ИЛИ-НЕ подключен ко второму входу четвертой группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, выход третьего элемента ИЛИ-И-НЕ соединен со входом второго инвертора, третьим входом первой группы входов ИЛИ первого элемента ИЛИ-И-НЕ и первым входом первой группы входов ИЛИ второго элемента ИЛИ-И-НЕ, выход второго инвертора подключен к индикаторному выходу и первому входу пятой группы входов ИЛИ третьего элемента ИЛИ-И-НЕ.
Предлагаемое устройство удовлетворяет критерию "существенные отличия".
Использование элементов И-ИЛИ-НЕ, ИЛИ-И-НЕ и инверторов для реализации D-триггера с самосинхронной предустановкой известно. Однако использование их в данном случае позволило достичь эффекта, выраженного целью изобретения.
Поскольку введенные конструктивные связи в аналогичных технических решениях не известны, устройство может считаться имеющим существенные отличия.
На чертеже изображена схема D-триггера с самосинхронной предустановкой.
Схема D-триггера с самосинхронной предустановкой содержит инверторы 1-2, три элемента ИЛИ-И-НЕ 3-5, два элемента И-ИЛИ-НЕ 6-7, прямой 8 и инверсный 9 информационные входы с парафазным кодированием, вход установки нуля 10, вход установки единицы 11, вход разрешения установки 12, управляющий вход 13, прямой информационный выход 14, инверсный информационный выход 15 и индикаторный выход 16, инверсный информационный вход 9 подключен к первому входу первой группы входов ИЛИ элемента ИЛИ-И-НЕ 3 и первому входу третьей группы входов ИЛИ элемента ИЛИ-И-НЕ 5, прямой информационный вход 8 подключен к третьему входу первой группы входов ИЛИ элемента ИЛИ-И-НЕ 4 и третьему входу второй группы входов ИЛИ элемента ИЛИ-И-НЕ 5, управляющий вход 13 подключен ко входу первого инвертора 1, выход которого соединен со вторыми входами первых групп входов ИЛИ элементов ИЛИ-И-НЕ 3 и 4, вторыми входами вторых групп входов И элементов И-ИЛИ-НЕ 6 и 7 и вторыми входами второй, третьей и пятой групп входов ИЛИ элемента ИЛИ-И-НЕ 5, вход установки нуля 10 подключен к первому входу второй группы входов ИЛИ элемента ИЛИ-И-НЕ 3, вход установки единицы 11 подключен к третьему входу второй группы входов ИЛИ элемента ИЛИ-И-НЕ 4, вход разрешения установки 12 подключен ко вторым входам вторых групп входов ИЛИ элементов ИЛИ-И-НЕ 3 и 4, выход элемента ИЛИ-И-НЕ 3 подключен к первому входу второй группы входов ИЛИ элемента ИЛИ-И-НЕ 4, первому входу второй группы входов И элемента И-ИЛИ-НЕ 6 и первым входам второй и четвертой групп входов ИЛИ элемента ИЛИ-И-НЕ 5, выход элемента ИЛИ-И-НЕ 4 подключен к третьему входу второй группы входов ИЛИ элемента ИЛИ-И-НЕ 3, первому входу второй группы входов И элемента И-ИЛИ-НЕ 7, второму входу первой группы входов ИЛИ элемента ИЛИ-И-НЕ 5 и третьему входу третьей группы входов ИЛИ элемента ИЛИ-И-НЕ 5, выход элемента И-ИЛИ-НЕ 7 подключен ко входу первой группы входов И элемента И-ИЛИ-НЕ 6, первому входу первой группы входов ИЛИ элемента ИЛИ-И-НЕ 5 и прямому информационному выходу 14, выход элемента И-ИЛИ-НЕ 6 подключен ко входу первой группы входов И элемента И-ИЛИ-НЕ 7, второму входу четвертой группы входов ИЛИ элемента ИЛИ-И-НЕ 5 и инверсному информационному выходу 15, выход элемента ИЛИ-И-НЕ 5 соединен со входом инвертора 2, третьим входом первой группы входов ИЛИ элемента ИЛИ-И-НЕ 3 и первым входом первой группы входов ИЛИ элемента ИЛИ-И-НЕ 4, выход инвертора 2 подключен к индикаторному выходу 16 и первому входу пятой группы входов ИЛИ элемента ИЛИ-И-НЕ 5.
Особенности данной схемы по сравнению с прототипом следующие.
Ввод входа управления позволил расширить функциональные возможности триггера, разрешив использовать информационный вход как в парафазном, так и в парафазном со спейсером кодировании. Использование входа разрешения установки обеспечивает последовательную смену состояний индикаторного выхода триггера при установке нуля или единицы, что необходимо для самосинхронного применения триггера.
Различие парафазных и парафазных со спейсером сигналов заключается в том, что парафазный сигнал со спейсером, состоящий из прямого сигнала и его дополнения (инверсии), имеет три устойчивых состояния: два рабочих, в которых две составляющие парафазного сигнала принимают противоположные значения, - высокий и низкий логические уровни, - и так называемое спейсерное состояние, в котором обе составляющие принимают одинаковое значение [2]. Таким образом, понятия «прямой» и «инверсный» применимы в полной мере к составляющим парафазного со спейсером сигнала только в рабочем состоянии. Парафазный же сигнал, также состоящий из двух составляющих, имеет только два устойчивых состояния (рабочих), в которых его составляющие принимают противоположные значения. Состояние, при котором обе составляющие парафазного сигнала имеют одинаковое значение, является динамическим, кратковременным. Оно появляется только при переключении элемента, являющегося источником парафазного сигнала, например, триггера.
Схема работает следующим образом. При значении сигнала на управляющем входе 13, равном логической единице ("1"), на выходе инвертора 1 формируется уровень логического нуля ("0"), обеспечивающий запись в первую ступень триггера, образованную элементами 3 и 4, состояния, определяемого входным информационным сигналом 8, 9, и хранение состояния второй ступени, образованной элементами 6 и 7. По окончании записи в первую ступень триггера индикаторный элемент 5 переключается в состояние логической единицы. Переключение управляющего входа 13 в состояние "0" приводит к запиранию первой ступени (информационный вход 8,9 блокируется на входах элементов 3 и 4) и разрешению перезаписи состояния первой ступени триггера во вторую. Окончание перезаписи фиксируется переключением индикаторного элемента 5 в состояние "0".
Самосинхронная установка нуля и единицы проводится при "0" на управляющем входе 13, входах установки 10, 11 и разрешения установки 12 в следующем порядке. На вход разрешения установки 12 подается "1". При этом выходы элементов 3 и 4 переключаются в "0", а выход индикаторного элемента 5 - в состояние "1". Затем на вход установки 10 (для установки нуля) или 11 (для установки единицы) подается "1", после чего на вход разрешения установки 12 подается "0". Состояние, определяемое значениями входов установки 10 и 11, записывается в первую ступень триггера (элементы 3 и 4), а затем и во вторую ступень триггера (элементы 6 и 7). По завершении установки индикаторный элемент 5 переключается в "0", индицируя окончание установки. После этого входы установки переводятся в "0" и триггер готов к продолжению работы.
Таким образом, в предлагаемом устройстве самосинхронная работа и установка нуля и единицы обеспечиваются независимо от типа кодирования информационного входа (парафазного или парафазного со спейсером). Цель изобретения достигнута.
Источники информации
1. Шило В.Л. Популярные цифровые микросхемы: Справочник 2-е изд., испр. - Челябинск: Металлургия, Челябинское отд., 1989. - Рис.1.54а.
2. Самосинхронизация в СБИС и СБИС-системах: Аванпроект. Часть II. Теоретическое и практическое обоснование самосинхронизации в СБИС и СБИС-системах. / В.И.Варшавский, М.А.Кишиневский, А.Ю.Кондратьев и др. // Отчет о НИР «Ниверга-ВТК1» - М.: ППИ «Научный центр», 1991. - Рис.1.6а
Claims (1)
- D-триггер с самосинхронной предустановкой, содержащий два элемента И-ИЛИ-НЕ, парафазный информационный вход, состоящий из прямой и инверсной составляющих, вход установки нуля, вход установки единицы, прямой и инверсный информационные выходы и индикаторный выход, причем выход первого элемента И-ИЛИ-НЕ подключен к инверсному информационному выходу и входу первой группы входов И второго элемента И-ИЛИ-НЕ, а выход второго элемента И-ИЛИ-НЕ подключен к прямому информационному выходу и входу первой группы входов И первого элемента И-ИЛИ-НЕ, отличающийся тем, что в схему введены управляющий вход, вход разрешения установки, два инвертора и три элемента ИЛИ-И-НЕ, инверсный информационный вход подключен к первому входу первой группы входов ИЛИ первого элемента ИЛИ-И-НЕ и первому входу третьей группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, прямой информационный вход подключен к третьему входу первой группы входов ИЛИ второго элемента ИЛИ-И-НЕ и третьему входу второй группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, управляющий вход подключен ко входу первого инвертора, выход которого соединен со вторыми входами первых групп входов ИЛИ первого и второго элементов ИЛИ-И-НЕ, вторыми входами вторых групп входов И первого и второго элементов И-ИЛИ-НЕ и вторыми входами второй, третьей и пятой групп входов ИЛИ третьего элемента ИЛИ-И-НЕ, вход установки нуля подключен к первому входу второй группы входов ИЛИ первого элемента ИЛИ-И-НЕ, вход установки единицы подключен к третьему входу второй группы входов ИЛИ второго элемента ИЛИ-И-НЕ, вход разрешения установки подключен ко вторым входам вторых групп входов ИЛИ первого и второго элементов ИЛИ-И-НЕ, выход первого элемента ИЛИ-И-НЕ подключен к первому входу второй группы входов ИЛИ второго элемента ИЛИ-И-НЕ, первому входу второй группы И первого элемента И-ИЛИ-НЕ и первым входам второй и четвертой групп входов ИЛИ третьего элемента ИЛИ-И-НЕ, выход второго элемента ИЛИ-И-НЕ подключен к третьему входу второй группы входов ИЛИ первого элемента ИЛИ-И-НЕ, первому входу второй группы И второго элемента И-ИЛИ-НЕ, второму входу первой группы входов ИЛИ третьего элемента ИЛИ-И-НЕ и третьему входу третьей группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, выход первого элемента И-ИЛИ-НЕ подключен ко второму входу четвертой группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, выход второго элемента И-ИЛИ-НЕ подключен к первому входу первой группы входов ИЛИ третьего элемента ИЛИ-И-НЕ, выход третьего элемента ИЛИ-И-НЕ соединен со входом второго инвертора, третьим входом первой группы входов ИЛИ первого элемента ИЛИ-И-НЕ и первым входом первой группы входов ИЛИ второго элемента ИЛИ-И-НЕ, выход второго инвертора подключен к индикаторному выходу и первому входу пятой группы входов ИЛИ третьего элемента ИЛИ-И-НЕ.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2006128929/09A RU2319297C1 (ru) | 2006-08-09 | 2006-08-09 | D-триггер с самосинхронной предустановкой |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2006128929/09A RU2319297C1 (ru) | 2006-08-09 | 2006-08-09 | D-триггер с самосинхронной предустановкой |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2319297C1 true RU2319297C1 (ru) | 2008-03-10 |
Family
ID=39281125
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2006128929/09A RU2319297C1 (ru) | 2006-08-09 | 2006-08-09 | D-триггер с самосинхронной предустановкой |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2319297C1 (ru) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2009128746A1 (en) * | 2008-04-15 | 2009-10-22 | Institute Of Informatics Problems Of The Russian Academy Of Sciences (Ipi Ran) | Self-timed trigger with single-rail data input |
WO2011002337A1 (en) * | 2009-07-01 | 2011-01-06 | Institute Of Informatics Problems Of The Russian Academy Of Sciences (Ipi Ran) | Self-timed rs-trigger with the enhanced noise immunity |
RU2469470C1 (ru) * | 2011-07-13 | 2012-12-10 | Учреждение Российской академии наук Институт проблем информатики РАН (ИПИ РАН) | Формирователь парафазного сигнала с высоким активным уровнем входа управления |
RU2475952C1 (ru) * | 2011-07-13 | 2013-02-20 | Учреждение Российской академии наук Институт проблем информатики РАН (ИПИ РАН) | Формирователь парафазного сигнала с низким активным уровнем входа управления |
RU2664004C1 (ru) * | 2017-02-21 | 2018-08-14 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук (ФИЦ ИУ РАН) | Преобразователь унарного сигнала в парафазный сигнал с нулевым спейсером |
RU2693321C1 (ru) * | 2018-11-21 | 2019-07-02 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук" (ФИЦ ИУ РАН) | Самосинхронный динамический двухтактный d-триггер с нулевым спейсером |
-
2006
- 2006-08-09 RU RU2006128929/09A patent/RU2319297C1/ru not_active IP Right Cessation
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2009128746A1 (en) * | 2008-04-15 | 2009-10-22 | Institute Of Informatics Problems Of The Russian Academy Of Sciences (Ipi Ran) | Self-timed trigger with single-rail data input |
US20110043252A1 (en) * | 2008-04-15 | 2011-02-24 | Institute Of Informatics Problems Of The Russian Academy Of Sciences (Ipi Ran) | Self-timed trigger with single-rail data input |
US8324938B2 (en) | 2008-04-15 | 2012-12-04 | Institute Of Informatics Problems Of The Russian Academy Of Sciences (Ipi Ran) | Self-timed trigger circuit with single-rail data input |
WO2011002337A1 (en) * | 2009-07-01 | 2011-01-06 | Institute Of Informatics Problems Of The Russian Academy Of Sciences (Ipi Ran) | Self-timed rs-trigger with the enhanced noise immunity |
US8232825B2 (en) | 2009-07-01 | 2012-07-31 | Institute Of Informatics Problems Of The Russian Academy Of Sciences (Ipi Ran) | Self-timed RS-trigger with the enhanced noise immunity |
EP2406882A4 (en) * | 2009-07-01 | 2015-08-26 | Inst Of Informatics Problems Of The Russian Academy Of Sciences Ipi Ran | SELF-TIMER SENSOR WITH ENHANCED NOISE IMMUNITY |
RU2469470C1 (ru) * | 2011-07-13 | 2012-12-10 | Учреждение Российской академии наук Институт проблем информатики РАН (ИПИ РАН) | Формирователь парафазного сигнала с высоким активным уровнем входа управления |
RU2475952C1 (ru) * | 2011-07-13 | 2013-02-20 | Учреждение Российской академии наук Институт проблем информатики РАН (ИПИ РАН) | Формирователь парафазного сигнала с низким активным уровнем входа управления |
RU2664004C1 (ru) * | 2017-02-21 | 2018-08-14 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук (ФИЦ ИУ РАН) | Преобразователь унарного сигнала в парафазный сигнал с нулевым спейсером |
RU2693321C1 (ru) * | 2018-11-21 | 2019-07-02 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук" (ФИЦ ИУ РАН) | Самосинхронный динамический двухтактный d-триггер с нулевым спейсером |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2319297C1 (ru) | D-триггер с самосинхронной предустановкой | |
RU2427955C2 (ru) | Самосинхронный rs-триггер с повышенной помехоустойчивостью (варианты) | |
CN109765828B (zh) | 一种磁阻型传感器芯片时序控制电路及控制方法 | |
RU2362266C1 (ru) | Самосинхронный однократный d-триггер с высоким активным уровнем сигнала управления | |
CN101739232B (zh) | 基于可逆逻辑的除法器 | |
RU2362267C1 (ru) | Самосинхронный однотактный d-триггер с низким активным уровнем сигнала управления | |
RU2469470C1 (ru) | Формирователь парафазного сигнала с высоким активным уровнем входа управления | |
RU2361359C1 (ru) | Самосинхронный d-триггер | |
RU2366080C2 (ru) | Самосинхронный двухтактный d-триггер с низким активным уровнем сигнала управления | |
RU2664004C1 (ru) | Преобразователь унарного сигнала в парафазный сигнал с нулевым спейсером | |
RU2365031C1 (ru) | Самосинхронный двухтактный d-триггер с высоким активным уровнем сигнала управления | |
US7145978B2 (en) | High speed binary counter | |
RU2806343C1 (ru) | Самосинхронный одноразрядный троичный сумматор с единичным спейсером | |
US10951212B2 (en) | Self-timed processors implemented with multi-rail null convention logic and unate gates | |
KR940001556B1 (ko) | 디지탈신호처리장치 | |
US20150180478A1 (en) | Apparatus for simplification of input signal | |
RU2391771C1 (ru) | Самосинхронный d-триггер с индикацией отказа | |
RU2835382C1 (ru) | Самосинхронный двухтактный триггер с парафазными входными и выходными сигналами с нулевым спейсером | |
RU2319232C1 (ru) | Разряд самосинхронного регистра сдвига | |
RU2718220C1 (ru) | Формирователь парафазного сигнала с единичным спейсером | |
Dubey et al. | Comparison between Serial Adder and Parallel Adder | |
RU2260837C1 (ru) | Логический вычислитель | |
RU2718221C1 (ru) | Формирователь парафазного сигнала с нулевым спейсером | |
SU1030798A1 (ru) | Устройство дл выравнивани пор дков чисел | |
RU2693319C1 (ru) | Самосинхронный динамический двухтактный d-триггер с единичным спейсером |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PD4A | Correction of name of patent owner | ||
PD4A | Correction of name of patent owner | ||
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20190810 |