[go: up one dir, main page]

RU2710962C1 - Триггерный логический элемент ИЛИ - Google Patents

Триггерный логический элемент ИЛИ Download PDF

Info

Publication number
RU2710962C1
RU2710962C1 RU2019120056A RU2019120056A RU2710962C1 RU 2710962 C1 RU2710962 C1 RU 2710962C1 RU 2019120056 A RU2019120056 A RU 2019120056A RU 2019120056 A RU2019120056 A RU 2019120056A RU 2710962 C1 RU2710962 C1 RU 2710962C1
Authority
RU
Russia
Prior art keywords
transistor
resistor
output
common
collector
Prior art date
Application number
RU2019120056A
Other languages
English (en)
Inventor
Геннадий Иванович Передельский
Евгений Владимирович Калугин
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) filed Critical Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ)
Priority to RU2019120056A priority Critical patent/RU2710962C1/ru
Application granted granted Critical
Publication of RU2710962C1 publication Critical patent/RU2710962C1/ru

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/082Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using bipolar transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/082Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using bipolar transistors
    • H03K19/09Resistor-transistor logic
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Logic Circuits (AREA)

Abstract

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике и может быть использовано в блоках вычислительной техники, построенных на логических элементах. Техническим результатом является повышение нагрузочной способности триггерного логического элемента ИЛИ. Устройство содержит пять транзисторов n-p-n типа, транзистор p-n-p типа, семь резисторов и источник питающего постоянного напряжения. 2 ил.

Description

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Оно, в частности, может быть использовано в блоках вычислительной техники, построенных на логических элементах.
Известен логический элемент ИЛИ [Гусев В.Г., Гусев Ю.М. Электроника и микропроцессорная техника. – М.: Высшая школа, 2004, стр. 605 рис. 8.12, а, б] содержащий шесть транзисторов, семь резисторов, два диода и два источника постоянного напряжения. Схема элемента имеет два выхода, один из них соответствует реализации логической операции ИЛИ, другой – логической операции ИЛИ-НЕ.
Недостаток его заключается в том, что у него малая нагрузочная способность. Электрический ток только одного из имеющихся транзисторов формирует электрический ток внешней нагрузки. Если бы удалось увеличить число транзисторов, формирующих ток нагрузки из общего числа имеющихся транзисторов, то это бы привело к увеличению максимальной силы электрического тока внешней нагрузки логического элемента и в результате к повышению нагрузочной способности.
Наиболее близким по технической сущности и достигаемому результату является выбранный в качестве прототипа логический элемент ИЛИ [Манаев Е.И. Основы радиоэлектроники. – М.: Радио и связь, 1985, стр. 342, рис. 14.23], содержащий шесть транзисторов, пять резисторов и два источника постоянного напряжения.
Недостаток его заключается в малой нагрузочной способности. Электрический ток только одного из шести транзисторов формирует ток внешней нагрузки. Если бы удалось в общем количестве имеющихся транзисторов увеличить число транзисторов, формирующих электрический ток внешней нагрузки, то это бы привело к увеличению максимальной силы электрического тока нагрузки логического элемента и в результате к повышению нагрузочной способности.
Задача, на решение которой направлено изобретение, состоит в повышении нагрузочной способности триггерного логического элемента ИЛИ.
Это достигается тем, что в триггерном логическом элементе ИЛИ, содержащем параллельно включенные первый и второй n-p-n транзисторы, выводы баз которых образуют два входа логического элемента ИЛИ относительно «земли», общий вывод эмиттеров этих двух транзисторов соединен с первым резистором, свободный вывод которого соединен с общей шиной, общий вывод двух коллекторов соединен с общим выводом коллектора третьего n-p-n транзистора и второго резистора, свободный вывод которого подключен к плюсовому выводу источника питающего постоянного напряжения, база четвертого транзистора соединена с третьим резистором, свободный вывод которого соединен с общим выводом второго резистора и плюсового вывода источника питающего напряжения, также имеются пятый тоже n-p-n транзистор, четвертый и пятый резисторы, отличающийся тем, что изменено включение элементов и введены дополнительный p-n-p транзистор, а также дополнительные два резистора, коллектор пятого транзистора соединен с общим выводом третьего резистора и базы четвертого транзистора, а эмиттер соединен с общей шиной, четвертый резистор включен между эмиттером третьего транзистора и коллектором четвертого транзистора, пятый резистор включен между базой третьего транзистора и общим выводом четвертого резистора и коллектора четвертого транзистора, коллектор дополнительного транзистора соединен с общим выводом пятого резистора и базы третьего транзистора, база этого дополнительного транзистора – с общим выводом второго резистора и коллекторов первого, второго и третьего транзисторов, первый и второй дополнительные резисторы между собой включены последовательно, их общий вывод подключен к эмиттеру дополнительного транзистора, свободный вывод первого дополнительного резистора соединен с общим выводом второго и третьего резисторов, а также плюсового вывода источника питающего постоянного напряжения, а свободный вывод второго дополнительного резистора соединен с общей шиной, выход логического элемента относительно «земли» образуют общий вывод коллектора четвертого транзистора, четвертого и пятого резисторов, а общая шина заземлена.
Сущность изобретения поясняется чертежом (фиг. 1)., на фиг. 2- таблица, отображающая Работу двухвходового логического элемента ИЛИ
В триггерном логическом элементе ИЛИ общая шина (минусовой вывод) источника 1 питающего постоянного напряжения заземлена, а выход его соединен с одним из выводов резистора 2. Последовательно с этим резистором включены последовательно соединенные транзистор 3 (n-p-n) и резистор 4, свободный вывод которого заземлен. Вывод базы транзистора 3 образует относительно «земли» первый вход x1 логического элемента. Коллектор транзистора 5 (n-p-n) соединен с общим выводом резистора 2 и коллектора транзистора 3, эмиттер – с общим выводом резистора 4 эмиттера транзистора 3. Вывод базы транзистора 5 является относительно «земли» вторым входом x2 логического элемента. Последовательно между собой включены резистор 6 и транзистор 7 (n-p-n). Свободный вывод резистора соединен с общим выводом резистора 2 и выхода источника 1 питающего постоянного напряжения, а вывод эмиттера транзистора 7 заземлен. База последнего подключена к общему выводу эмиттеров транзисторов 3 и 5, а также резистора 4. Последовательно включены транзистор 8 (n-p-n), резистор 9 и транзистор 10 (n-p-n). Коллектор транзистора 8 соединен с общим выводом резистора 2 и коллекторов транзисторов 3 и 5, а эмиттер транзистора 10 заземлен. База последнего подключена к общему выводу резистора 6 и коллектора транзистора 7. И наконец, тоже последовательно включены резистор 11, транзистор 12 (p-n-p) и резистор 13, свободный вывод которого подключен к общему выводу резистора 9 и коллектора транзистора 10. Свободный вывод резистора 11 соединен с общим выводом резисторов 2,6 и выхода источника 1 питающего постоянного напряжения. Общий вывод резистора 13 и коллектора транзистора 12 соединен с базой транзистора 8. Резистор 14 включен между «землей» и общим выводом резистора 11 и эмиттера транзистора 12. Выход логического элемента относительно «земли» образует общий вывод коллектора транзистора 10, резисторов 9 и 13. На фигуре 1 часть схемы на транзисторах 8, 12, резисторах 2,9,11 и 13 является триггером на транзисторах противоположного типа проводимости.
Триггерный логический элемент ИЛИ работает следующим образом. В цифровой электронике используются входные и выходные электрические сигналы низкого и высокого уровней. Низкий уровень – уровень логического нуля соответствует значениям напряжения в районе нуля (близкому к нулю), высокий уровень – уровень логической единицы соответствует значениям напряжения в районе единиц вольт (нередко в районе четырех вольт).
Работа двухвходового логического элемента ИЛИ отражается известной таблицей 1, где х1 и х2 – условное отображение входных сигналов, у – условное отображение выходного сигнала и N – номер строки по порядку. В соответствии со строками 1-3 таблицы на обоих или на одном из входов х1, х2 имеется высокий уровень напряжения, который обеспечивает повышенный уровень значений силы электрического тока через оба или один из транзисторов 3,5 и соответственно повышенное напряжение на резисторе 2. Минусом оно приложено к базе p-n-p транзистора 12. Электрический ток через резисторы 11 и 14 создает на резисторе 11 падение напряжения, плюсом приложенное к эмиттеру транзистора 12. По абсолютной величине значение на резисторе 2 больше суммы напряжения на резисторах 11 и порогового напряжения транзистора 12. В итоге транзистор 12 открыт, его электрический ток создает на резисторе 13 напряжение, которое плюсом приложено к базе (n-p-n) транзистора 8, по значению превышает его пороговое напряжение и поддерживает этот транзистор тоже в открытом состоянии. Электрические токи транзисторов 8 и 12 замыкаются на внешнюю нагрузку и создают на ней повышенное значение напряжения – уровень логической единицы. При этом транзистор 10 закрыт. Причина этого в том, что электрический ток одного или обоих транзисторов 3, 5 создает на резисторе 4 падение напряжения, плюсом приложенное к базе (n-p-n) транзистора 7, больше его порогового напряжения и поддерживает на коллекторе транзистора 7 малое значение напряжения, не превышающее пороговое напряжение транзистора 10.
В соответствии с 4-й строкой таблицы 1 на обоих входах х1 и х2 имеется низкий уровень напряжения (уровень логического нуля), транзисторы 3 и 5 закрыты и их электрические токи не замыкаются через резистор 2. Напряжение на резисторе 11 плюсом приложено к базе транзистора 12 и переводит этот транзистор в закрытое состояние. Тогда нулевое или близкое к нулю напряжение на резисторе 13 переводит транзистор 8 тоже в закрытое состояние. В итоге на внешней нагрузке низкий уровень напряжения, уровень логического нуля. Нулевые значения силы электрического тока транзисторов 3 и 5 обеспечивают закрытое состояние транзистора 7, электрический ток через резистор 6 замыкается на базу транзистора 10 и переводит его в открытое состояние. Через этот открытый транзистор может разряжаться эквивалентная паразитная емкость (выходная емкость логического элемента ИЛИ и входная емкость нагрузки), время разряда уменьшается и не ухудшается быстродействие схемы.
Таким образом, в триггерном логическом элементе ИЛИ сила электрического тока внешней нагрузки равна сумме силы токов двух транзисторов 8 и 12, т.е. двух из имеющихся шести транзисторов, что повышает нагрузочную способность этого логического элемента. В прототипе электрический ток нагрузки формирует только один из имеющихся транзисторов.

Claims (1)

  1. Триггерный логический элемент ИЛИ, содержащий параллельно включенные первый и второй n-p-n транзисторы, выводы баз которых образуют два входа логического элемента ИЛИ относительно «земли», общий вывод эмиттеров этих двух транзисторов соединен с первым резистором, свободный вывод которого соединен с общей шиной, общий вывод двух коллекторов соединен с общим выводом коллектора третьего n-p-n транзистора и второго резистора, свободный вывод которого подключен к плюсовому выводу источника питающего постоянного напряжения, база четвертого n-p-n транзистора соединена с третьим резистором, свободный вывод которого соединен с общим выводом второго резистора и плюсового вывода источника питающего напряжения, также имеются пятый тоже n-p-n транзистор, четвертый и пятый резисторы, отличающийся тем, что изменено включение элементов и введены дополнительный p-n-p транзистор, а также дополнительные два резистора, коллектор пятого транзистора соединен с общим выводом третьего резистора и базы четвертого транзистора, а эмиттер соединен с общей шиной, четвертый резистор включен между эмиттером третьего транзистора и коллектором четвертого транзистора, пятый резистор включен между базой третьего транзистора и общим выводом четвертого резистора и коллектора четвертого транзистора, коллектор дополнительного транзистора соединен с общим выводом пятого резистора и базы третьего транзистора, база этого дополнительного транзистора – с общим выводом второго резистора и коллекторов первого, второго и третьего транзисторов, первый и второй дополнительные резисторы между собой включены последовательно, их общий вывод подключен к эмиттеру дополнительного транзистора, свободный вывод первого дополнительного резистора соединен с общим выводом второго и третьего резисторов, а также плюсового вывода источника питающего постоянного напряжения, а свободный вывод второго дополнительного резистора соединен с общей шиной, выход логического элемента относительно «земли» образуют общий вывод коллектора четвертого транзистора, четвертого и пятого резисторов, а общая шина заземлена.
RU2019120056A 2019-06-27 2019-06-27 Триггерный логический элемент ИЛИ RU2710962C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2019120056A RU2710962C1 (ru) 2019-06-27 2019-06-27 Триггерный логический элемент ИЛИ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2019120056A RU2710962C1 (ru) 2019-06-27 2019-06-27 Триггерный логический элемент ИЛИ

Publications (1)

Publication Number Publication Date
RU2710962C1 true RU2710962C1 (ru) 2020-01-14

Family

ID=69171506

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2019120056A RU2710962C1 (ru) 2019-06-27 2019-06-27 Триггерный логический элемент ИЛИ

Country Status (1)

Country Link
RU (1) RU2710962C1 (ru)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2760464C1 (ru) * 2021-04-28 2021-11-25 Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» Триггерный логический элемент И-НЕ
RU2767177C1 (ru) * 2021-06-30 2022-03-16 Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» (ЮЗГУ) (RU) Триггерный логический элемент ИЛИ/ИЛИ-НЕ
RU2767176C1 (ru) * 2021-06-30 2022-03-16 Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» Триггерный логический элемент ИЛИ-НЕ
RU2783403C1 (ru) * 2022-02-14 2022-11-14 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) Триггерный логический элемент И-НЕ/ИЛИ-НЕ

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU235101A1 (ru) * Ю. В. Марков Логический элемент «или»
US5006730A (en) * 1989-05-01 1991-04-09 Motorola, Inc. BIMOS logic gates
US5111077A (en) * 1990-06-19 1992-05-05 Intel Corporation BiCMOS noninverting buffer and logic gates
US6492840B1 (en) * 1998-07-13 2002-12-10 Texas Instruments Incorporated Current mode logic gates for low-voltage high-speed applications
RU2468510C1 (ru) * 2011-09-16 2012-11-27 Виктор Николаевич Мурашёв Троичный к-моп-с логический элемент "или-не"

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU235101A1 (ru) * Ю. В. Марков Логический элемент «или»
US5006730A (en) * 1989-05-01 1991-04-09 Motorola, Inc. BIMOS logic gates
US5111077A (en) * 1990-06-19 1992-05-05 Intel Corporation BiCMOS noninverting buffer and logic gates
US6492840B1 (en) * 1998-07-13 2002-12-10 Texas Instruments Incorporated Current mode logic gates for low-voltage high-speed applications
RU2468510C1 (ru) * 2011-09-16 2012-11-27 Виктор Николаевич Мурашёв Троичный к-моп-с логический элемент "или-не"

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2760464C1 (ru) * 2021-04-28 2021-11-25 Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» Триггерный логический элемент И-НЕ
RU2767177C1 (ru) * 2021-06-30 2022-03-16 Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» (ЮЗГУ) (RU) Триггерный логический элемент ИЛИ/ИЛИ-НЕ
RU2767176C1 (ru) * 2021-06-30 2022-03-16 Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» Триггерный логический элемент ИЛИ-НЕ
RU2783403C1 (ru) * 2022-02-14 2022-11-14 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) Триггерный логический элемент И-НЕ/ИЛИ-НЕ
RU2797567C1 (ru) * 2022-04-21 2023-06-07 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) Триггерный логический элемент ИЛИ
RU2797037C1 (ru) * 2023-02-14 2023-05-31 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет"(ЮЗ ГУ) Триггерный логический элемент ИЛИ на полевых транзисторах

Similar Documents

Publication Publication Date Title
US3541353A (en) Mosfet digital gate
RU2710962C1 (ru) Триггерный логический элемент ИЛИ
EP0164360B1 (en) Input buffer circuit for receiving multiple level input voltages
RU2726853C1 (ru) Триггерный логический элемент ИЛИ/ИЛИ-НЕ
GB1358193A (en) Integrated control circuit
RU2710950C1 (ru) Триггерный логический элемент ИЛИ на полевых транзисторах
RU2710937C1 (ru) Триггерный логический элемент ИЛИ-НЕ
RU2704748C1 (ru) Триггерный логический элемент НЕ на полевых транзисторах
RU2694151C1 (ru) Триггерный логический элемент И-НЕ
RU2693297C1 (ru) Триггерный асинхронный R-S триггер
RU2689198C1 (ru) Триггерный асинхронный D-триггер
RU2710845C1 (ru) Триггерный логический элемент НЕ
US3261988A (en) High speed signal translator
RU2727613C1 (ru) Триггерный логический элемент И/И-НЕ
RU2728954C1 (ru) Триггерный логический элемент И
RU2767176C1 (ru) Триггерный логический элемент ИЛИ-НЕ
US3073970A (en) Resistor coupled transistor logic circuitry
RU2721386C1 (ru) Триггерный двухступенчатый R-S триггер
RU2783403C1 (ru) Триггерный логический элемент И-НЕ/ИЛИ-НЕ
RU2792973C1 (ru) Триггерный логический элемент И-НЕ/ИЛИ-НЕ
US3597626A (en) Threshold logic gate
US3502900A (en) Signal control circuit
EP0432472A2 (en) Signal output circuit having bipolar transistor in output stage and arranged in CMOS semiconductor integrated circuit
RU2789166C1 (ru) Триггерный логический элемент И/И-НЕ
RU2760464C1 (ru) Триггерный логический элемент И-НЕ