[go: up one dir, main page]

RU2693297C1 - Триггерный асинхронный R-S триггер - Google Patents

Триггерный асинхронный R-S триггер Download PDF

Info

Publication number
RU2693297C1
RU2693297C1 RU2018135620A RU2018135620A RU2693297C1 RU 2693297 C1 RU2693297 C1 RU 2693297C1 RU 2018135620 A RU2018135620 A RU 2018135620A RU 2018135620 A RU2018135620 A RU 2018135620A RU 2693297 C1 RU2693297 C1 RU 2693297C1
Authority
RU
Russia
Prior art keywords
resistor
transistor
output
additional
trigger
Prior art date
Application number
RU2018135620A
Other languages
English (en)
Inventor
Геннадий Иванович Передельский
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) filed Critical Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ)
Priority to RU2018135620A priority Critical patent/RU2693297C1/ru
Application granted granted Critical
Publication of RU2693297C1 publication Critical patent/RU2693297C1/ru

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Electronic Switches (AREA)

Abstract

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Оно, в частности, может быть использовано в блоках вычислительной техники, выполненных на R-S триггерах. Технический результат - упрощение триггерного асинхронного R-S триггера. Для этого предложен триггерный асинхронный R-S триггер, который содержит пять транзисторов, шесть резисторов и источник питающего постоянного напряжения. Новым является то, что в него введены три дополнительных (n-p-n) транзистора и два дополнительных резистора, а также определены входы и выход R-S триггера. 1 ил., 1 табл.

Description

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Оно, в частности, может быть использовано в блоках вычислительной техники, выполненных на R-S триггерах.
Известен асинхронный R-S − триггер. [Гусев В.Г., Гусев Ю.М. Электроника и микропроцессорная техника. − М.: Высшая школа, 2004, с. 620, рис. 8.9, а], содержащий два логических элемента ИЛИ-НЕ.
Недостатком его является большое число используемых транзисторов, что усложняет и удорожает устройство. В частности, в каждом двухвходовом эмиттерном-связанном логическом элементе ИЛИ-НЕ [Манаев Е.И. Основы радиоэлектроники. -М.: Радио и связь, 1985, с.342, рис. 14.23] имеется пять транзисторов, тогда в обсуждаемом асинхронном R-S триггере содержится большое число транзисторов (десять), что приводит к его усложнению и удорожанию.
Наиболее близким по технической сущности и достигаемому результату является выбранный в качестве прототипа триггер с дополнительной симметрией [Гольденберг Л.М., Импульсные и цифровые устройства. − М.: Связь, 1973, стр. 275, рис. 4.18, в], содержащий два транзистора, четыре резистора и источники постоянных питающих напряжений.
Недостаток его заключается в том, что у него малая нагрузочная способность, т.к. относительно небольшая часть электрического тока, потребляемого от источника постоянного питающего напряжения, образует электрический ток внешней нагрузки. Это объясняется тем, что одну внешнюю нагрузку в рассматриваемой схеме можно подключать к коллектору или к эмиттеру только одного из двух имеющихся транзисторов. Если бы в формировании электрического тока внешней нагрузки участвовали оба имеющихся транзистора, то это повысило бы нагрузочную способность триггера.
Задача, на решение которой направлено изобретение, состоит в упрощении и удишевлении триггерного асинхронного R-S триггера.
Это достигается тем, что в триггерный ассинхронный R-S триггер, содержащий источник питающего постоянного напряжения, общая шина которого заземлена, последовательно соединённые первый резистор, первый транзистор (n-p-n) и второй резистор, свободный вывод первого резистора соединён с выходом источника питающего постоянного напряжения, другой вывод этого резистора соединён с коллектором первого транзистора, а эмиттер последнего соединён с одним из выводов второго резистора, также имеются последовательно соединённые третий резистор, второй транзистор (p-n-p) и четвёртый резистор, свободный вывод третьего резистора подключен к общему выходу источника питающего постоянного напряжения и первого резистора, другой вывод третьего резистора соединён с эмиттером второго транзистора, коллектор этого транзистора подключён к одному из выводов четвёртого резистора, а база соединена с общим выводом первого резистора и коллектора первого транзистора, база первого транзистора подключена к общему выводу коллектора второго транзистора и четвёртого резистора, свободный вывод последнего резистора подключён к свободному выводу второго резистора, введены три дополнительных (n-p-n) транзистора и два дополнительных резистора, а также определены входы и выход R-S триггера, первый дополнительный транзистор и первый дополнительный резистор между собой соединены последовательно, коллектор первого дополнительного транзистора соединён с общим выводом первого резистора и коллектора первого транзистора, а свободный вывод первого дополнительного резистора заземлён, вывод базы первого дополнительного транзистора образует вход S R-S триггера относительно «земли», также последовательно между собой включены второй дополнительный транзистор и второй дополнительный резистор, коллектор второго дополнительного транзистора соединён с общим выводом третьего резистора и эмиттера второго транзистора, а свободный вывод второго дополнительного резистора заземлён, вывод базы второго дополнительного транзистора образует вход R R-S триггера относительно «земли», коллектор третьего дополнительного транзистора подключен к общему выводу второго и четвёртого резисторов, база соединена с общим выводом второго дополнительного резистора и эмиттера второго дополнительного транзистора, а эмиттер заземлён, выход R-S триггера относительно «земли» образует общий вывод коллектора третьего дополнительного транзистора, второго и четвёртого резисторов.
Сущность изобретения поясняется чертежом (фиг. 1).
В триггерном асинхронном R-S триггера общая шина (минусовая) источника 1 питающего постоянного напряжения заземлена. Между собой последовательно соединены транзистор 2 (n-p-n) и резистор 3. Свободный вывод последнего заземлён, а вывод базы транзистора 2 образует вход S R-S триггера относительно «земли». Последовательно между собой включены транзистор 4 (n-p-n) и резистор 5, свободный вывод которого заземлён. Вывод базы транзистора 4 образует вход R R-S триггера относительно «земли». Между собой последовательно соединены резистор 6, транзистор 7 (n-p-n), резистор 8 и транзистор 9 (n-p-n). Свободный вывод резистора 6 подключен к выходу (плюсовой вывод) источника 1 питающего постоянного напряжения, а другой вывод его соединён с коллектором транзистора 7. Общий вывод этих двух последних элементов подключен к коллектору транзистора 2. Эмиттер транзистор 9 заземлён, а его база подключена к общему выводу резистора 5 и эмиттера транзистора 4. Также последовательно между собой соединены резистор 10, транзистор 11 (p-n-p) и резистор 12. Свободный вывод резистора 10 подключен к общему выводу резистора 6 и выхода источника 1 питающего постоянного напряжения, а другой вывод резистора 10 соединён с эмиттером транзистора 11. Общий вывод этих двух последних элементов подключен к коллектору транзистора 4. База транзистора 11 соединена с общим выводом резистора 6 и коллекторов транзисторов 2 и 7, а база транзистора 7 − с общим выводом резистора 12 и коллектора транзистора 11. Выход относительно «земли» R-S триггера образует общий вывод коллектора транзистора 9 и резисторов 8 и 12. Часть схемы на фиг. 1 на транзисторах 7 и 11 образует известный триггер на транзисторах противоположного типа проводимости.
Триггерный асинхронный R-S триггер работает следующим образом. В цифровой электронике используются входные и выходные электрические сигналы низкого и высокого уровней. Низкий уровень − уровень логического нуля соответствует значениям напряжения в районе нуля или в районе ближе к нулю, высокий уровень − уровень логической единицы соответствует значениям напряжения в районе единиц вольт (нередко четыре вольта).
Figure 00000001
Figure 00000002
Figure 00000003
Figure 00000004
1 0 1 Установка 1
2 1 0 Установка 0
3 0 0 Хранение
4 1 1 Запрет
Табл.1
Работа асинхронного R-S триггера отображается известной табл.1, где
Figure 00000002
и
Figure 00000003
− условное отображение сигналов на входах R-S триггера в данный момент времени,
Figure 00000004
− условное отображение состояния триггера в последующее время (состояние на выходе), N − номер по порядку.
При комбинации входных сигналов, соответствующих первой строке табл. 1, малое значение напряжения на входе R определяет малое значение силы электрического тока через транзистор 4, которое не влияет на состояние триггера на транзисторах 7 и 11 (реально почти не влияет или слабо влияет). Существенное значение напряжения на входе S (больше, чем на входе R) вызывает повышенную силу электрического тока через транзистор 2 и соответственно через резистор 6. Напряжение на этом резисторе минусом приложено к базе p-n-p транзистора 11, а плюсом к его эмиттеру через резистор 10. Значение напряжения на резисторе 6 по абсолютной величине должно быть больше порогового напряжения транзистора 11. Такое неравенство и требующийся запас по его выполнению обеспечивается значением сопротивления резистора 3. В результате транзистор 11 проводит электрический ток, напряжение на резисторе 12 плюсом приложено к базе транзистора 7, больше его порогового напряжения и этот транзистор тоже проводит электрический ток. Электрический ток двух транзисторов 7 и 11 замыкается на подключенную к выходу нагрузку и обеспечивает на ней высокий уровень напряжения. На транзистор 9 замыкается весьма малое значение силы электрического тока, так как сила электрического тока через транзистор 4 мала и значение напряжения на резисторе 5 и соответственно на базе транзистора 9 в районе порогового напряжения.
При комбинации входных сигналов, соответствующих второй строчке табл. 1, малое значение напряжения на входе S определяет малое значение силы электрического тока через транзистор 2, которое не влияет на состояние триггера на транзисторах 7 и 11. Существенно большее значение напряжения на входе R вызывает повышенную силу электрического тока через транзистор 4 и соответственно через резистор 10. Напряжение на этом резисторе минусом приложено к эмиттеру (p-n-p) транзистора 11, а плюсом к его базе через резистор 6. Значение напряжения на резисторе 10 должно быть достаточным для существенного уменьшения силы электрического тока через транзистор 11. Это обеспечивается значением сопротивления резистора 5, значением этого же сопротивления обеспечивается требующийся запас для выполнения приведённого условия. Тогда значение силы электрического тока через транзистор 11 находится в районе нуля и значение напряжения на резисторе 12 тоже имеет малое значение. Оно прикладывается к базе транзистора 7, его состояние находится в районе порогового напряжения, и сила электрического тока через него имеет весьма малое значение. В результате сумма силы электрического тока транзисторов 7 и 10 имеет малое значение и значение выходного напряжения R-S триггера находится в районе нуля. Повышенное значение силы электрического тока, через транзистор 4 и соответственно через резистор 5 обеспечивает повышение значения напряжения на этом резисторе и на базе транзистора 9 и через него может протекать номинальный ток значительно больший, чем при предыдущих комбинации входных сигналов. Тогда через этот транзистор разряжается эквивалентная паразитная емкость (выходная емкость R-S триггера и входная ёмкость нагрузки), время разряда уменьшается и не ухудшается быстродействие схемы.
При комбинации входных сигналов, соответствующих третьей строчки табл. 1, малые значения напряжения на входа R и S определяет малые значения силы электрического тока через транзисторы 2 и 4. Они не влияют на состояние триггера на транзисторах противоположного типа проводимости 7 и 11 и не изменяют его состояние. Тогда не изменяется напряжение на выходе R-S триггера, и оно соответствует предыдущей комбинации входных сигналов. То есть это хранение информации.
Комбинация сигналов в четвёртой строке табл. 1, как в существующих схемах асинхронных R-S триггеров, так и в рассматриваемой схеме, является запрещённой комбинацией входных сигналов.
Можно обратить внимание, что при переходе от комбинации входных сигналов в первой строчке табл. 1 к комбинации сигналов во второй строчке, образно говоря, воздействие на уменьшение силы электрического тока в транзисторах 7 и 11 триггера на транзисторах противоположного типа проводимости возрастает, а воздействие на повышение силы электрического тока в транзисторах 7 и 11 уменьшается. Такой прогресс способствует изменению состояния триггера на транзисторах противоположного типа проводимости и установке на выходе R-S триггера низкого уровня напряжения (логический нуль). При переходе от комбинации входных сигналов во второй строчке табл. 1 к комбинации входных сигналов в первой строчке наоборот воздействие на увеличение силы электрического тока в транзисторах 7 и 11 возрастает, а воздействие на уменьшение силы электрического тока в этих транзисторах ослабляется. Это тоже способствует изменению состояния триггера на транзисторах противоположного типа проводимости 7 и 11 и установке на выходе R-S триггера высокого уровня напряжения (логическая единица).
В рассмотренном триггерном асинхронном R-S триггере сила электрического тока внешней нагрузки почти равна сумме силы токов двух транзисторов 7 и 11, то есть двух из имеющихся пяти транзисторов, что повышает нагрузочную способность этого триггера. В приведённом выше аналоге электрический ток нагрузки формирует только один из имеющихся транзисторов.
Таким образом, рассмотренная схема упрощает удишевляет асинхронный R-S триггер. В ней пять транзисторов, а, в частности, в приведённом выше аналоге имеется десять транзисторов.

Claims (1)

  1. Триггерный асинхронный R-S триггер, содержащий источник питающего постоянного напряжения, общая шина которого заземлена, последовательно соединённые первый резистор, первый транзистор (n-p-n) и второй резистор, свободный вывод первого резистора соединён с выходом источника питающего постоянного напряжения, другой вывод этого резистора соединён с коллектором первого транзистора, а эмиттер последнего соединён с одним из выводов второго резистора, также имеются последовательно соединённые третий резистор, второй транзистор (p-n-p) и четвёртый резистор, свободный вывод третьего резистора подключен к общему выходу источника питающего постоянного напряжения и первого резистора, другой вывод третьего резистора соединён с эмиттером второго транзистора, коллектор этого транзистора подключён к одному из выводов четвёртого резистора, а база соединена с общим выводом первого резистора и коллектора первого транзистора, база первого транзистора подключена к общему выводу коллектора второго транзистора и четвёртого резистора, свободный вывод последнего резистора подключён к свободному выводу второго резистора, отличающийся тем, что в него введены три дополнительных (n-p-n) транзистора и два дополнительных резистора, а также определены входы и выход R-S триггера, первый дополнительный транзистор и первый дополнительный резистор между собой соединены последовательно, коллектор первого дополнительного транзистора соединён с общим выводом первого резистора и коллектора первого транзистора, а свободный вывод первого дополнительного резистора заземлён, вывод базы первого дополнительного транзистора образует вход S R-S триггера относительно «земли», также последовательно между собой включены второй дополнительный транзистор и второй дополнительный резистор, коллектор второго дополнительного транзистора соединён с общим выводом третьего резистора и эмиттера второго транзистора, а свободный вывод второго дополнительного резистора заземлён, вывод базы второго дополнительного транзистора образует вход R R-S триггера относительно «земли», коллектор третьего дополнительного транзистора подключен к общему выводу второго и четвёртого резисторов, база соединена с общим выводом второго дополнительного резистора и эмиттера второго дополнительного транзистора, а эмиттер заземлён, выход R-S триггера относительно «земли» образует общий вывод коллектора третьего дополнительного транзистора, второго и четвёртого резисторов.
RU2018135620A 2018-10-09 2018-10-09 Триггерный асинхронный R-S триггер RU2693297C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2018135620A RU2693297C1 (ru) 2018-10-09 2018-10-09 Триггерный асинхронный R-S триггер

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2018135620A RU2693297C1 (ru) 2018-10-09 2018-10-09 Триггерный асинхронный R-S триггер

Publications (1)

Publication Number Publication Date
RU2693297C1 true RU2693297C1 (ru) 2019-07-02

Family

ID=67252209

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2018135620A RU2693297C1 (ru) 2018-10-09 2018-10-09 Триггерный асинхронный R-S триггер

Country Status (1)

Country Link
RU (1) RU2693297C1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2760464C1 (ru) * 2021-04-28 2021-11-25 Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» Триггерный логический элемент И-НЕ
RU2767176C1 (ru) * 2021-06-30 2022-03-16 Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» Триггерный логический элемент ИЛИ-НЕ

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1626341A1 (ru) * 1989-02-27 1991-02-07 Кустовой Вычислительный Центр Белорусского Республиканского Банка Госбанка Ссср RS-триггер
US8232825B2 (en) * 2009-07-01 2012-07-31 Institute Of Informatics Problems Of The Russian Academy Of Sciences (Ipi Ran) Self-timed RS-trigger with the enhanced noise immunity
RU2615069C1 (ru) * 2015-12-22 2017-04-03 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Rs-триггер

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1626341A1 (ru) * 1989-02-27 1991-02-07 Кустовой Вычислительный Центр Белорусского Республиканского Банка Госбанка Ссср RS-триггер
US8232825B2 (en) * 2009-07-01 2012-07-31 Institute Of Informatics Problems Of The Russian Academy Of Sciences (Ipi Ran) Self-timed RS-trigger with the enhanced noise immunity
RU2615069C1 (ru) * 2015-12-22 2017-04-03 федеральное государственное бюджетное образовательное учреждение высшего образования "Донской государственный технический университет" (ДГТУ) Rs-триггер

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
ГОЛЬДЕНБЕРГ Л.М., Импульсные и цифровые устройства, Москва, Связь, 1973, стр. 275, рис. 4.18(в). *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2760464C1 (ru) * 2021-04-28 2021-11-25 Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» Триггерный логический элемент И-НЕ
RU2767176C1 (ru) * 2021-06-30 2022-03-16 Федеральное государственное бюджетное образовательное учреждение высшего образования «Юго-Западный государственный университет» Триггерный логический элемент ИЛИ-НЕ

Similar Documents

Publication Publication Date Title
RU2726853C1 (ru) Триггерный логический элемент ИЛИ/ИЛИ-НЕ
GB1358193A (en) Integrated control circuit
RU2693298C1 (ru) Триггерный логический элемент ИЛИ-НЕ на полевых транзисторах
RU2693306C1 (ru) Триггерный логический элемент И-НЕ на полевых транзисторах
US2831987A (en) Transistor binary comparator
RU2693297C1 (ru) Триггерный асинхронный R-S триггер
RU2710962C1 (ru) Триггерный логический элемент ИЛИ
RU2710937C1 (ru) Триггерный логический элемент ИЛИ-НЕ
RU2694151C1 (ru) Триггерный логический элемент И-НЕ
RU2689198C1 (ru) Триггерный асинхронный D-триггер
RU2700195C1 (ru) Триггерный сумматор по модулю два
RU2727613C1 (ru) Триггерный логический элемент И/И-НЕ
EP0092145B1 (en) Transistor circuit
RU2710845C1 (ru) Триггерный логический элемент НЕ
RU2721386C1 (ru) Триггерный двухступенчатый R-S триггер
US3174095A (en) Bilateral constant voltage source
RU2692041C1 (ru) Триггерный синхронный R-S триггер
RU2731438C2 (ru) Триггерный синхронный R-S триггер
RU2728954C1 (ru) Триггерный логический элемент И
RU2789166C1 (ru) Триггерный логический элемент И/И-НЕ
RU2829649C1 (ru) Триггерный логический элемент 2и-или/2и-или-не
RU2760206C1 (ru) Триггерный логический элемент НЕ/ИЛИ/И/ИЛИ-НЕ/И-НЕ
US3073970A (en) Resistor coupled transistor logic circuitry
RU2726848C1 (ru) Триггерный асинхронный Т триггер
RU2771668C1 (ru) Триггерный асинхронный D триггер

Legal Events

Date Code Title Description
QB4A Licence on use of patent

Free format text: LICENCE FORMERLY AGREED ON 20191230

Effective date: 20191230

MM4A The patent is invalid due to non-payment of fees

Effective date: 20201010