[go: up one dir, main page]

RU2518974C2 - Источник опорного напряжения - Google Patents

Источник опорного напряжения Download PDF

Info

Publication number
RU2518974C2
RU2518974C2 RU2012142423/08A RU2012142423A RU2518974C2 RU 2518974 C2 RU2518974 C2 RU 2518974C2 RU 2012142423/08 A RU2012142423/08 A RU 2012142423/08A RU 2012142423 A RU2012142423 A RU 2012142423A RU 2518974 C2 RU2518974 C2 RU 2518974C2
Authority
RU
Russia
Prior art keywords
transistors
transistor
output terminal
resistor
collector
Prior art date
Application number
RU2012142423/08A
Other languages
English (en)
Other versions
RU2012142423A (ru
Inventor
Иван Васильевич Барилов
Евгений Иванович Старченко
Павел Сергеевич Кузнецов
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") filed Critical Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС")
Priority to RU2012142423/08A priority Critical patent/RU2518974C2/ru
Publication of RU2012142423A publication Critical patent/RU2012142423A/ru
Application granted granted Critical
Publication of RU2518974C2 publication Critical patent/RU2518974C2/ru

Links

Images

Landscapes

  • Control Of Electrical Variables (AREA)

Abstract

Устройство относится к области электротехники. Технический результат заключается в получении температурно-стабильного выходного напряжения при значениях, близких к удвоенной ширине запрещенной зоны. Устройство содержит пять транзисторов, два резистора и источник тока, включенный между шиной питания и выходной клеммой, базы первого и второго транзисторов соединяются с коллекторами первого и пятого транзисторов, первый резистор включен между общей шиной и эмиттером второго транзистора, второй резистор включен между выходной клеммой и объединенными эмиттерами четвертого и пятого транзисторов, эмиттеры первого и третьего транзисторов подключены к общей шине, базы третьего, четвертого и пятого транзисторов объединяются с коллекторами второго и четвертого транзисторов, коллектор третьего транзистора подключен к выходной клемме. 3 ил.

Description

Устройство относится к области электротехники и может быть использовано в качестве температурно-стабильного источника опорного напряжения (ИОН).
Известны температурно-стабильные источники опорного напряжения, определяемого удвоенной шириной запрещенной зоны полупроводника, к недостаткам которых относится излишняя сложность, вызванная использованием большого количества элементов [U.S. Patent 4380706. Voltage reference circuit / Robert S. Wrathall.- Dec. 24, 1980], и необходимость дополнительного подключения к источнику питающего напряжения, а не только к источнику тока [Соклоф С. Аналоговые интегральные схемы: Пер. с англ. - М.: Мир, 1988. - С.240, рис.33.27], что существенно затрудняет их использование в качестве опорного диода.
Наиболее близким техническим решением, принятым за прототип, является диод Видлара, приведенный на фиг.1 [Соклоф С. Аналоговые интегральные схемы: Пер. с англ.- М.: Мир, 1988.- С.206, рис.3.33]. Недостатком, а точнее особенностью прототипа является возможность его использования в качестве температурно-стабильного ИОН только тогда, когда опорное напряжение близко к значению ширины запрещенной зоны.
Задача, на решение которой направлено предлагаемое изобретение, заключается в обеспечении заявляемого технического результата - получении температурно-стабильного выходного напряжения при значениях, близких к удвоенной ширине запрещенной зоны.
Для достижения заявляемого технического результата в схему прототипа, содержащую первый и второй транзисторы, базы которых соединяются с коллектором первого транзистора, третий транзистор, база которого соединяется с коллектором второго транзистора, первый резистор, включенный между общей шиной и эмиттером второго транзистора, второй резистор, подключенный первым выводом к выходной клемме, источник тока, включенный между шиной питания и выходной клеммой, при этом эмиттеры первого и третьего транзисторов подключены к общей шине, а коллектор третьего транзистора подключен к выходной клемме, введены четвертый и пятый транзисторы, базы которых соединяются с коллекторами четвертого и второго транзисторов, коллектор пятого транзистора подключен к коллектору первого транзистора, эмиттеры четвертого и пятого транзисторов подключены ко второму выводу второго резистора.
Схема прототипа приведена на фиг.1. Схема заявляемого устройства представлена на фиг.2. На фиг.3 приведены результаты моделирования.
Заявляемый ИОН (фиг.2) содержит пять транзисторов (с первого по пятый), обозначенных, соответственно, цифрами 1-5, два резистора, обозначенные цифрами 6 и 7, и источник тока 8, включенный между шиной питания и выходной клеммой, при этом базы транзисторов 1 и 2 соединяются с коллекторами транзисторов 1 и 5, резистор 7 включен между общей шиной и эмиттером транзистора 2, эмиттеры транзисторов 1 и 3 подключены к общей шине, базы транзисторов 3, 4 и 5 соединяются с коллекторами транзисторов 2 и 4, коллектор транзистора 3 подключен к выходной клемме, резистор 6 включен между выходной клеммой и объединенными эмиттерами транзисторов 4 и 5.
Прежде чем рассмотреть работу заявляемого устройства, рассмотрим работу схемы прототипа (фиг.1), так как это необходимо для сопоставительного анализа. При этом допустим, что токи баз транзисторов пренебрежимо малы, а ток нагрузки отсутствует. Выходное напряжение Uвых прототипа определяется значением напряжения база-эмиттер Uбэ3 транзистора VT3 и падением напряжения U2 на резисторе R2, что может быть описано следующим выражением:
Figure 00000001
где φт-=kT/q - температурный потенциал; k - постоянная Больцмана; Т - абсолютная температура; q - заряд электрона; I2 и I3 - токи эмиттеров транзисторов VT2 и VT3 соответственно; Is - ток насыщения обратносмещенного р-n перехода, пропорциональный его площади; R2 - сопротивление резистора R2.
Для нахождения тока I2 следует учесть напряжения база-эмиттер Uбэ1 и Uбэ2 соответственно транзисторов VT1 и VT2 и падение напряжения U3 на резисторе R3, записав выражение:
или
Figure 00000002
где R3 - сопротивление резистора R3; I1 - ток эмиттера транзистора VT1; N -отношение площадей эмиттеров транзисторов VT2 и VT1.
Приближенное соотношение (2) справедливо при равенстве токов I1 и I2. Отсюда можно определить ток
Figure 00000003
Дифференцируя выражение (3), можно определить зависимость приращения тока I2 от температуры Т:
Figure 00000004
Дифференцируя выражение (1), получим
Figure 00000005
Для нахождения приращения dUбэ3 следует учесть зависимость
Figure 00000006
где С - постоянный коэффициент, определяемый технологией производства интегрального транзистора; Е - энергетическая ширина запрещенной зоны при абсолютном нуле, полученная линейной экстраполяцией от комнатной температуры к абсолютному нулю, равная для кремния 1,205 В.
Можно показать, что выражение (5) с учетом (1), (4), (6) приводится к виду
Figure 00000007
Приравнивая (7) к нулю, при неизменном токе I3, получаем
Figure 00000008
Следовательно, при выходном напряжении, определяемом в основном шириной запрещенной зоны, нестабильность выходного напряжения по температуре близка к нулю.
Так как сумма токов I1, I2 и I3 постоянна, то приращение dI3=-dI1-dI2, a при равных токах I1, I2, I3 и приближенном равенстве приращений dI1 и dI2 с учетом (4) получаем
Figure 00000009
Выражение (7) с учетом (9) можно записать в следующем виде:
Figure 00000010
Работа заявляемого устройства аналогична работе диода Видлара (фиг.1). Однако равенство эмиттерных токов I1 и I2 транзисторов 1 и 2 соответственно (фиг.2) обеспечивается уже более точно повторителем тока на транзисторах 4, 5. При этом ток I2 равен току I1 (а также эмиттерным токам транзисторов 4 и 5) и определяется выражением:
Figure 00000011
где R7 - сопротивление резистора 7; N - отношение площадей эмиттеров транзисторов 2 и 1.
А выходное напряжение определяется еще и значением напряжения база-эмиттер Uбэ4 транзистора 4, что описывается следующим выражением:
Figure 00000012
где R6 - сопротивление резистора 6; I3 - ток эмиттера транзистора 3. Дифференцируя выражение (11), можно вывести равенства:
Figure 00000013
Дифференцируя выражение (12), с учетом (6) и (11) получим:
Figure 00000014
Или с учетом (9) и (13):
Figure 00000015
Следовательно, нестабильность выходного напряжения заявляемого устройства по температуре близка к нулю при выходном напряжении, определяемом в основном удвоенной шириной запрещенной зоны.
Полагая, что для схемы прототипа Uвых=2φт+Е, а для схемы заявляемого устройства Uвых=2(2φт+Е), можно получить оценку абсолютного изменения выходного напряжения через приращение температуры. Примечательно, что эта оценка оказывается одинаковой для обеих схем:
Figure 00000016
А поскольку выходное напряжение заявляемого устройства вдвое больше, чем у прототипа, то относительная нестабильность оказывается вдвое меньше.
Представленные на фиг.3 результаты моделирования отображают зависимость выходного напряжения прототипа (out2) и заявляемого устройства (out1) от температуры. При этом для удобства сравнения напряжение out2 увеличено на 1.131 В. Отклонение от расчетного значения не превышает 10%.
Таким образом, и проведенный анализ, и данные схемотехнического моделирования подтверждают, что для заявляемого устройства достигается заявляемый технический результат - получается температурно-стабильное выходное напряжение при значениях, близких к удвоенной ширине запрещенной зоны.

Claims (1)

  1. Источник опорного напряжения, содержащий первый и второй транзисторы, базы которых соединяются с коллектором первого транзистора, третий транзистор, база которого соединяется с коллектором второго транзистора, первый резистор, включенный между общей шиной и эмиттером второго транзистора, второй резистор, подключенный первым выводом к выходной клемме, источник тока, включенный между шиной питания и выходной клеммой, при этом эмиттеры первого и третьего транзисторов подключены к общей шине, а коллектор третьего транзистора подключен к выходной клемме, отличающийся тем, что введены четвертый и пятый транзисторы, базы которых объединяются с коллекторами четвертого и второго транзисторов, коллектор пятого транзистора подключен к коллектору первого транзистора, эмиттеры четвертого и пятого транзисторов подключены ко второму выводу второго резистора.
RU2012142423/08A 2012-10-04 2012-10-04 Источник опорного напряжения RU2518974C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2012142423/08A RU2518974C2 (ru) 2012-10-04 2012-10-04 Источник опорного напряжения

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2012142423/08A RU2518974C2 (ru) 2012-10-04 2012-10-04 Источник опорного напряжения

Publications (2)

Publication Number Publication Date
RU2012142423A RU2012142423A (ru) 2014-04-10
RU2518974C2 true RU2518974C2 (ru) 2014-06-10

Family

ID=50435946

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2012142423/08A RU2518974C2 (ru) 2012-10-04 2012-10-04 Источник опорного напряжения

Country Status (1)

Country Link
RU (1) RU2518974C2 (ru)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2146388C1 (ru) * 1991-06-12 2000-03-10 Самсунг Электроникс Ко., Лтд. Схема генерирования внутреннего питающего напряжения
US20040032293A1 (en) * 2002-08-13 2004-02-19 Semiconductor Components Industries, Llc. Circuit and method for a programmable reference voltage
US7626374B2 (en) * 2006-10-06 2009-12-01 Wolfson Microelectronics Plc Voltage reference circuit
RU94007U1 (ru) * 2009-12-03 2010-05-10 Федеральное государственное образовательное учреждение высшего профессионального образования "Ставропольский государственный аграрный университет" Источник опорного напряжения

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2146388C1 (ru) * 1991-06-12 2000-03-10 Самсунг Электроникс Ко., Лтд. Схема генерирования внутреннего питающего напряжения
US20040032293A1 (en) * 2002-08-13 2004-02-19 Semiconductor Components Industries, Llc. Circuit and method for a programmable reference voltage
US7626374B2 (en) * 2006-10-06 2009-12-01 Wolfson Microelectronics Plc Voltage reference circuit
RU94007U1 (ru) * 2009-12-03 2010-05-10 Федеральное государственное образовательное учреждение высшего профессионального образования "Ставропольский государственный аграрный университет" Источник опорного напряжения

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. *

Also Published As

Publication number Publication date
RU2012142423A (ru) 2014-04-10

Similar Documents

Publication Publication Date Title
CN107608441B (zh) 一种高性能基准电压源
CN103365331B (zh) 一种二阶补偿基准电压产生电路
CN105974996B (zh) 一种基准电压源
CN102681587A (zh) 低温漂移基准电压和基准电流产生电路
CN109901656B (zh) 一种低功耗全mos管带隙基准电路以及基于其的转换器
CN105786082A (zh) 一种无电阻无运放带隙基准电压源
CN108334144B (zh) 一种高性能基准电压源及其实现方法
CN103076830A (zh) 带隙基准电路
TW201214080A (en) Circuit and method for generating reference voltage and reference current
CN106055002A (zh) 低压输出的带隙基准电路
CN102253684A (zh) 一种采用电流相减技术的带隙基准电路
CN114237339A (zh) 带隙基准电压电路及带隙基准电压的补偿方法
CN102662427A (zh) 一种电压源电路
CN105824348A (zh) 一种基准电压的电路
CN103399612B (zh) 无电阻的带隙基准源
US7843231B2 (en) Temperature-compensated voltage comparator
CN103645769B (zh) 低压带隙基准源电路
CN107066006B (zh) 一种新型带隙基准电路结构
CN103412608A (zh) 一种带隙基准电路
CN102809979B (zh) 一种三阶补偿带隙基准电压源
CN102854913A (zh) 一种带隙基准电压源电路
RU2518974C2 (ru) Источник опорного напряжения
RU2504817C1 (ru) Источник опорного напряжения
CN105159381B (zh) 一种具有指数补偿特性的带隙基准电压源
RU2488874C1 (ru) Источник опорного напряжения, определяемого удвоенной шириной запрещенной зоны

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20141005