NO129066B - - Google Patents
Download PDFInfo
- Publication number
- NO129066B NO129066B NO00308/72*[A NO30872A NO129066B NO 129066 B NO129066 B NO 129066B NO 30872 A NO30872 A NO 30872A NO 129066 B NO129066 B NO 129066B
- Authority
- NO
- Norway
- Prior art keywords
- bit
- pcm
- frequency
- bits
- data
- Prior art date
Links
- 238000000034 method Methods 0.000 claims description 8
- 230000000903 blocking effect Effects 0.000 claims description 3
- 230000007423 decrease Effects 0.000 claims description 2
- 210000004027 cell Anatomy 0.000 claims 14
- 230000015654 memory Effects 0.000 claims 10
- 210000003888 boundary cell Anatomy 0.000 claims 9
- 125000004122 cyclic group Chemical group 0.000 claims 2
- 230000001934 delay Effects 0.000 claims 1
- 230000001105 regulatory effect Effects 0.000 claims 1
- 230000011664 signaling Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 9
- 230000005540 biological transmission Effects 0.000 description 7
- 230000008929 regeneration Effects 0.000 description 5
- 238000011069 regeneration method Methods 0.000 description 5
- 230000003466 anti-cipated effect Effects 0.000 description 2
- 238000010276 construction Methods 0.000 description 2
- 230000004913 activation Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000000977 initiatory effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000001172 regenerating effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B14/00—Transmission systems not characterised by the medium used for transmission
- H04B14/02—Transmission systems not characterised by the medium used for transmission characterised by the use of pulse modulation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Dc Digital Transmission (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Time-Division Multiplex Systems (AREA)
Description
Fremgangsmåte og anordning for å overføre en datastrøm ved
hjelp av en PCM-strøm.
Oppfinnelsen vedrorer en fremgangsmåte resp. en anordning for
å overfore en datastrom ved hjelp av en PCM-strom, idet data-strommerB biter overfores fra en senderside til en mottakerside i takt med PCM-strommens biter i en valgt tidsspalte.
Ved nevnte type av overforing er det et onske at bittakten hos mottakersidens gjs-ndznnade datastrom noye overensstemmer med bittakten for sendersidens datastrom. Dette kan oppfylles ved at PCM-strommen foruten databiter også med tette intervaller overforer styreinformasjonsbiter som styrer genereringen av mottakersidens bittakt-pulser. Kjente fremgangsmåter har imidlertid ikke kunnet forene en hoy utnyttelsesgrad av den valgte tidsspaltes kapasitet for overforing av datainformasjonen med
nevnte tette intervall for overforing av styreinformasjo.nen.
En nærmere beskrivelse av de kjente fremgangsmåtene finnes f.eks. i CCITT, COM, Sp.A. - nr. 72-E og COM Sp. A. - nr. 60-E...
Det som kjennetegner fremgangsmåten resp....anordningen ifolge oppfinnelsen, fremgår av etterfølgende patentkrav.
Oppfinnelsen forklares nærmere nedenfor"ved hjelp av et utfor-elseseksempel under henvisning til vedlagte tegning, på hvilken
fig. 1 viser et blokkskjema over den prinsipielle oppbygningen av en PCM-anordning for å overfore en datastrom ved hjelp av en PCM-strom ifolge oppfinnelsen,
fig. 2 og 3 viser et tidsdiagram for å forklare prinsippet for hvordan datastrommen kodes og avkodes ifolge oppfinnelsen,
fig. 4 er et blokkskjema over en kodeanordning på PCM-anord-ningens senderside,
fig. 5 er et blokkskjema over en dekodningsanordning på PCM-anordningens mottakerside, og
fig. 6 inneholder en tabell og et tidsdiagram, som viser et eksempel på hvordan bittaktpulser til datastrommen kan regenereres i dekodningsanordningen.
Fig. 1 viser den prinsipielle oppbygningen av PCM-anordningen ifolge oppfinnelsen. En senderdel 1 omfatter foruten en PCM-sender 10 av konvensjonell type, en koder 11 som mottar en datastrom på en inngang a dg lagrer datastrommen'på" sådan måte at PCM-senderes 10 kan utlese og innenfor en valgt tidsspalte videre befordre datastrommen i form åv PCM-signaler til en PCM-mottaker 20 i en mottakerdel 2. Gjennom en dekoder 21, i hvilken PCM-signalene innleses og lagres,omformes PCM-signalene igjen til en datastrom, som avgis på en utgang w.
Ifolge oppfinnelsens prinsipp forutsettes det at forholdet mellom det på koderens 11 inngang a mottatte datastroms bitfrekvens og den for dataoverføringens valgte tidsspaltes frekvens, eller en submultipelfrekvéns av den samme, nominelt utgjor et heltall. I foreliggende eksempel antas det at eksakt seks databiter nominelt rommes mellom to på hverandre folgende tidsspalter for dataoverføringen. Ifolge et eksempel overfores datastrommen herved i grupper av enten fem eller syv biter, som inngår i hvert sitt PCM-ord av åtte PCM-biter, av hvilke samtlige forutsettes disponible for overforingen. Regelen, ifolge hvilken nevnte grupper av fem og syv databiter dannes, er nå definert ved at en gruppe av fem databiter dannes, dersom seks databiter ikke har nådd å bli innlest til koderen 11 innenfor et tidsspalteintervall, mens dersom seks databiter har nådd å bli innlest, avventes også den syvende databiten for å danne en gruppe av syv databiter.
Med nominelt seks databiter pr. tidsspalteintervall inntreffer nevnte tilstand vekselvis, og nevnte grupper dannes folgelig vekselvis. Om færre datapulser innkommer pr. tidsspalteintervall enn forutsatt, inntreffer det imidlertid for eller senere at seks datapulser ikke når å bli innlest til koderen 11 innenfor to etter hverandre folgende tidsspalteintervaller. Resultatet blir, ifolge ovenstående regel, at en fem-gruppe folges av ytterligere en fem-gruppe, idet antall overforte datapulser minskes i nodvendig antall. Om derimot flere datapulser innkommer enn forutsatt, inntreffer i stedet for eller senere at nevnte seks datapulser når å bli innlest innenfor to etter hverandre folgende tidsspalteintervaller. Resultatet blir da, ifolge ovenstående regel, at en syv-gruppe folges av en ytterligere syv-gruppe, hvorved antall overforte datapulser okes i nodvendig antall.
Det fremgår således, at ved i rekkefolge å gjenta en kort resp. en lang bitgruppe, kan antall overforte databiter minskes resp. okes for på denne måte å holde antall pr. tidsenhet på mottakersiden oppnådde databiter lik antall til sendersiden pr. tidsenhet innmatede databiter.
I tidsdiagrammet i fig. 2 viser linje a en datastrom som mates til inngangen a på koderen 11 i senderdelen 1. Linje b viser pulser, hvis innbyrdes tidsavstand tilsvarer de tidligere nevnte tidsspalteintervaller. Linje c og d i fig. 2 viser grupper av fem resp. syv databiter, hvilke grupper er blitt dannet av datastrommen på linje a, og inngår i hvert sitt PCM-ord av åtte bit-elementer, hvorav, en siste bit R inneholder informasjon om hvorvidt databitene er fem eller syv i antall. I de PCM-ord som bare inneholder fem databiter, står ytterligere biter P
og Q til rådighet. Disse utnyttes for å overfore styreinformasjonsbiter til mottakerdelen 2, og angir hvorvidt bitfrekvensen i datastrommen har etterheng i forhold til PCM-bitfrekvensen,
er i synkronisering med den samme eller har forsprang. Bitene P og Q anvendes i mottakerdelen 2 for å drive en bittaktgene-rator i synkronisme med senderdelens 1 datastrom.
PCM-ordene overfores i et særskilt for dataoverfbringen valgt tidsområde, hvis periodetid er antydet på linje e. Det bor her særskilt observeres at de på linje b viste pulser er fasefor-skjovet med et halvt tidsspalteintervall i forhold til tids-spaltene på linje e. Dette kommer av at pulsene på linje b anvendes for å avgjore om en gruppe skal få fem eller syv databiter, hvilken avgjbrelse imidlertid må treffes i god tid for tidsintervallet, i hvilket databitene skal utsendes, initieres. Eksempelvis har databitene 11 - 15 innkommet når en puls på linje b inntreffer. Ifolge den tidligere nevnte regel dannes da en gruppe av databiter. Gruppen kompletteres med P, Q og R-biter og samtlige åtte biter overfores i det etterfølgende tidsintervallet, som et PCM-ord fra senderdelen 1 til mottakerdelen 2
der PCM-ordet lagres. Utlesning av det overforte og lagrede PCM-ordet påbegynnes omtrentlig et halvt tidsspalteintervall etter mottakningen, slik som det er antydet på linje f og g i fig. 2.
Fig. 3 forklarer forlbpet når det normale monsteret med omvekslende fem- og syv-grupper endres avhengig av at datastrommen er enten langsommere eller hurtigere enn hva som for-utsattes. På linje a i fig. 3 vises samme pulser som på linje b i fig. 2. Det antas at det under et visst tidsspalteintervall er blitt dannet en gruppe av syv databiter, slik det er antydet i tidspunktene ti på linje b. I lbpet av det etter-folgende tidsspalteintervall dannes det en gruppe på fem databiter, slik det er antydet på linje c. Det forutsettes nå at datastrommen er langsommere enn forutsatt, og at den femte databiten innenfor denne tidsspalte nettopp har nådd å innleses for tidsspalteintervallet avsluttes, hvorved en gruppe inneholdende fem databiter dannes. På grunn av etterhenget av datastrommen i forhold til den forutsatte hastighet, når man nå under det neste folgende tidsspalteintervall ikke å innlese den syvende biten, hvorfor igjen en gruppe inneholdende fem data-informasjonsbiter dannes. Grunnregelen sier jo at enten er fem biter innlest og ikke den sjette innenfor et tidsspalteintervall hvorved en gruppe av fem databiter dannes, eller så har den sjette blitt innlest, og da avventes det også at den syvende blir innlest for å danne en gruppe av syv databiter. Forlopet er heretter igjen det normale, til det igjen inntreffer at man i lopet av et tidsspalteintervall når å innlese eksakt fem databiter og i neste folgende tidsspalteintervall folgelig den syvende databiten ikke når å bli innlest.
I det motsatte tilfelle, når altså datastrommen er hurtigere enn forutsatt, inntreffer det innenfor et visst tidsspalteintervall at syv databiter nettopp er blitt innlest når intervallet avsluttes. I lopet av det neste folgende intervall når da likeledes seks databiter å bli innlest for intervallet tar slutt, hvilket medforer at ifolge grunnregelen ytterligere en gruppe inneholdende syv databiter dannes. Dette er antydet på linje d og e i fig. 3. Gruppedannelsen fortsetter nå normalt med avvekslende fem- og syv-grupper til det etter et antall tidsspalteintervaller igjen inntreffer at den syvende pulsen innleses nettopp ved slutten av et intervall. I lopet av neste intervall kommer da igjen seks hele biter til å nå å bli innlest for intervallet avsluttes, hvorved igjen en gruppe av syv databiter kommer til å dannes.
Fig. 4 viser et blokkskjema over koderen 11 som er tilsluttet PCM-senderen 10 i senderdelen 1. Koderen 11 har da to innganger a og b for å motta en innkommende datastrom resp. bittaktpulser tilsvarende bitfrekvensen i datastrommen. Datastrommen innskrives i grupper av bestemt antall bitelement vekselvis i to bufferregistre 11A og 11B, idet innskrivningens veksling oppnås ved hjelp av OG-porter A111-A114 som er styrt fra en bistabil vippe Vil, som i sin tur er styrt fra en logikk-krets Li. Koderen 11 har videre en utgang c, på hvilken inn-holdet i resp. bufferregistre 11A og 11B kan utleses i form av PCM-biter i PCM-ordet i lopet av den for dataoverforingen valgte tidsspalte hos PCM-senderen 10. Koderen 11 er for dette utstyrt med to innganger som er tilsluttet PCM-senderen 10, inngangen d på hvilken PCM-bittaktpulser innkommer, resp. inngangen e på hvilken opptrer pulser samtidig med og av samme tidslengde som nevnte tidsspalte. Utlesningen skjer vekselvis fra bufferregistrene 11A og 11B, hvilket oppnås ved hjelp av OG-porter A115-A118 som er styrt fra den tidligere nevnte bistabile vippen Vil.
Ifolge eksemplet gjelder det at det innenfor tidsintervallet mellom to på hverandre folgende for dataoverføringen bestemte tidsspalter rommes nominelt eksakt seks databiter av datastrommen. I koderen 11 styres herved innskrivningen til bufferregistrene 11A og 11B for å tilveiebringe at en sekvens bedående av med hverandre vekslende grupper av fem resp. syv databiter innskrives. Dette oppnås ved at nevnte tidsspalte-pulser fra inngangen e via et forsinkelsestrinn T, hvis oppgave kommer til å bli forklart senere, fores til logikkretsen LI og der gir opphav til et styresignal til vippen Vil om å veksle innskrivningen mellom bufferregistrene 11A og 11B når det oppstår en tidsspaltepuls hvis fem,men ikke seks databiter derved er blitt innskrevet i det for tilfellet innkoblede bufferregister. Hvis derimot seks databiter har nådd å bli innskrevet når tidsspaltepulsen opptrer, gir logikkretsen LI et styresignal til vippen Vil forst når også den syvende databiten er blitt innskrevet.
Logikkretsen LI inneholder OG-portene A119-A122 for å avfole hvor mange databiter som er innskrevet i det for tilfellet for innskrivning tilsluttede bufferregister, hvorved OG-portene A119-A120 gir utgangssignal hvis fem, men ikke seks databiter er innskrevet i resp. bufferregistre, mens OG-portene A121-A122 gir utgangssignal når syv databiter er innskrevet. Utgangene fra OG-portene A119-A120 er tilsluttet den ene inngangen av en OG-port A123 til hvis andre inngang forsinkelsestrinnet T er tilsluttet. OG-porten A123 gir folgelig et utgangssignal når det opptrer en tidsspaltepuls fra forsinkelsestrinnet T bare hvis samtidig enten OG-porten A119 eller OG-porten A120 gir utgangssignal, i hvilket tilfelle OG-portens Al23 utgangssignal via en ELLER-port Ell viderebefordres som et styresignal til vippen Vil hvorved innskrivningen veksles mellom bufferregistrene 11A og 11B. Hvis derimot noe styresignal fra OG-porten A123 ikke oppnås, fortsetter innskrivningen i det for tilfellet innkoblede bufferregisteret inntil OG-porten Al21 eller OG-porten Al22 gir utgangssignal, hvilket utgangssignal via ELLER-porten Ell viderebefordres som et styresignal til vippen Vil slik at innskrivningen veksles til det andre bufferregistret.
Med hensyn til at innskrivningen av en gruppe av fem eller
syv databiter med en viss marginal må avsluttes innen avles-ningen av samme gruppe initieres på utgangen c gjennom en puls fra inngangen e, kreves det at de til inngangen e innkommende pulser oppnår en viss tidsforskyvning for de fores til logikk-kretsen LI. Etter som nevnte marginal dog ikke får overskride varigheten av innlesningen av den kortere gruppen av fem databiter, for å forhindre at pulsen fra inngangen e initierer utlesningen i et register, mens innlesningen fremdeles pågår i samme register, er ifolge eksemplet nevnte tidsforskyvelse valgt til å utgjore tre databiter, hvilke tilsvarer en halv periode av tidsspaltepulsene. Forsinkelsestrinnets T oppgave er å tilveiebringe nettopp denne tidsforskyvning av halv periode av tidsspaltepulsene.
På grunn av at datastrbmmens bittaktfrekvens og PCM-strbmmens bittaktfrekvens forutsettes ikke å være innbyrdes tvangssyn-kronisert, må tidvis uregelmessigheter av det slag som tidligere er blitt omtalt i tilknytning til fig. 3, tilveiebringes av logikkretsen LI i den av omvekslende grupper av fem og syv databiter bestående normale innskrivningssekvens til buffer-régistrene 11A og 11B for å oppnå at de på koderens 11 utgang c genererte PCM-ord overforer like mange databiter som innkommer på inngangen a. På grunn av nevnte uregelmessigheter kreves det imidlertid at de i PCM-strommen inngående grupper av fem eller syv databiter kan identifiseres innbyrdes ved regenere-ringen av den opprinnelige datastrom. Dette oppnås ved at når OG-porten A123 har avgitt en puls til vippen Vil, og en gruppe av fem databiter således er blitt dannet, registreres samme puls via en ELLER-port E12 i et vipperegister V12 som da etter at vippen Vil har vekslet over, via en OG-port Al24 eller Al25 innskriver en binær ener i den åttende cellen i det for utlesning tilsluttede bufferregister. I PCM-ordet av åtte bitposisjoner kommer derigjennom en binær ener i den siste bitposisjonen til å indikere at bitposisjonene 1-5 inneholder databiter. Når en gruppe av syv databiter dannes ved at en av OG-portene A121 og A122 avgir utgangssignal, fores utgangssignalet foruten til ELLER-porten Ell også via en inverterings-krets N til ELLER-porten E12 og derifra til vipperegistret V12 som derved nullstilles. Etter at vippen Vil har vekslet over, innskriver nå vipperegistret V12 via OG-porten A124 eller Al25 en binær null i den åttende cellen i det like forut tilsluttede bufferregister. Således kommer en binær null i den siste bitposisjonen i PCM-ordet til å indikere at bitposisjonene 1-7 inneholder databiter.
Ved gjendannelsen av den opprinnelig datastrom fra den overforte datastrommen forutsettes det nå å være et krav at man med hoy grad av eksakthet kan regenerere bittakten hos datastrommen. Dette krav kan oppfylles ved at den utsendte PCM-strommen foruten databiter også med tette intervaller inneholder styreinformasjonsbiter for regenerering av nevnte bittakt, hvorved regenereringens noyaktighet står i omvendt proporsjon til tidsavstanden mellom to etter hverandre folgende overføringer av styreinformasjon. Takket være koderens 11 prinsipp å avvekslende innskrive resp. utlese databitene i grupper av fem eller syv, er det ifolge oppfinnelsen mulig å nedbringe nevnte tidsavstand til bare to tidsspalteintervaller, nemlig gjennom til hver gruppe av fem databiter å foye to styreinformasjonsbiter. Herigjennom forenes ifolge oppfinnelsen ved overforingen av datastrommen en hoy utnyttelsesgrad av PCM-tidsspaltens kapasitet med en meget hoy grad av noyaktighet i regenerer-ingen av bittakten av datastrommen.
De nevnte styreinformasjonsbitene oppnås fra to utganger k og
1 hos en i koderen 11 inngående komparatorkrets 11C, hvis konstruksjonsprinsipp er i og for seg kjent. Komparatorkretsen 11C inneholder en fasekomparator K som sammenlikner en valgt submultipelfrekvens av datastrbmmens bitfrekvens med en varierbar submultipelkrekvens av PCM-strbmmens bitfrekvens. Fasekomparatorens K ene inngang er tilsluttet koderens 11 inngang b og den andre inngang er tilsluttet utgangen av en variabel frekvensdeler VFD som mates fra koderens 11 inngang d. Fasekomparatoren K har to utganger m og n for å indikere hvorvidt synkronisering, etterheng eller forsprang foreligger for datastrommen i forhold til PCM-strommen. Synkronisering representeres herved av en binær null på hver av utgangene m og n mens etterhenget resp. forspranget representeres av en binær ener på utgangen n resp. på utgangen m.
Når fasekomparatoren K indikerer synkromisme, genererer den variable frekvensdeleren VFD en bestemt submultipelfrekvens av PCM-strbmmens bitfrekvens, hvilken bestemte submultipelfrekvens ved nominell bitfrekvens for PCM-strommen er lik den valgte submultipelfrekvens av datastrbmmens nominelle bitfrekvens.
Hvis fasekomparatoren K derimot indikerer etterheng eller forsprang, skal den variable frekvensdeler VFD i lopet av en forut-bestemt regneperiode generere en lavere resp. en hbyere submultipelfrekvens av PCM-strbmmens bitfrekvens. For å tilveiebringe dette styres den variable frekvensdelerens VFD frekvensdeling periodisk fra fasekomparatorens K utganger m og n ved at to OG-porter Al26 og Al27 ved hjelp av en OG-port Al28 åpnes i en bestemt stilling hos den variable frekvensdeleren VFD og hos en med den samme kaskadekoplede binære regner Bl. Derved registreres dessuten fasekomparatorens K styreinformasjon i to vipperegistre V13 og V14, fra hvilke styreinformasjonen kan ut-tas på de tidligere nevnte utganger k og 1, samt nullstilles komparatoren K ved at en nullstillingsinngang x oppnår signal fra OG-porten Al28.
Styreinformasjonsbitene fra komparatorkretsen? 11C utganger k
og 1 kan via et par OG-porter Al29-Al30 innskrives i bufferregistrets 11A sjette og syvende celler, eller via et annet par
OG-porter A131-A132 innskrives i bufferregistrets 11B likeså sjette og syvende celler. Vilkåret for at en av nevnte par OG-porter skal åpne for innskrivning i resp. bufferregistre er at bufferregistret er tilsluttet for utlesning, og at OG-porten Al23 forut for dette har ettstilt vippen VI2, hvilket innebærer at en gruppe av fem databiter er blitt dannet i bufferregistret. I forbindelse med innskrivningen i et av bufferregistrene nullstilles vippene V13 og V14 ved at tilbakeforingsledninger fra resp. celler i bufferregistrene 11A og 11B er via ELLER-porter E13 og E14 tilsluttet nullstillingsinnganger hos de samme vippene VI3 og V14.
Fig. 5 viser et prinsippskjema over dekoderen 21 som er tilsluttet PCM-mottakeren 20 i mottakerdelen 2. Dekoderen 21
har tre innganger f, g og h for å motta den overforte PCM-strom resp. bittaktpulser svarende til PCM-bitfrekvensen resp. pulser som opptrer samtidig med og har samme lengde som den for data-overføringen valgte tidsspalte. PCM-ordene innenfor de på hverandre folgende tidsspalter innskrives vekselvis i to bufferregistre 21A og 21B, hvorved innskrivningens veksling oppnås ved hjelp av OG-porter A211-A214 som er styrt fra en bistabil vippe V21 som i sin tur er styrt fra en logikkrets L2. Dekoderen 21 har videre to utganger w og z for å avgi
en mot datastrommen på sendersiden svarende datastrom resp. bittaktpulser for den samme. Utlesningen skjer vekselvis fra bufferregistrene 21A og 21B, hvilket oppnås ved hjelp av OG-porter A215-A218 som er styrt fra den bistabile vippe V21.
Som tidligere nevnt, inneholder de PCM-ord som overforer fem databiter også to styreinformasjonsbiter for regenerering av bittakten hos datastrommen. Disse styreinformasjonsbiter utleses fra bufferregistrene 21A og 21B via to par OG-porter A229-230 resp. A231-232, og identifiseres ved at PCM-ordets åttende bitposisjon inneholder en binær ener som påvirker nevnte OG-porter A229-232. Styreinformasjonsbitene fores til hver sin inngang s og t hos en generatorkrets 21C, som innbefatter to vipperegistre V22 og V23 i hvilke respektive styre-inf ormasjonsbiter innskrives. Generatorkretsen 21C, hvis kon-struksjon skal forklares nærmere nedenfor, oppnår på en inngang u bittaktpulser svarénde til PCM-bitfrekvensen og avgir på en utgang v bittaktpulser tilsvarende databitfrekvensen på sendersiden.
Logikkretsen L2 inneholder fire OG-porter A219-222 for å avfble hvor mange databiter som er utlest fra det for tilfellet for utlesning koblede bufferregistret idet OG-portene A219-220 gir utgangssignal når fem databiter er utlest fra resp. bufferregistre, mens OG-portene A221-222 gir utgangsignal når syv databiter er utlest. Utgangene fra OG-portene A219-220 er tilsluttet den ene inngangen av en OG-port A223, til hvis andre inngang den åttende cellen i resp. bufferregister er tilsluttet via en OG-port A224 resp. A225. OG-porten A223 gir folgelig utgangssignal når OG-porten A219 eller A220 gir utgangssignal hvis samtidig en binær ener foreligger i den åttende bitposisjonen i PCM-ordet i det for tilfellet for utlesning koblede bufferregistret og således en gruppe av fem databiter er blitt utlest. Utgangssignalet fores som styresignal til den tidligere nevnte vippen V21, og utlesningen veksles mellom buffer-regi strene 21A og 21B. Om derimot den åttende bitposisjonen i PCM-ordet inneholder en binær null, fortsetter utlesningen til vippen V21 oppnår styresignaler fra OG-porten A221 eller A222, idet således en gruppe av syv databiter er blitt utlest.
Slik som det tidligere ble nevnt, forutsetter oppfinnelsens prinsipp at forholdet mellom databitfrekvensen og dei for data-overføringen valgte tidsspaltefrekvens, eller en submultipel av den samme, nominelt utgjor et heltall. Men oppfinnelsens prinsipp forutsetter dessuten at forholdet mellom PCM-bitfrekvensen og databitfrekvensen eller en submultipel av den samme, like så nominelt utgjor et heltall. Det antas eksempelvis at PCM-bitfrekvensen er 2,048 x 10^ biter/sekund, og at databitfrekvensen er 48 x 10 3 biter/sekund, hvorved forholdet mellom de samme er lik 128/3. Fasesammenlikningen av resp. frekvenser skjer da i senderdelen 1 på slik måte at submultiplet 3 av databitfrekvensen fasesammenliknes med submultiplet 128 av PCM-bitfrekvensen, forutsatt at de av komparatoren K frembrakte og i PCM-ordets sjette og syvende bitposisjoner overforte styre-inf ormasjonsbiter begge utgjores av binære nuller som indikerer synkronisme. Hvis derimot styreinformasjonsbiten i den sjette resp. den syvende bitposisjon i det overforte PCM-ordet utgjbres av en binær ener, utnyttes for fasesammenlikningen på sendersiden submultiplet 127 resp. submultiplet 129 av PCM-bitfrekvensen tilsvarende tilstanden forsprang resp. etterheng.
Bittaktpulser svarende til databitfrekvensen på sendersiden frembringes i mottakerdelens 2 generatorkrets 21C. Fra PCM-bittaktpulsene som innkommer på inngangen u, produseres herved submultiplet 128/3 (42 2/3) når styreinformasjonsbitene i vipperegistrene V22 og V23 begge er binære nuller, submultiplet 129/3 (43) når styreinformasjonsbiten i vipperegistret V23 er en binær ener og submultiplet 127/3 (42 1/3) når istedet styreinformasjonsbiten i vipperegistret V22 er en binær ener. På utgangen v avgis til slutt pulser hvis bittakt svarer til resp. nevnte submultipler. Ifolge den i fig. 5 viste utforel-sesform av oppfinnelsen fremstilles nevnte submultipler som middelverdien av submultiplene 42 og 43 i en syklus av tre bittaktpulsperioder i rekkefolge.
Generatorkretsen 21C innbefatter en frekvensdeler FD for å generere submultiplet 42 og en OG-port A224 for gjennom en eventuell blokkering av hver 43. puls til frekvensdeleren FD
å tilveiebringe at også submultiplet 43 kan genereres. Videre inngår en med frekvensdeleren FD kaskadekoblet binær tellerB2 for i avhengighet av styreinformasjonsbitene i vipperegistret V22 og V23 å kunne generere nevnte syklus av tre bittaktpulser
i rekkefolge hvorved de enkelte bittaktpulser dannes enten av submultiplet 42 eller av submultiplet 43. Frekvensdeleren B2 er forsynt med tre utganger t 1, t 2 og t 3, som aktiveres
i rekkefolge og bestemmer hver sin bittaktpulsperiode i nevnte syklus.
Fig. 6 inneholder en tabell og et tidsdiagram som viser hvordan de onskede submultiplene fremstilles som middelverdier av submultiplene 42 og 43 i en syklus av tre bittaktpulser i rekkefolge. Det fremgår at når vipperegistrene V22 og V23 begge inneholder binære nuller, hvilket tidligere forutsatte å indikere synkronisme mellom datastrommen og PCM-strommen, dannes den forste bittaktpulsen i syklusen fra submultiplet 43, den andre klokkepulsen likeså fra submultiplet 43 og den tredje og siste klokkepulsen fra submultiplet 42, hvorved således middelverdien 128/3 (42 2/3) oppnås. Det fremgår videre at ved hjelp av OG-porten A224 kan middelverdien endres til 129/3 (43) eller 127/3 (42 1/3).
Generatorkretseng 21C funksjon skal nå nærmere forklares under henvisning til fig. 5 og 6. Det antas at begge vipperegistrene V22 og V23 inneholder binære nuller samt at frekvensdelerens
FD utgang z og den binære tellerens B2 utgang ti begge nettopp er blitt aktivert. Til utgangen z er tilsluttet en inverterende inngang hos en OG-port A225, hvis utgang er forbundet med en inngang hos en OG-port A226 som via en inverterende utgang styrer den tidligere nevnte OG-porten A224. OG-porten A224 forhindres herigjennom i å sperre inngangen til frekvensdeleren FD så lenge den sistnevntes utgang z er aktivert, hvilket er tilfellet i lopet av en rekkefolge av 21 PCM-bittaktpulser fra inngangen u.
Et vipperegister V24 er tilkoblet OG-porten A225 og er forsynt med en klokkeinngang til hvilken PCM-bittaktpulsene fra inngangen u innmates for ved hjelp av de samme bakflanker i vipperegistret V24 å innlese den binære verdi på OG-portens A225 utgang. OG-porten A225 har to innganger, hvor nevnte inverterende inngang er tilsluttet utgangen z hos frekvensdeleren FD og en andre inngang er tilkoblet utgangen hos en ELLER-
port E21, hos hvilken en forste inngang er tilkoblet nevnte utgang ti hos den binære teller B2. Så lenge utgangen z er aktivert innleses i vipperegistret V24 den binære verdi null fra OG-portens A225 utgang.
Når frekvensdelerens FD utgang z nullstilles etter at 21 PCM-pulser har opptrått, aktiveres OG-porten A225, hvilket forår-saker at den nest etterfølgende PCM-puls ikke kommer til å registreres i frekvensdeleren FD på grunn av at vipperegistrets V24 sist innleste verdi er null, og at OG-portens A225 utgang nå har den binære verdi én, hvorved OG-portens A22 6 inverterende utgang sperrer OG-porten A224. Ved hjelp av bakflanken til den ikke registrerende PCM-pulsen innleses imidlertid fra OG-porten A225 den binære verdi fen til vipperegistret V24, hvilket innebærer at OG-porten A224 igpn -åpnes for PCM-pulsene under en rekkefolge av 21 innkommende pulser. , Deretter ettstilles utgangen z igjen, hvorved den binære tellerens utgang % 2 aktiveres. Den forste bittaktpulsens periode i syklusen av tre bittaktpulsperioder er dermed avsluttet etter totalt 43 PCM-pulser.
Forlbpet under den andre bittaktpulsens periode blir identisk med den ovenfor beskrevne. En OG-ports A227 utgang er nemlig tilsluttet en andre inngang hos nevnte ELLER-port E21 og aktiveres i avhengighet av at den binære tellerens B2 utgang t 2
er aktivert, og at slik som det her er antatt vipperegistrene V23 og V24 inneholder binære nuller. Den andre bittaktpulsens periode avsluttes således etter totalt 43 PCM-pulser, hvorved utgangen z ettstilles, og den binære tellerens B2 utgang t 3 aktiveres.
Forlbpet under den tredje bittaktpulsens periode skiller seg fra det tidligere beskrevne. ELLER-porten E21 kan under denne periode aktiveres via en tredje inngang hos den samme bare hvis vipperegistret V23 inneholder en binær ener, hvilket ikke er antatt å være tilfellet. OG-porten A225 kommer derfor ikke til å aktiveres når frekvensdelerne FD gang z nullstilles etter 21 PCM-pulser; hvilket innebærer at OG-portens A224 blokkering uteblir, hvorfor den tredje klokkepulsens periode avsluttes etter totalt 42 PCM-pulser, Igjen ettstilles frekvensdelerens FD utgang z og den binære tellerens b2 utgang t 1 aktiveres, hvorved vipperegistrene V23 og V24 ved hjelp av hver sin null-still ingsiingang nullstilles fra utgangert 3 hos den binære tel-leren B2 ved hjelp av bakflanken av en i lopet av utgangens t 3 aktiveringstid opptredende puls.
Generatorkrestens 21C funksjon når vipperegistret V22 resp. V23 inneholder en binær ener, og derved danner sykluser av tre bittaktpulser omfattende totalt 127 resp. 129 PCM-pulser, kan forklares på samme måte som ovenfor ved hjelp av fig. 5 og 6. Det bor særskilt observeres at etter hver syklus nullstilles, slik som ovenfor beskrevet, vipperegistrene V22 og V23, hvilket innebærer at dersom de binære styreinformasjonsbitene begge utgjor binære nuller, gjentas en og samme syklus av 128 PCM-pulser til annen styreinformaspn oppnås, mens hvis en av styreinformasjonsbitene utgjor en binær ener, gjennomløpes den bestemte syklus av 127 eller 129 PCM-pulser bare en gang, hvoretter syklusen av 128 PCM-pulser oppnås til en styreinformasjonsbit med den binære verdi én igjen innskrives i et av vipperegistrene V22 og V23. Frekvensdelingens styring kommer herigjennom til
å skje på mottakersiden med samme tidsintervaller som på sendersiden.
Oppfinnelsen er ikke begrenset til de beskrevne og viste utforelsesformer, men derimot er ulike utforelsesformer og modi-fikasjoner tenkbare innenfor oppfinnelsens ramme. Eksempelvis kan med hverandre vekslende korte og lange databitgrupper,
som ifolge det ovenfor gitte eksempel innleses i hvert sitt PCM-ord av åtte biter, i stedet innleses i to PCM-ord i rekkefolge. Dette kan motiveres ut i fra at den åttende bitposisjonen i PCM-ordet ikke er disponibel, men anvendes for synkronisering. Dersom fremdeles gjennomsnittlig seks databiter skal sendes pr. PCM-ord, oppnås dette ved å danne med hverandre vekslende databitgrupper av 11 resp. 13 databiter. To PCM-ord inneholder totalt 16 biter av hvilke 14 forutsettes disponible. En bit må reserveres for innbyrdes identifikasjon av databitgruppene og likesom tidligere oppnås folgelig ved en kort bitgruppe to biter for overforing av styreinformasjon. En konsekvens av å oke antall biter i databitgruppene blir dog at storre kapasitet for bufferregistrene kreves samt at regenereringens noyaktighet synker ettersom tidsavstanden mellom to etter hverandre folgende overføringer av styreinformasjon okes.
Claims (2)
1. Fremgangsmåte for å overfore en datastrom ved hjelp av en PCM-strom, idet datastrommens biter overfores fra en senderside til en mottakerside i takt med PCM-strommens biter i lopet av en valgt tidsspalte, karakterisert ved at på sendersiden oppdeles datastrommen i korte resp. lange bit-
grupper, hvis respektive bitantall er lik et nominelt i datastrommen innenfor et bestemtantall perioder (f.eks. 1) for den valgte tidsspalte opptredende bitantall (f.eks. 6) minsket respektivt bket med én (5 respektivt 7) og hvis respektive bitantall angis ved verdien av i det minste en identifiseringsbit (R) som fbyes til hver og en av bitgruppene for sammen med disse.å overfores til mottakersiden ved hjelp av minst ett PCM-ord i lopet av den valgte tidsspalte, idet ved synkronisme mellom datastrommen og PCM-strommen et regelmessig monster av nevnte bitgrupper dannes på slik måte at en bitgruppe av den korte typen opptrer avvekslende med en bitgruppe av den lange typen, at ved etterheng hos datastrommen i forhold til PCM-strommen nevnte regelmessige monster modifiseres på slik måte at av og til to bitgrupper av den korte typen opptrer i rekkefolge etter hverandre hvoretter det regelmessige monster fortsetter, og ved forsprang hos datastrommen i forhold til PCM-strommen nevnte regelmessige monster modifiseres på slik måte at av og til to bitgrupper av den lange typen opptrer i rekkefolge etter hverandre hvoretter det regelmessige monster fortsetter, og idet fasen av en frekvens tilsvarende et valgt submultipel (f.eks. 3) av datastrommens bitfrekvens sammenlik-nes med fasen av en frekvens tilsvarende en varierbar submultipel av PCM-strbmmens bitfrekvens og i avhengighet av fasesammenlikningen dannes styreinformasjonsbiter (P,Q) som dels fbyes til nevnte bitgrupper av den korte typen for sammen med disse å overfores til mottakersiden ved hjelp av nevnte PCM-ord i lopet av den valgte tidsspalten og som dels styrer delingen av PCM-strbmmens bitfrekvens på en slik måte at ved overensstem-melse mellom fasene bevirkes at den varierbare PCM-submultipelfrekvensens periodelengde blir lik den valgte datasubmultipel-frekvensens periodelengde (f.eks. 128 PCM-biter), ved etterheng av fasen hos den valgte datasubmultipelfrekvensen bevirkes at den varierbare PCM-submultipelfrekvensens periodelengde okes (129 PCM-biter), og ved forsprang av fasen hos den valgte datasubmultipelfrekvensen bevirkes at den varierbare PCM-submultipelfrekvensens periodelengde minskes (127 PCM-biter) , og på mottakersiden de i lopet av det valgte tidsintervall mottatte PCM-ord lagres, hvorpå identifiseringsbiten utleses for å avgjbre om hvorvidt den tilhbrende bitgruppen er av den korte eller av den lange typen, og hvis bitgruppen er av den korte typen utleses de sammen med bitgruppen overforte styreinformasjonsbitene for å tilveiebringe bittaktpulser som opptrer i takt med bitene for sendersidens datastrom, idet av nevnte bittaktpulser et antall (3) som er lik nevnte valgte submultipel av bitfrekvensen hos sendersidens datastrom, danner en periodelengde som er lik den periodelengde av den varierbare PCM-submultipelfrekvensen som på sendersiden tilveiebringes av styreinformasjonsbitene (128 t 1 PCM-bit) hvilke bittaktpulser frembringes ved at PCM-strbmmens bitfrekvens deles og at styre-inf ormasjonsbitene styrer delingen på slik måte at det antall PCM-biter som utgjor mellomrommet mellom nevnte bittaktpulser, varieres for å tilveiebringe nevnte likhet mellom den periodelengde som dannes av nevnte antall bittaktpulser og nevnte periodelengde for den varierbare PCM-submultipelfrekvensen, og idet sendersidens datastrom igjen dannes ved at de respektive biter i de som korte respektivt lange identifiserede bitgruppene utleses i serieform i takt med nevnte bittaktpulser.
2. Anordning for utfbrelse av fremgangsmåten som angitt i krav 1, karakterisert ved at sendersiden omfatter minst to buf f erhukommelser (11-A, 11B) anordnet for å tilsluttes avvekslende til en datainngang (a) for innlesning av nevnte datastrom respektivt til en PCM-utgang (c) for utlesning av bufferhukommelsenes innhold ved hjelp av minst et PCM-ord i lopet av den valgte tidsspalte, en logisk krets (LI) som styrer bufferhukommelsenes tilslutning til datainngangen for å be-virke at datastrommen ved innlesningen oppdeles i nevnte korte og lange bitgrupper, hvilken logiske krets tildels mottar en styresignal i takt med nevnte tidsspalte og dels hos respektive bufferhukommelser er tilsluttet en indikeringsutgang hos en nedre grensecelle (nr. 5), hvis posisjon i bufferhukommelsen tilsvarer et bestemt fra datainngangen innlest bitantall lik det nominelle bitantall minsket med en, til en indikeringsutgang hos en ovre grensecelle (nr. 7), hvis posisjon i bufferhukommelsen tilsvarer nevnte bestemte fra datainngangen innleste bitantall bket med to, og til en indikeringsutgang hos en mellom nevnte nedre og ovre grenseceller beliggende celle (nr. 6), hvis posisjon i bufferhukommelsen tilsvarer nevnte bestemt fra datainngangen innleste bitantall bket med en, hvilke indikeringsutganger gir informasjon om hvorvidt innlesningen har skjedd eller ikke til respektive grenseceller, idet den logiske kretsen er således beskaffen at når nevnte styresignal opptrer og indikeringsutgangene hos det til datainngangen for tilfellet tilsluttede bufferregistret angir at innlesningen har rukket å skje til nevnte nedre grensecelle, men ikke til nevnte mellom nedre og ovre grenseceller beliggende celle, tilveiebringes et binært signal som bryter bufferregistrets tilslutning til datainngangen og som i det samme bufferregistret i en til den logiske kretsen tilsluttet siste celle (nr. 8) hvis posisjon tilsvarer nevnte bestemt fra datainngangen innleste bitantall oket med tre innskriver nevnte identifiseringsbit med en verdi, som angir at det i bufferregistret er blitt innskrevet en bitgruppe av nevnte korte type, mens når nevnte styresignal opptrer indikeringsutgangene hos det til datainngangen for tilfellet tilsluttede bufferregistret angir at innlesning har rukket å skje til nevnte mellom nedre og ovre grenseceller beliggende celle frembringes det et andre binært signal som forsinker nevnte brytning av bufférregistrets tilslutning til datainngangen inntil innlesning har rukket å skje til nevnte ovre grensecelle og som i det samme bufferregistret innskriver nevnte identifiseringsbit med en verdi som angir at det i bufferregistret er blitt innskrevet en bitgruppe av nevnte lange type, en varierbar frekvensdeler (VFD) som mottar et pulstog i takt med PCM-strbmmens bitfrekvens og ved frekvensdeling danner nevnte varierbare PCM-submultipelfrekvens og som har minst en styreinngang for i avhengighet av et styresignal å bibeholde, oke eller minske PCM-submultipelfrekvensens aktuelle periodelengde, en fasekomparator (K), til hvis ene inngang mates et andre pulstog i takt med datastrbmmens bitfrekvens og til hvis andre inngang nevnte varierbare PCM-submultipelfrekvens mates og som i avhengighet av fasesammenlikningen mellom nevnte submultipelfrekvens av datastrbmmens bitfrekvens og PCM-submultipelfrekvensen på sin utgang frembringer nevnte styreinformasjonsbiter, hvilke dels mates til nevnte styreinngang hos frekvensdeleren og dels i avhengighet av nevnte forste binære signal mates til det bufferregister i hvilket nettopp er blitt innskrevet en bitgruppe av nevnte korte type og innskrives i nevnte mellomcelle respektivt i nevnte ovre celle i det samme bufferregistret, og at mottakersiden omfatter minst to bufferregistre (21A, 21B) anordnet for å tilsluttes avvekslende til en PCM-inngang (f)for innlesning av nevnte PCM-ord i lopet av den valgte tidsspalte respektivt til en datautgang (w) for utlesning av de overforte korte og lange bitgruppenes biter i serieform i takt med lokalt frembrakte bittaktpulser, en logisk krets (L2) som styrer bufferhukommel-sens tilslutning til datautgangen for å tilveiebringe at bitgruppene ved utlesningen sammenkobles i en sekvens som igjen danner sendersidens datastrom, hvilken logiske krets er hos respektive bufferhukommelse tilsluttet dels en siste celle (nr. 8) som mottar den til hver bitgruppe horende identifiseringsbit og dels til en indikeringsutgang hos en nedre grensecelle (nr. 5) hvis posisjon i bufferregistret svarer til et bestemt til datautgangen utlest bitantall som er lik nevnte nominelle bitantall minsket med ett, og til en indikeringsutgang hos en ovre grensecelle (nr. 7), hvis posisjon i bufferregistret tilsvarer nevnte bestemte til datautgangen utleste bitantall oket med to, hvilke indikeringsutganger gir informasjon om hvorvidt utlesning har skjedd eller ikke fra respektive grenseceller, idet logikkretsen er således beskaffen, at dersom nevnte identifiseringsbit angir en kort bitgruppe frembringes et forste binært signal når indikeringsutgangene hos det til datautgangen for tilfellet tilsluttede bufferregistret angir at utlesning fra nevnte nedre grensecelle har rukket å skje, hvilket signal bryter bufferregistrets tilslutning til datautgangen og hos det samme bufferregistret tilveiebringer at nevnte til de korte bitgruppene fbyede styreinformasjonsbiter utleses fra sine respektive ved innlesningen i lopet av nevnte tidsintervall oppnådde hukommelsesposisjoner i nevnte ovre grensecelle og i en mellom nevnte nedre og ovre grenseceller beliggende celle (nr. 6) hvis posisjon i bufferregistret svarer til nevnte bestemte til datautgangen utleste bitantall oket med ett, mens dersom nevnte identifiseringsbit angir en lang bitgruppe, frembringes det et andre binært signal når indikeringsutgangene hos det til datautgangen for tilfellet tilsluttede bufferregister angir at utlesning fra nevnte ovre grensecelle har rukket å skje, hvilket signal da bryter bufferregisterets tilslutning til datautgangen, en frekvensdeler (FD) som mottar et pulstog i takt med PCM-strbmmens bitfrekvens og, ved frekvensdeling frembringer nevnte bittaktpulser, en binær teller (B2) som mates med bittaktpulsene og som har et antall utganger tilsvarende nevnte valgte submultipel av datastrbmmens bitfrekvens, hvilke utganger i en syklisk sekvens aktiveres under hver sin periode av på hverandre folgende perioder for bittaktpulsene, et sperreorgan (A224) som i avhengighet av dels den binære tellers tilstand på nevnte utganger og dels de utleste styreinformasjonsbitene blokkerer forutbestemte pulser i det til frekvensdeleren matede pulstog for å variere bittaktpulsenes mellomrom slik at nevnte sykliske sekvens oppnår en periodelengde lik den periodelengde av den varierbare PCM-submultipelfrekvensen som på sendersiden tilveiebringes av de samme styreinformasjonsbitene, hvorved oppnås at bittaktpulsene, ved utlesningen av de overforte bitgruppenes biter, har samme bittakt som sendersidens datastrom hadde når bitgruppene ble dannet,
i
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SE01459/71A SE349716B (no) | 1971-02-05 | 1971-02-05 |
Publications (1)
Publication Number | Publication Date |
---|---|
NO129066B true NO129066B (no) | 1974-02-18 |
Family
ID=20258220
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
NO00308/72*[A NO129066B (no) | 1971-02-05 | 1972-02-04 |
Country Status (7)
Country | Link |
---|---|
US (1) | US3729590A (no) |
DE (1) | DE2203408B2 (no) |
DK (1) | DK133920B (no) |
GB (1) | GB1385797A (no) |
IT (1) | IT951886B (no) |
NO (1) | NO129066B (no) |
SE (1) | SE349716B (no) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1427084A (en) * | 1973-07-26 | 1976-03-03 | Standard Telephones Cables Ltd | Asynchronous digital multiplexer |
US4208650A (en) * | 1978-01-30 | 1980-06-17 | Forney Engineering Company | Data transmission system |
US4450558A (en) * | 1981-01-12 | 1984-05-22 | General Datacomm Industries, Inc. | Method and apparatus for establishing frame synchronization |
DE3316470A1 (de) * | 1983-05-05 | 1984-11-08 | Siemens AG, 1000 Berlin und 8000 München | Schaltungsanordnung fuer ein teilnehmeranschluss in einem diensteintegrierenden digitalnetz (isdn) |
DE3316492A1 (de) * | 1983-05-05 | 1984-11-08 | Siemens AG, 1000 Berlin und 8000 München | Schaltungsanordnung fuer den teilnehmeranschluss in einem diensteintegrierenden digitalnetz (isdn) |
US4891808A (en) * | 1987-12-24 | 1990-01-02 | Coherent Communication Systems Corp. | Self-synchronizing multiplexer |
-
1971
- 1971-02-05 SE SE01459/71A patent/SE349716B/xx unknown
-
1972
- 1972-01-20 US US00219243A patent/US3729590A/en not_active Expired - Lifetime
- 1972-01-25 DE DE2203408A patent/DE2203408B2/de active Pending
- 1972-02-02 GB GB494172A patent/GB1385797A/en not_active Expired
- 1972-02-03 IT IT20178/72A patent/IT951886B/it active
- 1972-02-04 DK DK50972AA patent/DK133920B/da unknown
- 1972-02-04 NO NO00308/72*[A patent/NO129066B/no unknown
Also Published As
Publication number | Publication date |
---|---|
DK133920B (da) | 1976-08-09 |
DE2203408B2 (de) | 1975-04-17 |
DE2203408A1 (de) | 1972-08-10 |
GB1385797A (en) | 1975-02-26 |
US3729590A (en) | 1973-04-24 |
DK133920C (no) | 1977-02-07 |
IT951886B (it) | 1973-07-10 |
SE349716B (no) | 1972-10-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4429386A (en) | Buffer arrangement of a PCM exchange system | |
US4071706A (en) | Data packets distribution loop | |
US3369229A (en) | Multilevel pulse transmission system | |
US4355387A (en) | Resynchronizing circuit for time division multiplex system | |
US3575557A (en) | Time division multiplex system | |
US3928727A (en) | Synchronization device for time-multiplexed signal transmission and switching systems | |
US3396239A (en) | Signal converting system for startstop telegraph signals | |
NO129066B (no) | ||
JP2770964B2 (ja) | ロランc航行信号伝送などにメッセージ通信を乗せる際に、航行誤差及び空間波航行位置誤差を減じるための方法及びシステム | |
US3943285A (en) | Multiplexed data modem | |
NO793242L (no) | Fleksibel bufferhukommelse for synkrondemulitplekser, saerlig for tidsoppdelte overfoeringsanlegg | |
CA1141495A (en) | Elastic buffer memory for a demultiplexer of synchronous type particularly for use in time-division transmission systems | |
EP0485021A1 (en) | Elastic buffer | |
US3281527A (en) | Data transmission | |
US4058682A (en) | Expandable memory for PCM signal transmission | |
US4785464A (en) | Method and device for regenerating the integrity of the bit rate in a plesiosynchronous system | |
US3472961A (en) | Synchronization monitor apparatus | |
US3692941A (en) | Data exchange and coupling apparatus | |
GB1336542A (en) | System for tranferring information | |
US4160951A (en) | Method of regenerating asynchronous data signals and apparatus for performing the method | |
US3337687A (en) | Synchronous multiplex telegraphy | |
US4099029A (en) | Asynchronous pcm common decoding apparatus | |
US4034404A (en) | Signal combining system for binary pulse signals | |
EP0409168B1 (en) | Elastic store memory circuit | |
US3295065A (en) | Pulse generator employing cascaded counters and coincidence circuitry for producing plural frequency outputs |