KR970078028A - 증폭 회로 - Google Patents
증폭 회로 Download PDFInfo
- Publication number
- KR970078028A KR970078028A KR1019970018859A KR19970018859A KR970078028A KR 970078028 A KR970078028 A KR 970078028A KR 1019970018859 A KR1019970018859 A KR 1019970018859A KR 19970018859 A KR19970018859 A KR 19970018859A KR 970078028 A KR970078028 A KR 970078028A
- Authority
- KR
- South Korea
- Prior art keywords
- resistor
- input terminal
- circuit
- reference potential
- inverting input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/26—Modifications of amplifiers to reduce influence of noise generated by amplifying elements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45475—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
- H03F3/45928—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit
- H03F3/45968—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction
- H03F3/45973—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction by using a feedback circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/189—Indexing scheme relating to amplifiers the ground, reference or shield potential difference between different chips being controlled
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/372—Noise reduction and elimination in amplifier
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
- Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
- Circuit For Audible Band Transducer (AREA)
Abstract
Description
Claims (20)
- 제1기준 전위에 기초하여 제1신호를 증폭하는 아날로그 증폭기를 갖는 제1회로계와, 상기 제1회로계의 아날로그 증폭기의 출력단에 접속되고, 제2기준 전위에 기초하여 상기 아날로그 증폭기의 출력신호를 증폭하는 제2회로계와, 입력 단자가 상기 제2회로계의 제2기준 전위에 접속되고, 출력신호가 상기 제1신호와 함께 상기 아날로그 증폭기의 입력 단자에 공급되며, 그 입력 단자로부터 상기 아날로그 증폭기의 출력 단자까지의 게인이 1인 기준 전위차 캔슬 회로를 구비하는 것을 특징으로 하는 증폭 회로.
- 제1항에 있어서, 상기 아날로그 증폭기는, 반전 입력 단자와 비반전 입력 단자를 갖는 연산 증폭기(21)와, 일단에 상기 제1신호가 공급되고, 타단이 상기 연산 증폭기의 반전 입력 단자에 접속된 제1저항(R1)과, 상기 연산 증폭기의 반전 입력 단자와 출력 단자 사이에 접속된 제2저항(R2)을 구비하는 반전형의 아날로그 증폭기이며, 상기 기준 전위차 캔슬 회로는, 기준 전위차 캔슬 회로의 입력 단자와 상기 연산 증폭기의 비반전 입력 단자의 사이에 접속된 제3저항(R3)과, 상기 연산 증폭기의 비반전 입력 단자와 상기 제1기준 전위의 사이에 접속된 제4저항(R4)을 구비하는 것을 특징으로 하는 증폭 회로.
- 제1항에 있어서, 상기 아날로그 증폭기는, 반전 입력 단자와 비반전 입력 단자를 갖는 연산 증폭기(21)와, 일단에 상기 신호가 공급되고, 타단이 상기 연산 증폭기의 반전 입력 단자에 접속된 제1저항(R1)과, 상기 연산 증폭기의 반전 입력 단자와 출력 단자 사이에 접속된 제2저항(R2)을 구비하는 반전형의 아날로그 증폭기이며, 상기 기준 전위차 캔슬 회로는, 상기 제1회로계의 전원 전위와 상기 연산 증폭기의 비반전 입력 단자의 사이에 접속된 제3저항(R3)과, 상기 연산 증폭기의 비반전 입력 단자와 상기 제1기준 전위의 사이에 접속된 제4저항(R4)과, 상기 제3저항과 제4저항의 접속점과, 상기 기준 전위차 캔슬 회로의 입력 단자 사이에 접속된 제5저항(R5)을 구비하는 것을 특징으로 하는 증폭 회로.
- 제1항에 있어서, 상기 아날로그 증폭기는, 비반전 입력 단자에 상기 신호가 공급되는 제1연산 증폭기(41)와, 상기 제1연산 증폭기의 반전 입력 단자에 일단이 접속된 제1저항(R1)과, 상기 제1연산 증폭기의 반전 입력 단자와 출력 단자 사이에 접속된 제2저항(R2)을 구비하는 정전형의 아날로그 증폭기이며, 상기 기준 전위차 캔슬 회로는, 상기 기준 전위차 캔슬 회로의 입력 단자에 일단이 접속된 제3저항(R3)과, 일단이 상기 제3저항의 타단에 접속된 제4저항(R4)과, 상기 제3저항과 제4저항의 접속점에 반전 입력 단자가 접속되고, 비반전 입력 단자가 상기 제1기준 전위에 접속되며, 상기 제1저항의 타단과 상기 제4저항의 타단의 접속점에 출력 단자가 접속된 제2연산 증폭기(42)를 구비하는 것을 특징으로 하는 증폭 회로.
- 제1항에 있어서, 상기 아날로그 증폭기는, 비반전 입력 단자에 상기 신호가 공급되는 제1연산 증폭기(51)와, 상기 제1연산 증폭기의 반전 입력 단자에 일단이 접속된 제1저항(R1)과, 상기 제1연산 증폭기의 반전 입력 단자와 출력 단자간에 접속된 제2저항(R2)을 구비하는 정전형의 아날로그 증폭기이고, 상기 기준 전위차 캔슬 회로는, 상기 기준 전위차 캔슬 회로의 입력 단자에 일단이 접속된 제3저항(R3)과, 일단이 상기 제3저항의 타단에 접속된 제4저항(R4)과, 상기 제3저항과 제4저항의 접속점에 반전 입력 단자가 접속되고, 비반전 입력 단자가 상기 제1기준 전위에 대하여 일정 전위를 갖는 제3기준 전위에 접속되며, 상기 제1저항의 타단과 상기 제4저항의 타단의 접속점에 출력 단자가 접속된 제2연산 증폭기(52)를 구비하는 것을 특징으로 하는 증폭 회로.
- 제1항에 있어서, 상기 아날로그 증폭기는, 반전 입력 단자와 비반전 입력 단자를 갖는 연산 증폭기(61)와, 일단에 제1신호가 공급되고, 타단이 상기 연산 증폭기의 반전 입력 단자에 접속된 제1저항(R1)과, 상기 연산 증폭기의 반전 입력 단자와 출력 단자 사이에 접속된 제2저항(R2)과, 일단에 제2신호가 공급되고, 타단이 상기 연산 증폭기의 비반전 입력 단자에 접속된 제3저항(R3)을 구비하는 차동형의 아날로그 증폭기이며, 상기 기준 전위차 캔슬 회로는, 상기 기준 전위차 캔슬 회로의 입력 단자와 상기 연산 증폭기의 비반전 입력 단자의 사이에 접속된 제4저항(R4)과, 상기 연산 증폭기의 비반전 입력 단자와 상기 제1기준 전위의 사이에 접속된 제5저항(R5)을 구비하는 것을 특징으로 하는 증폭 회로.
- 제1항에 있어서, 상기 아날로그 증폭기는, 반전 입력 단자와 비반전 입력 단자를 갖는 연산 증폭기(71)와, 일단에 제1신호가 공급되고, 타단이 상기 연산 증폭기의 반전 입력 단자에 접속된 제1저항(R1)과, 상기 연산 증폭기의 반전 입력 단자와 출력 단자 사이에 접속된 제2저항(R2)과, 일단에 제2신호가 공급되고, 타단이 상기 연산 증폭기의 비반전 입력 단자에 접속된 제3저항(R3)을 구비하는 차동형의 아날로그 증폭기이며, 상기 기준 전위차 캔슬 회로는, 상기 제1회로의 전원 전워와 상기 연산 증폭기의 비반전 입력 단자의 사이에 접속된 제4저항(R4)과, 상기 연산 증폭기의 비반전 입력 단자와 상기 제1회로의 기준 전위의 사이에 접속된 제5저항(R5)과, 상기 제4저항과 제5저항의 접속점과 상기 기준 전위차 캔슬 회로의 입력 단자의 사이에 접속된 제6저항(R6)을 구비하는 것을 특징으로 하는 증폭 회로.
- 제3항에 있어서, 상기 기준 전위차 캔슬 회로는, 단일 전원 증폭 회로의 기준 전류 전위 생성 회로와 겸용되고 있는 것을 특징으로 하는 증폭 회로.
- 제7항에 있어서, 상기 기준 전위차 캔슬 회로는, 단일 전원 증폭 회로의 기준 전류 전위 생성 회로와 겸용되고 있는 것을 특징으로 하는 증폭 회로.
- 제3항에 있어서, 상기 제1회로계의 아날로그 증폭기의 출력 단자와 상기 제2회로계의 입력 단자의 사이는 커플링 콘덴서(C1)에 의해 접속되고, 상기 기준 전위차 캔슬 회로의 입력 단자와 상기 제2회로계의 기준 전위의 사이는 커플링 콘덴서(C2)에 의해 접속되어 있는 것을 특징으로 하는 증폭 회로.
- 제5항에 있어서, 상기 제1회로계의 아날로그 증폭기의 출력 단자와 상기 제2회로계의 입력 단자의 사이는 커플링 콘덴서(C1)에 의해 접속되고, 상기 기준 전위차 캔슬 회로의 입력 단자와 상기 제2회로계의 기준 전위의 사이는 커플링 콘덴서(C2)에 의해 접속되어 있는 것을 특징으로 하는 증폭 회로.
- 제7항에 있어서, 상기 제1회로계의 아날로그 증폭기의 출력 단자와 상기 제2회로계의 입력 단자의 사이는 커플링 콘덴서(C1)에 의해 접속되고, 상기 기준 전위차 캔슬 회로의 입력 단자와 상기 제2회로계의 기준 전위의 사이는 커플링 콘덴서(C2)에 의해 접속되어 있는 것을 특징으로 하는 증폭 회로.
- 제1항에 있어서, 상기 아날로그 증폭기(1a, 1b)는 복수 설치되고, 상기 아날로그 증폭기 각각에 대하여 상기 기준 전위차 캔슬 회로(3)가 1개씩 설치되며, 상기 기준 전위차 캔슬 회로의 입력 단자 각각은, 공통의 신호 라인을 통해 상기 제2회로계의 기준 전위에 접속되는 것을 특징으로 하는 증폭 장치.
- 제1항에 있어서, 상기 아날로그 증폭기(1a, 1b)는 복수 설치되고, 상기 아날로그 증폭기 각각에 대하여 공통의 기준 전위차 캔슬 회로(3)가 설치되는 것을 특징으로 하는 증폭 장치.
- 제2항에 있어서, 상기 제1저항 및 제2저항은 스위치드 커패시터에 의해 구성되어 있는 것을 특징으로 하는 증폭 장치.
- 제3항에 있어서, 상기 제1저항 및 제2저항은 스위치드 커패시터에 의해 구성되어 있는 것을 특징으로 하는 증폭 장치.
- 제4항에 있어서, 상기 제1저항 및 제2저항은 스위치드 커패시터에 의해 구성되어 있는 것을 특징으로 하는 증폭 장치.
- 제5항에 있어서, 상기 제1저항 및 제2저항은 스위치드 커패시터에 의해 구성되어 있는 것을 특징으로 하는 증폭 장치.
- 제6항에 있어서, 상기 제1저항 및 제2저항은 스위치드 커패시터에 의해 구성되어 있는 것을 특징으로 하는 증폭 장치.
- 제7항에 있어서, 상기 제1저항 및 제2저항은 스위치드 커패시터에 의해 구성되어 있는 것을 특징으로 하는 증폭 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP96-124649 | 1996-05-20 | ||
JP12464996A JP3410901B2 (ja) | 1996-05-20 | 1996-05-20 | 増幅回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970078028A true KR970078028A (ko) | 1997-12-12 |
KR100253727B1 KR100253727B1 (ko) | 2000-04-15 |
Family
ID=14890640
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970018859A Expired - Fee Related KR100253727B1 (ko) | 1996-05-20 | 1997-05-16 | 증폭 회로 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5841308A (ko) |
EP (1) | EP0809353B1 (ko) |
JP (1) | JP3410901B2 (ko) |
KR (1) | KR100253727B1 (ko) |
DE (1) | DE69736153T2 (ko) |
TW (1) | TW350171B (ko) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6040728A (en) * | 1998-05-29 | 2000-03-21 | Lucent Technologies, Inc. | Active substrate noise injection cancellation |
FR2793622B1 (fr) * | 1999-05-10 | 2004-03-12 | Peugeot Citroen Automobiles Sa | Dispositif de raccordement d'une source a un equipement de diffusion audiophonique notamment d'un vehicule automobile |
US6208190B1 (en) * | 1999-05-27 | 2001-03-27 | Lucent Technologies Inc. | Minimizing effects of switching noise in mixed signal chips |
JP3666317B2 (ja) * | 1999-09-07 | 2005-06-29 | セイコーエプソン株式会社 | 送信回路、受信回路、送受信回路および電気光学装置 |
EP1220444A1 (en) * | 2000-12-28 | 2002-07-03 | Alcatel | Differential output amplifier arrangement |
WO2004049605A1 (en) * | 2002-11-28 | 2004-06-10 | Koninklijke Philips Electronics N.V. | Suppression of noise in an integrated circuit |
US6937099B2 (en) | 2003-12-04 | 2005-08-30 | Analog Devices, Inc. | Op-amp configurable in a non-inverting mode with a closed loop gain greater than one with output voltage correction for a time varying voltage reference of the op-amp, and a method for correcting the output voltage of such an op-amp for a time varying voltage reference |
US6958642B2 (en) * | 2003-12-19 | 2005-10-25 | Caterpillar Inc | Ground difference compensating system |
DE602006019003D1 (de) * | 2006-05-16 | 2011-01-27 | Freescale Semiconductor Inc | Verstärkerschaltung und integrierte schaltung dafür |
US7391348B2 (en) * | 2006-10-23 | 2008-06-24 | Agere Systems Inc. | Reducing noise associated with local reference-potential fluctuations in mixed-signal integrated circuits |
US20080309379A1 (en) * | 2007-03-02 | 2008-12-18 | Carroll Sean C | Zero crossing circuit |
US7944290B2 (en) * | 2009-01-26 | 2011-05-17 | Sumitomo Electric Industries, Ltd. | Trans-impedance amplifier |
JP5517777B2 (ja) * | 2010-06-25 | 2014-06-11 | 日立オートモティブシステムズ株式会社 | ブリッジ回路の断線検出回路および断線検出手段を有するシステム |
US9151783B2 (en) | 2012-04-26 | 2015-10-06 | Synopsys, Inc. | Ground offset monitor and compensator |
JP6027444B2 (ja) * | 2013-01-07 | 2016-11-16 | ローム株式会社 | オーディオ信号処理回路およびそれを用いた車載用オーディオ装置、オーディオコンポーネント装置、電子機器 |
WO2017199887A1 (ja) * | 2016-05-16 | 2017-11-23 | Jx金属株式会社 | レアメタル回収方法 |
EP3667907B1 (en) | 2018-12-14 | 2022-09-14 | Stichting IMEC Nederland | A read-out circuitry for acquiring a multi-channel biopotential signal and a sensor for sensing a biopotential signal |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2830033A1 (de) * | 1978-07-07 | 1980-01-17 | Hellige Gmbh | Verstaerkeranordnung mit stoersignalunterdrueckung |
JPS59200508A (ja) * | 1983-04-26 | 1984-11-13 | Pioneer Electronic Corp | 増幅器 |
JP3167319B2 (ja) * | 1990-10-25 | 2001-05-21 | パイオニア株式会社 | アイソレータ回路 |
JP2516706B2 (ja) * | 1990-11-24 | 1996-07-24 | ローム株式会社 | アンプ |
US5648738A (en) * | 1994-11-01 | 1997-07-15 | Cirrus Logic, Inc. | Read channel having auto-zeroing and offset compensation, and power-down between servo fields |
US5661423A (en) * | 1995-12-14 | 1997-08-26 | Lucent Technologies Inc. | High speed comparator circuits with offset voltage compensation |
US5606273A (en) * | 1996-03-28 | 1997-02-25 | Caterpillar Inc. | Zero crossing detector circuit |
-
1996
- 1996-05-20 JP JP12464996A patent/JP3410901B2/ja not_active Expired - Fee Related
-
1997
- 1997-04-29 US US08/848,269 patent/US5841308A/en not_active Expired - Lifetime
- 1997-04-30 EP EP97107186A patent/EP0809353B1/en not_active Expired - Lifetime
- 1997-04-30 DE DE69736153T patent/DE69736153T2/de not_active Expired - Lifetime
- 1997-05-09 TW TW086106204A patent/TW350171B/zh not_active IP Right Cessation
- 1997-05-16 KR KR1019970018859A patent/KR100253727B1/ko not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US5841308A (en) | 1998-11-24 |
EP0809353A2 (en) | 1997-11-26 |
EP0809353B1 (en) | 2006-06-21 |
JP3410901B2 (ja) | 2003-05-26 |
DE69736153D1 (de) | 2006-08-03 |
KR100253727B1 (ko) | 2000-04-15 |
DE69736153T2 (de) | 2007-05-03 |
EP0809353A3 (en) | 1999-07-14 |
JPH09312525A (ja) | 1997-12-02 |
TW350171B (en) | 1999-01-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970078028A (ko) | 증폭 회로 | |
US4414433A (en) | Microphone output transmission circuit | |
JPS6119173B2 (ko) | ||
EP0862264A3 (en) | Feedback amplifier and optical receiver using the same | |
KR970003776B1 (ko) | 선형 차동증폭기 | |
US4817208A (en) | Fiber optic receiver | |
KR880014734A (ko) | 증폭기 | |
KR920005458A (ko) | 증폭 회로 | |
KR0140414B1 (ko) | 전화기 핸드셋의 송화접속회로 | |
KR970009193A (ko) | 영상출력장치의 동기신호분리회로 | |
US6040741A (en) | Preamplifier for amplifying signal voltages from a signal source with high source impedance | |
KR100243309B1 (ko) | 잡음제거기능을 구비한 외부신호 입력장치 | |
US6046634A (en) | Amplifier circuit employing floating error cancellation | |
JP2568755B2 (ja) | ミュート回路 | |
JP2000031758A (ja) | 平衡増幅回路 | |
JP2529354B2 (ja) | 電圧変換回路 | |
US3972001A (en) | Common mode rejection dynamic filter circuit | |
KR960027252A (ko) | 높은 입력 임피던스를 갖는 증폭회로 | |
KR880004159Y1 (ko) | 브리지 앰프를 사용한 두신호 증폭회로 | |
JPH08250943A (ja) | 平衡増幅回路 | |
KR970004287A (ko) | 능동 필터 | |
JPH0983271A (ja) | 平衡増幅回路 | |
KR970008898A (ko) | 부하에 무관한 기준전압 발생기 | |
JPH0212053B2 (ko) | ||
SE9804505L (sv) | Eko- och distorsionselimineringsanordning |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19970516 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19970516 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 19990331 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19991026 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20000126 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20000127 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20021231 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20021231 Start annual number: 4 End annual number: 4 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20041009 |