[go: up one dir, main page]

KR970029068A - 메모리의 입/출력 장치 - Google Patents

메모리의 입/출력 장치 Download PDF

Info

Publication number
KR970029068A
KR970029068A KR1019950045514A KR19950045514A KR970029068A KR 970029068 A KR970029068 A KR 970029068A KR 1019950045514 A KR1019950045514 A KR 1019950045514A KR 19950045514 A KR19950045514 A KR 19950045514A KR 970029068 A KR970029068 A KR 970029068A
Authority
KR
South Korea
Prior art keywords
address
output
data
input
outputting
Prior art date
Application number
KR1019950045514A
Other languages
English (en)
Inventor
박동철
Original Assignee
문정환
Lg 반도체 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, Lg 반도체 주식회사 filed Critical 문정환
Priority to KR1019950045514A priority Critical patent/KR970029068A/ko
Publication of KR970029068A publication Critical patent/KR970029068A/ko

Links

Landscapes

  • Static Random-Access Memory (AREA)

Abstract

본 발명은 메모리의 입/출력 장치에 관한 것으로, 종래의 장치는 특정한 2워드 길이 이상의 데이타를 지정하기 위해서는 1워드길이만큼 지정을 한다음 그 지정한 데이타가 출력된 다음에 다시 증가/감소되는 어드레스를 지정해야만 하였기 때문에, 데이타 입/출력까지는 시간이 오래 걸리는 문제점이 있었다. 본 발명은 이러한 종래의 문제점을 해결하기 위해 클럭신호 또는 씨피유로부터의 제어신호에 따라 입력된 어드레스 및 워드길이를 계산하여 그에 따른 어드레스를 지정함과 아울러 지정된 데이타의 출력을 제어하는 어드레스계산부와; 상기 어드레스계산부의 출력신호를 디코딩하는 로우 및 컬럼디코더와; 상기 로우 및 컬럼디코더의 출력신호에 따라 그에 해당하는 데이타를 저장/출력하는 메모리셀과; 상기 메모리셀의 출력데이타를 정확한 레벨로 증폭하여 출력하는 센스증폭부와; 상기 어드레스계산부의 제어신호에 따라 상기 센스증폭부를 통한 데이타를 출력하는 입/출력버퍼로 구성한 메모리의 입/출력 장치를 창안한 것으로, 이의 작용을 통해 즉, 2워드 이상의 데이타를 지정하고자 할 때, 초기시작 어드레스를 한번만 지정하면 어드레스계산부에 의해 다음 어드레스가 계산되어 미리 데이타를 읽을 수 있어 지연시간 없이 즉시 입/출력할 수 있는 효과가 있다.

Description

메모리의 입/출력 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명 메모리의 입/출력 장치의 블럭 구성도.

Claims (1)

  1. 클럭신호 또는 씨피유로부터의 제어신호에 따라 입력된 어드레스 및 워드길이를 계산하여 그에 따른 어드레스를 지정함과 아울러 지정된 데이타의 출력을 제어하는 어드레스계산부와; 상기 어드레스계산부의 출력신호를 디코딩하는 로우 및 컬럼디코더와; 상기 로우 및 컬럼디코더의 출력신호에 따라 그에 해당하는 데이타를 저장 및 출력하는 메모리셀과; 상기 메모리셀의 출력데이타를 정확한 레벨로 증폭하여 출력하는 센스증폭부와; 상기 어드레스계산부의 제어신호에 따라 상기 센스증폭부를 통한 데이타를 출력하는 입/출력버퍼로 구성한 것 을 특징으로 하느 메모리의 입/출력 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950045514A 1995-11-30 1995-11-30 메모리의 입/출력 장치 KR970029068A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950045514A KR970029068A (ko) 1995-11-30 1995-11-30 메모리의 입/출력 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950045514A KR970029068A (ko) 1995-11-30 1995-11-30 메모리의 입/출력 장치

Publications (1)

Publication Number Publication Date
KR970029068A true KR970029068A (ko) 1997-06-26

Family

ID=66593394

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950045514A KR970029068A (ko) 1995-11-30 1995-11-30 메모리의 입/출력 장치

Country Status (1)

Country Link
KR (1) KR970029068A (ko)

Similar Documents

Publication Publication Date Title
KR940010083A (ko) 동기식 반도체메모리장치의 데이타출력버퍼
KR960020510A (ko) 줄길이복호화기
KR910001771A (ko) 반도체 메모리 장치
KR940022561A (ko) 반도체 메모리의 출력회로
KR910015999A (ko) 반도체 메모리장치
KR970012701A (ko) 워드라인 순차제어 반도체 메모리 장치
KR900002307A (ko) 다이나믹·랜덤·액세스·메모리
KR970029068A (ko) 메모리의 입/출력 장치
KR970012694A (ko) 고속 판독 반도체 메모리
KR970003259A (ko) 2 스테이지 래치회로를 이용한 페이지 모드 마스크롬 및 그 제어방법
DE59307527D1 (de) Integrierte Halbleiterspeicheranordnung
KR970022757A (ko) 메모리 소자내의 메인앰프의 배치구조
KR980004981A (ko) 다뱅크구조에서 데이터 입출력라인 로딩 축소장치
KR960001999A (ko) 메모리 뱅크 선택회로
KR970025144A (ko) 가변길이 복호화기의 메모리 인터페이스방법 및 회로
KR950027830A (ko) 디램의 리프레쉬 회로
KR970012718A (ko) 동기 반도체 메모리 장치
KR970051212A (ko) 메모리의 센스 앰프 구동 제어 회로
KR960042364A (ko) 동기식 스태틱램
KR970023423A (ko) 반도체 메모리장치의 워드라인 구동방법
JPH0528751A (ja) 半導体記憶装置
KR970023393A (ko) 메모리 장치
KR960015232A (ko) 캐시 메모리의 기능을 갖는 메모리 장치
KR970051325A (ko) 불휘발성 반도체 메모리장치
KR970023434A (ko) 반도체 메모리 장치의 출력 데이터 제어방법

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 19951130

PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 19951130

Comment text: Request for Examination of Application

PG1501 Laying open of application
E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 19980630

Patent event code: PE09021S01D

E601 Decision to refuse application
PE0601 Decision on rejection of patent

Patent event date: 19981130

Comment text: Decision to Refuse Application

Patent event code: PE06012S01D

Patent event date: 19980630

Comment text: Notification of reason for refusal

Patent event code: PE06011S01I