KR970013369A - 반도체집적회로장치의 제조방법 및 반도체집적회로장치 - Google Patents
반도체집적회로장치의 제조방법 및 반도체집적회로장치 Download PDFInfo
- Publication number
- KR970013369A KR970013369A KR1019960033141A KR19960033141A KR970013369A KR 970013369 A KR970013369 A KR 970013369A KR 1019960033141 A KR1019960033141 A KR 1019960033141A KR 19960033141 A KR19960033141 A KR 19960033141A KR 970013369 A KR970013369 A KR 970013369A
- Authority
- KR
- South Korea
- Prior art keywords
- insulating film
- film
- conductor
- forming
- connection hole
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 76
- 238000004519 manufacturing process Methods 0.000 title claims abstract 15
- 238000005530 etching Methods 0.000 claims abstract 55
- 239000003990 capacitor Substances 0.000 claims abstract 35
- 239000004020 conductor Substances 0.000 claims 113
- 239000000758 substrate Substances 0.000 claims 31
- 239000000463 material Substances 0.000 claims 19
- 238000000151 deposition Methods 0.000 claims 13
- 238000009413 insulation Methods 0.000 claims 11
- 230000015572 biosynthetic process Effects 0.000 claims 7
- 238000000034 method Methods 0.000 claims 7
- 230000000149 penetrating effect Effects 0.000 claims 7
- 229910052581 Si3N4 Inorganic materials 0.000 claims 6
- 230000002093 peripheral effect Effects 0.000 claims 6
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims 6
- 238000000059 patterning Methods 0.000 claims 4
- 230000006870 function Effects 0.000 claims 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims 3
- 229920005591 polysilicon Polymers 0.000 claims 3
- 230000000694 effects Effects 0.000 claims 2
- 238000003860 storage Methods 0.000 claims 2
- 239000011248 coating agent Substances 0.000 claims 1
- 238000000576 coating method Methods 0.000 claims 1
- 239000011229 interlayer Substances 0.000 claims 1
- 238000000206 photolithography Methods 0.000 abstract 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/31—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
- H10B12/315—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with the capacitor higher than a bit line
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/48—Data lines or contacts therefor
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Memories (AREA)
- Element Separation (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
Description
Claims (27)
- 반도체기판 상부에 여러개의 배선도체를 형성하는 스텝, 상기 배선도체의 상면 및 측면을 제1 절연막에 의해서 피복하는 스탭, 얻어진 반도체기판상에 상기 제1 절연막보다 에칭속도가 큰 재료로 이루어지는 상면의 평탄한 제2 절연막을 형성해서 상기 제1 절연막을 상기 제2 절연막으로 피복하는 스텝, 상기 제2 절연막의 평탄한 상면상에 그 절연막보다 에칭속도가 작은 재료로 이루어지는 마스크막을 퇴적한 후 그 마스크막 중 상기 서로 인접하는 여러개의 배선도체 사이에 위치하는 접속구멍 형성영역을 개구하는 스텝 및 상기 마스크막의 개구영역에 노출하는 상기 제2 절연막의 부분을 에칭제거하는 것에 의해 상기 제1 절연막에 의해서 자기정합적으로 규정되는 접속구멍을 형성하는 스텝을 갖는 반도체장치의 제조방법.
- 제1항에 있어서, 상기 접속구멍을 형성한 후의 얻어진 반도체기판상에 도체막을 퇴적한 후, 그 도체막을 에칭백하는 것에 의해 상기 접속구멍내에 도체막을 매립하는 스텝을 더 갖는 반도체장치의 제조방법.
- 제2항에 있어서, 상기 제1 절연막은 질화실리콘으로 이루어지고, 상기 마스크막 및 상기 도체막이 저저항 폴리실리콘으로 이루어지는 반도체장치의 제조방법.
- 반도체기판상에 형성한 메모리셀 선택 MISFET의 게이트전극으로서도 작용하는 워드선, 상기워드선도체의 상층에 상기 워드선도체를 횡단하도록 배치된 비트선도체, 상기 비트선도체의 상층에 정보측적용의 캐패시터를 포함하는 캐패시터 오버 비트선구조의 메모리셀을 구비한 DRAM을 갖는 반도체집적회로장치의 제조방법으로서, 반도체기판의 상부에 여러개의 워드선도체를 형성하는 스텝, 상기 워드선도체의 상면 및 측면을 제1 절연막에 의해서 피복하는 스텝, 얻어진 반도체기판상에 상기 제1 절연막보다 에칭속도가 큰 재료로 이루어지는 상면의 평탄한 제2 절연막을 형성하고, 상기 제1 절연막을 상기 제2 절연막으로 피복하는 스텝, 상기 제2 절연막의 평탄한 상면상에 그 제2 절연막보다 에칭속도가 작은 재료로 이루어지는 제1 마스크막을 퇴적한 후 그 제1 마스크막 중 상기 서로 인접하는 워드선도체 사이에 위치하는 하부 캐패시터용 접속구멍 형성영역을 개구하는 스텝, 상기 제1 마스크막의 개구영역에 노출하는 제2 절연막의 부분을 에칭제거하는 것에 의해 상기 메모리셀 선택 MISFET의 제1 반도체영역이 노출하는 하부 캐패시터용 접속구멍을 상기 제1 절연막에 의해서 자기정합적으로 규정한 상태에서 개구하는 스텝 및 상기 하부 캐패시터용 접속구멍을 형성한 후의 얻어진 반도체기판상에 제1 도체막을 퇴적한 후 그 제1 도체막을 에칭백하는 것에 의해 상기 하부 캐패시터용 접속구멍내에 제1 도체막을 매립하는 스텝을 갖는 반도체장치의 제조방법.
- 반도체기판상에 형성한 메모리셀 선택 MISFET의 게이트전극으로서도 작용하는 워드선도체, 상기워드선도체의 상층에 상기 워드선도체를 횡단하도록 배치된 비트선도체, 상기 비트선도체의 상층에 정보측적용의 캐패시터를 포함하는 캐패시터 오버 비트선구조의 메모리셀을 구비한 DRAM을 갖는 반도체집적회로장치의 제조방법으로서, 상기 반도체기판의 상부에 여러개의 워드선도체를 형성하는 스텝, 상기 워드선도체의 상면 및 측면을 제1 절연막에 의해서 피복하는 스텝, 얻어진 반도체기판상에 상기 제1 절연막보다 에칭속도가 큰 재료로 이루어지는 상면의 평탄한 제2 절연막을 형성하고, 상기 제1 절연막을 상기 제2 절연막으로 피복하는 스텝, 상기 제2 절연막의 평탄한 상면에 그 제2 절연막보다 에칭속도가 작은 재료로 이루어지는 제2 마스크막을 퇴적한 후 그 제2 마스크막 중 서로 인접하는 워드선도체 사이에 위치하는 비트선용 접속구멍 형성영역을 개구하는 스텝, 상기 제2 마스크막의 개구영역에 노출하는 제2 절연막의 부분을 에칭제거하는 것에 의해 상기 메모리셀 선택 MISFET의 제1 반도체영역이 노출하는 비트선용 접속구멍을 상기 제1 절연막에 의해서 자기정합으로 규정한 상태에서 개구하는 스텝 및 상기 비트선용 접속구멍을 형성한 후의 얻어진 반도체기판상에 제2 도체막을 퇴적한 후 그 제2 도체막을 패터닝하는 것에 의해 상기 비트선도체를 형성하는 스텝을 갖는 반도체집적회로장치의 제조방법.
- 제5항에 있어서, 상기 비트선도체의 상면 및 측면을 제3 절연막에 의해서 피복하는 스탭, 상기 제2 절연막상에 상기 제3 절연막보다 에칭속도가 큰 재료로 이루어지는 상면이 평탄한 제4 절연막을 퇴적해서 상기 제3 절연막을 상기 제4 절연막으로 피복하는 스텝, 상기 제4 절연막의 평탄한 상면상에 상기 제4 절연막보다 에칭속도가 작은 재료로 이루어지는 제3 마스크막을 퇴적한 후 그 제3 마스크막 중 서로 인접하는 워드선도체 사이 및 서로 인접하는 비트선도체 사이에 위치하는 캐패시터용 접속구멍 형성영역을 개구하는 스텝, 제3 마스크막의 개구영역에 노출하는 상기 제2 절연막 및 제4 절연막의 부분을 에칭제거하는 것에 의해 상기 메모리셀 선택 MISFET의 제2 반도체영역이 노출하는 캐패시터용 접속구멍을 상기 제1 절연막, 상기 제3 절연막에 의해서 자기정합적으로 규정한 상태에서 개구하는 스텝 및 상기 캐패시터용 접속구멍을 형성한 후의 얻어진 반도체 기판상에 제3 도체막을 퇴적한 후 그 제3 도체막을 패터닝하는 것에 의해 상기 정보축적용의 캐패시터에 있어서의 제1 전극의 일부를 형성하는 스텝을 더 갖는 반도체집적회로장치의 제조방법.
- 제6항에 있어서, 상기 DRAM은 여러개의 MISFET를 포함하는 주변회로를 구비하고, 상기 제1 절연막은 주변회로용의 MISFET의 게이트 전극의 상면 및 측면에 형성되는 절연막과 동시에 형성하는 반도체집적회로장치의 제조방법.
- 제6항에 있어서, 상기 제1 및 제3 절연막은 질화실리콘으로 이루어지고, 상기 제2 마스크막, 상기 제3 마그스크막, 상기 제2 도체막 및 상기 제3 도체막은 저저항 폴리실리콘으로 이루어지는 반도체집적회로장치의 제조방법.
- 반도체기판상에 형성한 메모리셀 선택 MISFET의 게이트전극으로서도 작용하는 워드선도체, 상기 워드선도체의 상층에 상기 워드선도체를 횡단하도록 배치된 비트선도체 및 상기 비트선도체의 상층에 정보측적용의 캐패시터를 포함하는 캐패시터 오버 비트선구조의 메모리셀을 구비한 DRAM을 갖는 반도체집적회로장치의 제조방법으로서, 반도체기판상부에 여러개의 워드선도체를 형성하는 스텝, 상기 워드선도체의 상면 및 측면을 제1 절연막에 의해서 피복하는 스텝, 얻어진 반도체기판상에 상기 제1 절연막보다 에칭속도가 큰 재료로 이루어지는 상면의 평탄한 제2 절연막을 형성해서 상기 제1 절연막을 상기 제2 절연막으로 피복하는 스텝, 상기 제2 절연막의 평탄한 상면에 그 제2 절연막보다 에칭속도가 작은 재료로 이루어지는 제1 마스크막을 퇴적한 후 그 제1 마스크막 중 서로 인접하는 워드선도체 사이에 위치하는 하부 캐패시터용 접속구멍 형성영역을 개구하는 스텝, 상기 제1 마스크막의 개구영역에 노출하는 제2 절연막의 부분을 에칭제거하는 것에 의해 상기 메모리셀 선택 MISFET의 제1 반도체영역이 노출하는 하부 캐패시터용 접속구멍을 상기 제1 절연막에 의해서 자기정합적으로 규정한 상태에서 개구하는 스텝, 상기 하부 캐패시터용 접속구멍을 형성한 후의 얻어진 반도체기판상에 제1 도체막을 퇴적한 후 그 제1 도체막을 에칭백하는 것에 의해 상기 하부 캐패시터용 접속구멍내에 제1 도체막을 매립하는 스텝, 상기 제1 도체막의 매립스텝 후 거의 평탄한 상면을 갖고, 상기 제2 절연막의 평탄한 상면상에 제3 절연막을 퇴적하는 스텝, 상기 제3 절연막상에 상기 제2 절연막 및 상기 제3 절연막보다 에칭속도가 작은 재료로 이루어지는 제2 마스크막을 퇴적한 후, 그 제2 마스크막 중 서로 인접하는 워드선도체 사이에 위치하는 비트선용 접속구멍 형성영역을 개구하는 스텝, 상기 제2 마스크막의 개구영역에 노출하는 제3 절연막과 제2 절연막을 에칭제거하는 것에 의해 상기 메모리셀 선택 MISFET의 제2 반도체영역이 노출하는 비트선 접속구멍 상기 제1 절연막에 의해서 자기정합적으로 규정한 상태에서 개구하는 스텝 및 상기 비트선용 접속구멍을 형성한 후의 얻어진 반도체기판상에 제2 도체막을 퇴적한 후 이 제2 도체막을 패터닝하는 것에 의해 상기 비트선도체를 형성하는 스텝을 갖는 반도체집적회로장치의 제조방법.
- 제9항에 있어서, 상기 DRAM은 여러개의 MISFET를 포함하는 주변회로를 구비하고, 상기 제1 절연막을 주변회로용의 MISFET의 게이트전극의 상면 및 측면에 형성되는 절연막과 동시에 형성하는 반도체집적회로장치의 제조방법.
- 제9항에 있어서, 상기 제1 마스크막, 상기 제2 마스크막, 상기 제1 도체막 및 상기 제2 도체막이 저저항 폴리실리콘으로 이루어지는 반도체집적회로장치의 제조방법.
- 제9항에 있어서, 상기 비트선도체의 상면 및 측면을 제4 절연막에 의해서 피복하는 스텝, 상기 제3 절연막상에 상기 제4 절연막보다 에칭속도가 큰 재료로 이루어지는 상면의 평탄한 제5 절연막을 퇴적해서 상기 제4 절연막을 상기 제3 절연막으로 피복하는 스텝, 상기 제5 절연막의 평탄한 상면에 그 제5 절연막보다 에칭속도가 작은 재료로 이루어지는 제3 마스크막을 퇴적한 후 그 제3 마스크막 중 상부 캐패시터용 접속구멍 형성영역을 개구하는 스텝, 상기 제3 마스크막의 개구영역에 노출하는 제5 절연막의 부분과 제3 절연막의 부분을 에칭제거하는 스텝에 의해 상기 하부 캐패시터용 접속구멍내에 매립된 제1 도체막이 노출하는 상부 캐패시터용 접속구멍을 상기 제4 절연막에 의해서 자기정합적으로 규정한 상태에서 개구하는 스텝 및 상기 상부 캐패시터용 접속구멍을 형성한 후의 얻어진 반도체기판상에 제3 도체막을 퇴적한 후 그 제3 도체막을 패터닝하는 것에 의해 상기 정보축적용 캐패시터에 있어서의 제1 전극의 일부를 형성하는 스텝을 더 갖는 반도체집적회로장치의 제조방법.
- 제12항에 있어서, 상기 DRAM은 여러개의 MISFET를 포함하는 주변회로를 구비하고, 상기 제1 절연막을 주변회로용의 MISFET의 게이트 전극의 상면 및 측면에 형성되는 절연막과 동시에 형성하는 반도체집적회로장치의 제조방법.
- 제12항에 있어서, 상기 제1 및 제4 절연막을 질화실리콘으로 이루어지고, 상기 제1 마스크막, 상기 제2 마스크막, 상기 제3 마스크막, 상기 제1 도체막, 상기 제2 도체막, 및 상기 제3 도체막은 저저항 폴리실리콘으로 이루어지는 반도체집적회로장치의 제조방법.
- 반도체기판상에 형성한 메모리셀 선택 MISFET의 게이트전극으로서도 작용하는 워드선도체, 상기 워드선도체의 상층에 상기 워드선도체를 횡단하도록 배치된 비트선도체, 상기 비트선도체의 상층에 정보측적용의 캐패시터를 포함하는 캐패시터 오버 비트선구조의 메모리셀을 구비한 DRAM을 갖는 반도체집적회로장치의 제조방법으로서, 상기 비트선의 상면 및 측면을 제1 절연막에 의해서 피복하는 스텝, 얻어진 반도체기판상에 상기 제1 절연막보다 에칭속도가 큰 재료로 이루어지는 상면의 평탄한 제3 절연막을 형성해서 상기 제1 절연막을 피복하는 스텝, 상기 제3 절연막의 평탄한 상면에 그 제3 절연막보다 에칭속도가 작은 재료로 이루어지는 마스크막을 퇴적한 후 그 마스크막 중 서로 인접하는 비트선도체사이에 위치하는 캐패시터용 접속구멍 형성영역을 개구하는 스텝, 상기 마스크막의 개구영역에 노출하는 제3 절연막의 부분을 에칭제거하는 것에 의해 상기 메모리셀 선택 MISFET의 제1 반도체영역이 노출하는 캐패시터용 접속구멍을 상기 제1 절연막에 의해서 자기정합적으로 규정한 상태에서 개구하는 스텝 및 상기 캐패시터용 접속구멍을 형성한 후 이 얻어진 반도체기판상에 도체막을 퇴적한 후 그 도체막을 패터닝하는 것에 의해 상기 정보축적용 캐패시터에 있어서의 제1 전극의 일부를 형성하는 스텝을을 갖는 반도체집적회로장치의 제조방법.
- 제15항에 있어서, 상기 제1 절연막은 질화실리콘의 반도체집적회로장치의 제조방법.
- 반도체기판상에 형성한 메모리셀 선택 MISFET의 게이트전극으로서도 작용하는 워드선도체, 상기 워드선도체의 상층에 상기 워드선도체를 횡단하도록 배치된 비트선도체 및 상기 비트선도체의 상층에 정보측적용의 캐패시터를 포함하는 캐패시터 오버 비트선구조의 메모리셀을 구비한 DRAM을 갖는 반도체집적회로장치의 제조방법으로서, 상기 워드선도체의 상면 및 측면을 제1 절연막, 상기 비트선도체의 상면 및 측면을 피복하는 제2 절연막, 상기 제1 절연막을 그것과 접촉해서 피복하는 상면이 평탄한 제3 절연막, 상기 제1 절연막에 의해서 자기정합적으로 규정된 상태에서 상기 메모리셀 선택 MISFET의 제1 반도체영역이 노출하도록 개구된 하부 접속구멍, 상기 하부 접속구멍내에 매립된 제1 도체막, 상기 제2 절연막에 의해서 자기정합적으로 규정된 상태에서 상기 제1 도체막의 상면이 노출하도록 개구된 상부 접속구멍 및 상기 상부 접속구멍내에 상기 제1 도체막과 전기적으로 접속된 상태에서 형성된 제2 도체막을 갖는 반도체집적회로장치.
- 제17항에 있어서, 상기 제1 및 제2 절연막은 질화실리콘인 반도체집적회로장치.
- 제17항에 있어서, 상기 제1 도체막 및 제2 도체막은 상기 메모리셀의 정보축적용의 캐패시터에 있어서의 하부전극의 일부인 반도체집적회로장치.
- 반도체기판의 주표면의 상부에 제1 절연막을 개재시켜서 제1도체를 형성하는 스텝, 상기 반도체기판의 주표면내에 있어서, 제1 도체의 양측에 반도체영역을 형성하는 스텝, 상기 제1 도체의 상면 및 측면을 제2 절연막으로 피복하는 스텝, 얻어진 기판상에 상기 제2 절연막보다 에칭속도가 큰 제3 절연막을 형성하는 스텝, 상기 제3 절연막의 상면을 평탄화하는 스텝 및 에칭에 의해 상기 반도체영역 중 미리 정해진 반도체영역에 대해서 상기 평탄화된 상면을 갖는 제3 절연막을 관통하는 제1 접속구멍을 형성하는 스텝을 갖고, 상기 제3 절연막을 형성하는 스텝에 있어서의 상기 제2 절연막은 상기 제3 절연막과 접촉해서 그 하부에 존재하고, 상기 제1 접속구멍을 형성하는 스텝에 있어서의 상기 평탄화된 상면을 갖는 제3 절연막은 상기 제1 접속구멍에 대한 해상도를 개선하고 상기 제2 절연막은 그 에칭속도가 비교적 작으므로 상기 제1 접속구멍에 대한 잉여의 에칭을 제한하는 작용을 반도체집적회로장치의 제조방법.
- 상기 제1 접속구멍을 도체재료로 충전하는 스텝, 상기 도체재료상 및 상기 평탄화된 상면을 갖는 제2 절연막상에 거의 평탄한 상면을 갖는 제4 절연막을 형성하는 스텝 및 에칭에 의해 상기 반도체영역중 나머지 반도체영역에 대해서 상기 제4 및 제3 절연막을 관통하는 제2 접속구멍을 형성하는 스텝을 더 갖고, 상기 제2 접속구멍을 형성하는 스텝에 있어서의 상기 평탄화된 상면을 갖는 제4 절연막은 상기 제2 접속구멍에 대한 해상도를 개선하고, 상기 제2 절연막은 그 에칭속도가가 비교적 작으므로 상기 제2 접속구멍에 대한 잉여의 에칭을 제한하는 작용을 하는 반도체장치의 제조방법.
- 제21항에 있어서, 상기 제2 접속구멍을 통해서 상기 나머지 반도체영역과 접촉하도록 연장해서 존재하고 또한 상기 제4 절연막상에 상기 제1도체를 횡단하는 방향으로 연장해서 존재하는 제2 도체를 형성하는 스텝, 상기 제2도체의 상면 및 측면을 제5 절연막으로 피복하는 스텝 상기 제4 절연막상 및 상기 제5 절연막상에 제5 절연막보다 에칭속도가 큰 제6 절연막을 형성하는 스텝, 상기 제6 절연막의 상면을 평탄화하는 스텝, 에칭에 의해 상기 평탄화된 상면을 갖는 제6 절연막과 상기 제4 절연막을 관통하고, 상기 제1 접속구멍내의 도체재료에 도달하는 연장구멍을 형성하는 스텝, 상기 제1 접속구멍내에 도체재료상 및 상기 연장구멍의 내벽상에 도체막을 형성하는 스텝 및 상기 제1 접속구멍내의 도체재료상의 도체막을 전극으로서 사용해서 상기 제2 도체막의 상부에 캐패시터를 형성하는 스텝을 더 갖고, 상기 제6 절연막을 형성하는 스텝에 있어서의 상기 제5 절연막은 상기 제6 절연막과 접촉해서 그 하부에 존재하고, 상기 연장구멍을 형성하는 스텝에 있어서의 상기 평탄화된 상면을 갖는 제6 절연막은 상기 연장구멍에 대한 해상도를 개선하고, 상기 제5 절연막은 그 에칭속도가 비교적 작으므로 상기 제2 접속구멍에 대한 잉여의 에칭을 제한하는 작용을 하는 반도체장치의 제조방법.
- 반도체기판의 주표면의 상부에 제1 절연막을 개재시켜서 제1도체를 형성하는 스텝, 상기 반도체기판의 주표면내에 있어서, 제1 도체의 양측에 반도체영역을 형성하는 스텝, 상기 제1 도체의 상면 측면을 제2 절연막으로 피복하는 스텝, 얻어진 기판상에 상기 제2 절연막보다 에칭속도가 큰 제3 절연막을 형성하는 스텝, 상기 제3 절연막의 상면을 평탄화하는 스텝, 에칭에 의해 상기 반도체영역 중 미리 정해진 반도체영역에 대해서 상기 제3 절연막을 관통하는 제1 접속구멍을 형성하는 스텝, 상기 제1 접속구멍을 통해서 상기 미리 정해진 반도체영역과 접촉하도록 연장해서 존재하고 또한 상기 제3 절연막상에 상기 제1 도체를 횡단하는 방향으로 연장해서 존재하는 제2 도체를 형성하는 스텝, 상기 제2 도체이 상면 및 측면을 제4 절연막으로 피복하는 스텝, 상기 제3 절연막상 및 상기 제4 절연막상에 제4 절연막보다 에칭솓도가가 큰 제5 절연막으로 형성하는 스텝, 상기 제5 절연막의 상면을 평탄화하는 스텝 및 에칭에 의해 상기 평탄화된 상면을 갖는 제5 절연막과 상기 제3 절연막을 관통하고 상기 반도체영역중 나머지 반도체영역에 도달하는 제2 접속구멍을 형성하는 스텝을 갖고, 상기 제3 절연막을 형성하는 스텝에 있어서의 상기 제2 절연막은 상기 제3 절연막과 접촉해서 그 하부에 존재하고, 상기 제1 접속구멍을 형성하는 스텝에 있어서의 상기 평탄화된 상면을 갖는 제3 절연막은 상기 제1 접속구멍에 대한 해상도를 개선하고 상기 제2 절연막은 그 에칭속도가가 비교적 작으므로 상기 제1 접속구멍에 대한 잉여의 에칭을 제한하는 작용을 하고, 상기 제5 절연막을 형성하는 스텝에 있어서의 상기 제4 절연막은 상기 제5 절연막과 접촉해서 그 하부에 존재하고, 상기 제2 접속구멍을 형성하는 스텝에 있어서의 상기 평탄화된 상면을 갖는 제5 절연막은 상기 제2 접속구멍에 대한 해상도를 개선하고 상기 제2 절연막 및 제4 절연막은 그 에칭속도가 비교적 작으므로 각각 상기 제2 접속구멍에 대한 상기 제1 도체 및 제2도체의 폭방향에서의 잉여의 에칭을 제한하는 작용을 하는 것을 반도체장치의 제조방법.
- 제23항에 있어서, 상기 나머지 반도체영역상 및 상기 제2 접속구멍의 내벽상에 도체막을 형성하는 스텝 및 상기 도체막을 전극으로서 사용해서 상기 제2 도체의 상부에 캐패시터를 형성하는 스텝을 더 갖는 반도체장치의 제조방법.
- 반도체기판의 주표면의 상부에 제1 절연막을 개재시켜서 제1도체를 형성하는 스텝, 상기 반도체기판의 주표면내에 있어서 제1 도체의 양측에 반도체영역을 형성하는 스텝, 상기 제1 도체의 상면 및 측면을 제2 절연막으로 피복하는 스텝, 얻어진 기판상에 상기 제2 절연막보다 에칭속도가 큰 제3 절연막을 형성하는 스텝, 상기 제3 절연막의 상면을 평탄화하는 스텝, 상기 제3 절연막의 평탄화된 상면상에 제1패턴화된 마스크막을 형성하는 스텝, 상기 제1 패턴화된 마스크막을 사용해서 에칭에 의해 상기 반도체영역 중 미리 정해진 반도체영역에 대해서 상기 평탄화된 상면을 갖는 제3 절연막을 관통하는 제1 접속구멍을 형성하는 스텝, 상기 제1접속구멍을 도체재료로 충전하는 스텝, 거의 평탄한 상면을 갖고 상기 도체재료상 및 상기 평탄화된 상면을 갖는 제2 절연막상에 제4 절연막을 형성하는 스텝, 상기 제4 절연막상에 제2 패턴화된 마스크막을 형성하는 스텝, 상기 제2 패턴화된 마스크막을 사용해서 에칭에 의해 상기 반도체영역중 나머지 반도체영역에 대해서 상기 제4 및 제3 절연막을 관통하는 제2 접속구멍을 형성하는 스텝, 상기 제2 접속구멍을 통해서 상기 나머지 반도체영역과 접촉하도록 연장해서 존재하고 또한, 상기 제4절연막상에 상기 제1도체를 횡단하는 방향으로 연장해서 존재하는 제2 도체를 형성하는 스텝, 상기 제2 도체의 상면 및 측면을 제5 절연막으로 피복하는 스텝, 상기 제4 절연막상과 상기 제5 절연막상에 제5 절연막보다 에칭속도가 큰 제6 절연막을 형성하는 스텝, 상기 제6 절연막의 상면의 평탄화하는 스텝, 상기 제6 절연막상에 제3 패턴화된 마스크막을 형성하는 스텝, 상기 제3 패턴화된 마스크막을 사용해서 에칭에 의해 상기 평탄화된 상면을 갖는 제6 절연막 및 상기 제4 절연막을 관통하고 상기 제1 접속구멍내의 도체재료에 도달하는 연장구멍을 형성하는 스텝, 상기 제1 접속구멍내의 도체재료상과 상기 연장구멍의 내벽상에 도체막을 형성하는 스텝 및 상기 제1 접속구멍내에 도체재료상의 도체막을 전극으로서 사용해서 상기 제2 도체의 상부에 캐패시터를 형성하는 스텝을 갖고, 상기 제3 절연막을 형성하는 스텝에 있어서의 상기 제2 절연막은상기 제3 절연막과 접촉해서 그 하부에 존재하고, 상기 제1 접속구멍을 형성하는 스텝에 있어서의 상기 평탄화된 상면을 갖는 제3 절연막은 상기 제1 접속구멍에 대한 해상도를 개선하고 상기 제2 절연막은 그 에칭속도가 비교적 작으므로 상기 제1 접속구멍에 대한 잉여의 에칭을 제한하는 작용을 하고, 상기 제2 접속구멍을 형성하는 스텝에 있어서의 상기 평탄화된 상면을 갖는 제4 절연막은 상기 제2 접속구멍에 대한 해상도를 개선하고 사익 제2 절연막은 그 에칭속도가 비교적 작으므로 상기 제2 접속구멍에 대한 상기 제1 도체의 폭방향의 잉여의 에칭을 제한하는 작용을 하고, 상기 제6 절연막을 형성하는 스텝에 있어서의 상기 제5 절연막은 상기 제6 절연막과 접촉해서 그 하부에 존재하고, 상기 연장구멍을 형성하는 스텝에 있어서의 상기 평탄화된 상을 갖는 제6 절연막은 상기 연장구멍에 대한 해상도를 개선하고 상기 제5 절연막은 그 에칭속도가 비교적 작으므로 상기 제2 접속구멍에 대한 상기 제2 도체의 폭방향의 잉여의 에칭을 제한하는 작용을 하는 반도체장치의 제조방법.
- 주표면을 갖는 반도체기판, 그 측면 및 상면이 제2 절연막으로 피복되어 있고 제1 절연막을 거쳐서 상기 반도체기판의 주표면의 상부에 서로 간격을 두어서 배치된 배선도체, 상기 배선도체 사이의 상기 반도체기판의 주표면내에 형성된 반도체영역, 배선도체 사이의 공간과 공동해서 상기 반도체영역을 위한 접속구멍을 형성하고 상기 제2 절연막상에 그것과 접촉해서 형성되고 상기 제2 절연막보다 큰 에칭속도를 갖는 층간절연막 및 상기 층간절연막내에 마련된 접속도체를 갖는 반도체장치.
- 제26항에 있어서, 상기 제2 절연막은 질화실리콘으로 형성되어 있는 반도체장치.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7208037A JPH0955479A (ja) | 1995-08-15 | 1995-08-15 | 半導体集積回路装置の製造方法および半導体集積回路装置 |
JP95-208037 | 1995-08-15 | ||
JP95208037 | 1995-08-15 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970013369A true KR970013369A (ko) | 1997-03-29 |
KR100445843B1 KR100445843B1 (ko) | 2004-12-08 |
Family
ID=16549614
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960033141A KR100445843B1 (ko) | 1995-08-15 | 1996-08-09 | 반도체집적회로장치의제조방법및반도체집적회로장치 |
Country Status (3)
Country | Link |
---|---|
JP (1) | JPH0955479A (ko) |
KR (1) | KR100445843B1 (ko) |
TW (1) | TW275711B (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006245625A (ja) * | 1997-06-20 | 2006-09-14 | Hitachi Ltd | 半導体集積回路装置およびその製造方法 |
JP2003152104A (ja) * | 2001-11-14 | 2003-05-23 | Fujitsu Ltd | 半導体装置及びその製造方法 |
JP4874289B2 (ja) * | 2008-04-17 | 2012-02-15 | 富士通セミコンダクター株式会社 | 半導体装置の製造方法およびdramの製造方法 |
JP2011171778A (ja) * | 2011-06-09 | 2011-09-01 | Renesas Electronics Corp | 半導体集積回路装置の製造方法 |
US11972983B2 (en) | 2020-06-24 | 2024-04-30 | Etron Technology, Inc. | Miniaturized transistor structure with controlled dimensions of source/drain and contact-opening and related manufacture method |
US11973120B2 (en) | 2020-06-24 | 2024-04-30 | Etron Technology, Inc. | Miniaturized transistor structure with controlled dimensions of source/drain and contact-opening and related manufacture method |
US11855218B2 (en) | 2020-09-09 | 2023-12-26 | Etron Technology, Inc. | Transistor structure with metal interconnection directly connecting gate and drain/source regions |
JP7568603B2 (ja) * | 2021-12-14 | 2024-10-16 | ▲ゆ▼創科技股▲ふん▼有限公司 | ソース/ドレイン及びコンタクト開口の制御された寸法を有する小型化されたトランジスタ構造及び関連する製造方法 |
-
1995
- 1995-08-15 JP JP7208037A patent/JPH0955479A/ja active Pending
- 1995-08-29 TW TW084109019A patent/TW275711B/zh not_active IP Right Cessation
-
1996
- 1996-08-09 KR KR1019960033141A patent/KR100445843B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
TW275711B (en) | 1996-05-11 |
JPH0955479A (ja) | 1997-02-25 |
KR100445843B1 (ko) | 2004-12-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970007830B1 (ko) | 반도체 장치 및 그 제조방법 | |
JPH0997880A (ja) | 半導体記憶装置とその製造方法 | |
US6197670B1 (en) | Method for forming self-aligned contact | |
GB2336033A (en) | Method of fabricating a DRAM cell capacitor | |
KR100273987B1 (ko) | 디램 장치 및 제조 방법 | |
KR970013369A (ko) | 반도체집적회로장치의 제조방법 및 반도체집적회로장치 | |
KR100265772B1 (ko) | 반도체 장치의 배선구조 및 그 제조방법 | |
US6436758B1 (en) | Method for forming storage node contact plug of DRAM (dynamic random access memory) | |
US5581124A (en) | Semiconductor device having wiring and contact structure | |
KR100261329B1 (ko) | 반도체소자의 제조방법 | |
KR980011885A (ko) | 반도체 장치의 금속 배선 콘택 형성방법 | |
KR20060074715A (ko) | 반도체메모리장치 및 그 제조 방법 | |
JP3154696B2 (ja) | スタッドとの電気的接続を形成する方法 | |
KR100961193B1 (ko) | 자기정합 콘택홀을 갖는 반도체 메모리장치의 제조방법 | |
TWI826307B (zh) | 記憶體結構及其製造方法 | |
KR20000007644A (ko) | 반도체 장치의 제조 방법 | |
KR100372635B1 (ko) | 반도체장치의 배선연결부 구조 및 그 형성방법 | |
US6188116B1 (en) | Structure of a polysilicon plug | |
KR19980070982A (ko) | 반도체장치 및 그 제조방법 | |
US20030232471A1 (en) | Semiconductor device and method of fabricating the same | |
KR20000065823A (ko) | 반도체 메모리 장치의 비트 라인 구조 | |
KR100295661B1 (ko) | 디램의 커패시터 제조방법 | |
KR100316523B1 (ko) | 커패시터 제조방법 | |
KR100349345B1 (ko) | 반도체 장치의 비트라인 및 그 제조방법 | |
KR950010852B1 (ko) | 고집적 소자용 미세 콘택 형성방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19960809 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20010806 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 19960809 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20031031 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20040629 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20040817 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20040817 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20070807 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20080804 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20090818 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20100817 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20110720 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20120724 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20120724 Start annual number: 9 End annual number: 9 |
|
FPAY | Annual fee payment |
Payment date: 20130722 Year of fee payment: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20130722 Start annual number: 10 End annual number: 10 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20150709 |