KR960700490A - 행방향 주소 스트로브 사이클을 갖지않고 프레임버퍼에 영향을 미치는 동작을 제공하기 위한 방법 및 장치(method and apparatus for providing operations affecting a frame buffer without a row adderss strobe cycle) - Google Patents
행방향 주소 스트로브 사이클을 갖지않고 프레임버퍼에 영향을 미치는 동작을 제공하기 위한 방법 및 장치(method and apparatus for providing operations affecting a frame buffer without a row adderss strobe cycle)Info
- Publication number
- KR960700490A KR960700490A KR1019950702665A KR19950702665A KR960700490A KR 960700490 A KR960700490 A KR 960700490A KR 1019950702665 A KR1019950702665 A KR 1019950702665A KR 19950702665 A KR19950702665 A KR 19950702665A KR 960700490 A KR960700490 A KR 960700490A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- providing
- latch
- register
- stored
- Prior art date
Links
- 239000000872 buffer Substances 0.000 title claims 16
- 238000000034 method Methods 0.000 title claims 10
- 230000005540 biological transmission Effects 0.000 claims 2
- 230000006870 function Effects 0.000 abstract 3
- 238000010586 diagram Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G1/00—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
- G09G1/02—Storage circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/1087—Data input latches
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1015—Read-write modes for single port memories, i.e. having either a random port or a serial port
- G11C7/103—Read-write modes for single port memories, i.e. having either a random port or a serial port using serially addressed read-write data registers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1015—Read-write modes for single port memories, i.e. having either a random port or a serial port
- G11C7/103—Read-write modes for single port memories, i.e. having either a random port or a serial port using serially addressed read-write data registers
- G11C7/1033—Read-write modes for single port memories, i.e. having either a random port or a serial port using serially addressed read-write data registers using data registers of which only one stage is addressed for sequentially outputting data from a predetermined number of stages, e.g. nibble read-write mode
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Radar, Positioning & Navigation (AREA)
- Remote Sensing (AREA)
- Controls And Circuits For Display Device (AREA)
- Image Input (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
Description
Claims (21)
- 데이타가 외부출력 표시장치의 디스플레이를 위해 저장되어질 수 있는 최소한 하나의 메모리장치 플레인과, 프레임버퍼의 배열에의 액세스를 제어하는 데이타 및 프레임버퍼의 메모리장치에 쓰여지는 데이타를 저장하기 위한 다수의 레지스터와, 데이타가 메모리장치 배열로부터 거기에 쓰여지고 데이타가 거기로부터 메모리장치 배열에의 저장을 위해 읽혀질 수 있는 다수의 래치와, 프레임버퍼로부터 및 프레임버퍼에로 데이타를 전송하기 위한 입력버스를 포함하는 배열을 갖는 프레임버퍼에서, 상기 프레임버퍼의 다수의 레지스터 및 래치에 데이타를 쓰고 거기로부터 데이타를 읽기 위한 방법에 있어서, 특정 레지스터나 래치에 대하여 수행되어져야 할 특정 모드의 동작을 나타내기에 충분한 제어신호를 제공하는 단계; 수행되어져야 할 어떤 동작에서 특정 레지스터나 래치에 저장되어될 필요가 있는 어떤 데이타를 제공하는 단계; 열 액세스 스트로브 신호를 제공하는 단계; 및 특정 모드동작을 나타내기에 충분한 제어신호에 의해 지정되는 어떤 동작을 수행하기 위해 어떤 행주소 스트로브 신호에 대한 요구 없이도 열 액세스 스트로스 신호에 응답하는 단계를 포함하되, 상기 응답하는 단계는 수행되어야 하는 동작에서 특정 레지스터나 래치에 저장되어질 필요가 있는 어떤 데이타를 저장하는 단계를 포함하는 것을 특징으로 하는 방법.
- 제1항에 있어서, 특정 레지스터나 래치에 대하여 수행되어져야 할 특정 모드의 동작을 나타내기에 충분한 제어신호를 제공하는 상기 단계는, 쓰기동작을 포함하는 동작모드를 나타내기 위한 신호를 제공하는 단계; 출력동작을 포함하는 동작모드를 나타내기 위한 신호를 제공하는 단계; 및 특정 동작모드 선택을 위한 최소한 4개의 부가적인 제어신호를 제공하는 단계를 포함하는 것을 특징으로 하는 프레임버퍼의 다수의 레지스터 및 래치에 데이타를 쓰고 거기로부터 데이타를 읽기 의한 방법.
- 제2항에 있어서, 수행되어져야 할 어떤 동작에서 특정 레지스터나 래치에 저장되어질 필요가 있는 어떤 데이타를 제공하는 상기 단계는, 다수의 칼라값 레지스터에의 저장용으로 입력버스상에 칼라값 데이타를 제공하는 단계를 포함하는 것을 특징으로 하는 프레임버퍼의 다수의 레지스터 및 래치에 데이타를 쓰고 거기로부터 데이타를 읽기 위한 방법.
- 제2항에 있어서, 수행되어져야 할 어떤 동작에서 특정 레지스터나 래치에 저장되어질 필요가 있는 어떤 데이타를 제공하는 상기 단계는, 플레인 마스크 레지스터에의 저장용으로 입력버스상에 플레인 마스크 데이타를 제공하는 단계를 포함하는 것을 특징으로 하는 프레임버퍼의 다수의 레지스터 및 레치에 데이타를 쓰고 거기로부터 데이타를 읽기 위한 방법.
- 제2항에 있어서, 수행되어져야 할 어떤 동작에서 특정 레지스터나 래치에 저장되어질 필요가 있는 어떤 데이타를 제공하는 상기 단계는, 픽셀마스크 레지스터에의 저장용으로 입력버스상에 픽셀마스크 데이타를 제공하는 단계를 포함하는 것을 특징으로 하는 프레임버퍼의 다수의 레지스터 및 래치에 데이타를 쓰고 거기로부터 데이타를 읽기 위한 방법.
- 제2항에 있어서, 수행되어져야 할 어떤 동작에서 특정 레지스터나 래치에 저장되어질 필요가 있는 어떤 데이타를 제공하는 상기 단계는, 다수의 래치중 선택되는 것에의 저장용으로 배열중 메모리 셀로부터 픽셀데이타를 읽는 단계를 포함하며, 특정 모드동작을 나타내기에 충분한 제어신호에 의해 지정되는 어떤 동작을 수행하기 위해 어떤 행주소 스트로브 신호에 대한 요구 없이도 열 액세스 스트로브 신호에 응답하는 상기 단계는, 배열중 메모리 셀에의 저장용으로 다수의 래치중 선택된 것으로부터 데이타를 읽는 단계를 더 포함하는 것을 특징으로 하는 프레임버퍼의 다수의 레지스터 및 래치에 데이타를 쓰고 거기로부터 대이타를 읽기 위한 방법.
- 제2항에 있어서, 수행되어져야 할 어떤 동작에서 특정 레지스터나 래치에 저장되어질 필요가 있는 어떤 데이타를 제공하는 상기 단계는, 다수의 래치중 선택되는 것에 저장용으로 배열중 메모리 셀로부터 픽셀데이타를 읽는 단계를 포함하며, 특징 모드동작을 나타내기에 충분한 제어신호에 의해 지정되는 어떤 동작을 수행하기 위해 어떤 행주소 스트로브 신호에 대한 요구 없이도 열 액세스 스트로브 신호에 응답하는 상기 단계는, 외부출력 표시장치로의 전송용으로 다수의 래치중 선택된 것으로부터 데이타를 읽는 단계를 더 포함하는 것을 특징으로 하는 프레임버퍼의 다수의 레지스티 및 래치에 데이타를 쓰고 거기로부터 데이타를 읽기 위한 방법.
- 외부출력 표시장치에 디스플레이용으로 저장될 데이타가 들어 있는 메모리장치중 최소한 하나의 플레인을 포함하는 배열; 프레임버퍼의 배열에의 액세스를 제어하기 위한 데이타 및 프레임버퍼의 메모리장치에 쓰여지는 데이타를 저장하기 위한 다수의 레지스터; 데이타가 메모리장치 배열로부터 거기에 쓰여지고 데이타가 메모리장치 배열에 저장용으로 거기로부터 읽혀질 제1다수의 래치 데이타가 메모리장치 배열로부터 거기에 쓰여지고 데이타가 외부출력 표시장치에 전송용으로 거기로부터 읽혀질 쉬프트 레지스터; 프레임버퍼에 그리고 프레임버퍼로부터 데이타를 전송하기 위한 입력버스; 특정 레지스터나 래치 또는 쉬프트 레지스터에 대해 수행되어질 특정 동작모드를 나타내기에 충분한 제어신호를 제공하기 위한 수단; 어떤 동작이 수행되는 도중 특정 레지스터나 래치 또는 쉬프트 레지스터에 저장되어질 필요가 있는 어떤 데이타를 제공하기 위한 수단; 열방향 액세스 스트로브 신호를 제공하기 위한 수단; 및 특정 동작모드를 나타내기에 충분한 제어신호에 의해 지시되는 어떤 동작을 수행하기 위한 행방향 주소스트로브 신호에 대한 요구 없이도 열방향 액세스 스트로브 신호에 응답하는 수단을 포함하되, 상기 응답하는 수단은 동작이 수행되는 도중 특정 레지스터나 래치 또는 쉬프트레지스터에 저장될 필요가 있는 어떤 데이타를 저장하기 위한 수단을 포함하는 것을 특징으로 하는 프레임버퍼.
- 제8항에 있어서, 특정 레지스터나 래치 또는 쉬프트 레지스터에 대해 수행되어질 특정 동작모드를 나타내기에 충분한 제어신호를 제공하기 위한 상기 수단은, 쓰기동작을 포함하는 동작모드를 나타내는 신호를 제공하는 수단; 출력동작을 포함하는 동작모드를 나타내는 신호를 제공하는 수단; 및 특정 동작모드를 선택하기 위한 최소한 4개의 부가적인 제어신호를 제공하기 위한 수단을 포함하는 것을 특징으로 하는 프레임버퍼.
- 제9항에 있어서, 어떤 동작이 수행되는 도중 특정 레지스터나 래치 또는 쉬프트 레지스터에 저장되어질 필요가 있는 어떤 데이타를 제공하기 위한 상기 수단은, 다수의 칼라값 레지스터에 저장용으로 입력버스상에 칼라값 데이타를 제공하는 수단을 포함하는 것을 특징으로 하는 프레임버퍼.
- 제9항에 있어서, 어떤 동작이 수행되는 도중 특정 레지스터나 래치 또는 쉬프트 레지스터에 저장되어질 필요가 있는 어떤 데이타를 제공하기 위한 상기 수단은, 플레인 마스크 레지스터에 저장용으로 입력버스상에 플레인 마스크 데이타를 제공하는 수단을 포함하는 것을 특징으로 하는 프레임버퍼.
- 제9항에 있어서, 어떤 동작이 수행되는 도중 특정 레지스터나 래치 또는 쉬프트 레지스터에 저장되어질 필요가 있는 어떤 데이타를 제공하기 위한 상기 수단은, 픽셀마스크 레지스터에 저장용으로 입력버스상에 픽셀마스크 데이타를 제공하는 수단을 포함하는 것을 특징으로 하는 프레임버퍼.
- 제9항에 있어서, 어떤 동작이 수행되는 도중 특정 레지스터나 래치 또는 쉬프트 레지스터에 저장되어질 필요가 있는 어떤 데이타를 제공하기 위한 상기 수단은, 다수의 래치중 선택된 것에의 저장용으로 배열중 메모리 셀로부터 픽셀데이타를 읽기 위한 수단을 포함하며, 특겅 동작모드를 나타내기에 충분한 제어신호에 의해 지시되는 어떤 동작을 수행하기 위한 행방향 주소스트로브 신호에 대한 요구 없이도 열방향 액세스 스트로브신호에 응답하는 상기 수단은, 배열중 메모리셀에의 저장용으로 다수의 래치중 선택된 것으로부터 데이타를 읽는 수단을 더 포함하는 것을 특징으로 하는 프레임버퍼.
- 데이타가 외부출력 표시장치의 디스플레이를 위해 저장되어질 수 있는 최소한 하나의 메모리장치 플레인과, 프레임버퍼의 배열에의 액세스를 제어하는 데이타 및 프레임버퍼의 메모리장치에 쓰여지는 데이타를 저장하기 위한 다수의 레지스터와, 데이타가 메모리장치 배열로부터 거기에 쓰여지고 데이타가 거기로부터 메모리장치 배열에의 저장을 위해 읽혀질 수 있는 다수의 래치와, 프레임버퍼로부터 및 프레임버퍼에로 데이타를 전송하기 위한 입력버스를 포함하는 배열을 갖는 프레임버퍼에서, 특정 레지스터나 래치에 대하여 수행되어져야 할 특정 모드의 동작을 나타내기에 충분한 제어신호를 제공하는 수단; 수행되어져야 할 어떤 동작에서 특정 레지스터나 래치에 저장되어질 필요가 있는 어떤 데이타를 제공하는 수단; 열 액세스 스트로브 신호를 제공하는 수단; 및 특정 모드동작을 나타내기에 충분한 제어신호에 의해 지정되는 어떤 동작을 수행하기 위해 어떤행 주소 스트로브 신호에 대한 요구 없이는 열 액세스 스트로브 신호에 응답하는 수단을 포함하되, 상기 응답하는 수단은 수행되어야 하는 동작에서 특정 레지스터나 래치에 저장되어질 필요가 있는 어떤 데이타를 저장하는 수단을 포함하는 개선이 가하여진 것을 특징으로 하는 프레임버퍼.
- 제14항에 있어서, 특징 레지스터나 래치에 대하여 수행되어져야 할 특정 모드의 동작을 나타내기에 충분한 제어신호를 제공하는 상기 수단은, 쓰기동작을 포함하는 동작모드를 나타내기 위한 신호를 제공하는 수단; 출력동작을 포함하는 동작모드를 나타내기 위한 신호를 제공하는 수단; 및 특정 동작모드 선택을 위한 최소한 4개의 부가적인 제어신호를 제공하는 수단을 포함하는 개선이 가하여진 것을 특징으로 하는 프레임버퍼·
- 제15항에 있어서, 수행되어져야 할 어떤 동작에서 특겅 레지스러나 래치에 저장되어질 필요가 있는 어떤 데이타를 제공하는 상기 수단은, 다수의 칼라값 레지스터에의 저장용으로 입력버스상에 칼라값 데이타를 제공하는 수단을 포함하는 개선이 가하여진 것을 특징으로 하는 프레임버퍼.
- 제15항에 있어서, 수행되어져야 할 어떤 동작에서 특정 레지스터나 래치에 저장되어질 필요가 있는 어떤 데이타를 제공하는 상기 수단은, 플레인 마스크 레지스터에의 저장용으로 입력버스상에 플레인 마스크 데이타를 제공하는 수단을 포함하는 개선이 가하여진 것을 특징으로 하는 프레임버퍼.
- 제17항에 있어서, 수행되어져야 할 어떤 동작에서 특징 레지스터나 래치에 저장되어질 필요가 있는 어떤 데이타를 제공하는 상기 수단은, 픽셀마스크 레지스터에의 저장용으로 입력버스상에 픽셀마스크 데이타를 제공하는 수단을 포함하는 개선이 가하여진 것을 특징으로 하는 프레임버퍼.
- 제15항에 있어서, 수행되어져야 할 어떤 동작에서 특정 레지스터나 래치에 저장되어질 필요가 있는 어떤 데이타를 제공하는 상기 수단은, 다수의 래치중 선택되는 것에의 저장용으로 배열중 메모리 셀로부터 픽셀데이타를 읽는 수단을 포함하며, 특정 모드동작을, 나타내기에 충분한 제어신호에 의해 지정되는 어떤 동작을 수행하기 위해 어떤 행주소 스트로브 신호에 대한 요구 없이도 열 액세스 스트로브 신호에 응답하는 상기 수단은, 배열중 메모리 셀에의 저장용으로 다수의 래치중 선택된 것으로부터 데이타를 읽는 수단을 포함하는 개선이 가하여진 것을 특징으로 하는 프레임버퍼.
- 제19항에 있어서, 수행되어져야 할 어떤 동작에서 특정 레지스터나 래치에 저장되어질 필요가 있는 어떤 데이타를 제공하는 상기 수단은, 다수의 래치중 선택되는 것에의 저장용으로 배열중 메모리 셀로부터 픽셀데이타를 읽는 수단을 포함하며, 특정 모드동작을 나타내기에 충분한 제어신호에 의해 지정되는 어떤 동작을 수행하기 위해 어떤 행주소 스트로브 신호에 대한 요구 없이도 열 액세스 스트로브 신호에 응답하는 상기 수단은, 외부출력 표시장치로의 전송용으로 다수의 래치중 선택된 것으로부터 데이타를 읽는 수단을 포함하는 것을 특징으로 하는 프레임버퍼.
- ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14537493A | 1993-10-29 | 1993-10-29 | |
US08/145,374 | 1993-10-29 | ||
US08/145374 | 1993-10-29 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960700490A true KR960700490A (ko) | 1996-01-20 |
KR100355070B1 KR100355070B1 (ko) | 2003-01-06 |
Family
ID=22512818
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950702665A KR100355070B1 (ko) | 1993-10-29 | 1994-10-27 | 행방향 주소 스트로브 사이클을 갖지 않고 프레임버퍼에 영향을 미치는 동작을 제공하기 위한 방법 및 장치 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5654742A (ko) |
EP (1) | EP0677199A4 (ko) |
JP (1) | JPH09506439A (ko) |
KR (1) | KR100355070B1 (ko) |
WO (1) | WO1995012190A1 (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5539430A (en) * | 1993-10-29 | 1996-07-23 | Sun Microsystems, Inc. | Pipelined read write operations in a high speed frame buffer system |
US5559749A (en) * | 1995-05-11 | 1996-09-24 | Micron Technology, Inc. | Multi-bit block write in a random access memory |
US20080246643A1 (en) * | 2004-03-15 | 2008-10-09 | Mark Francis Rumreich | Technique For Efficient Video Re-Sampling |
EP1605400A1 (en) * | 2004-06-11 | 2005-12-14 | STMicroelectronics S.r.l. | Processing pipeline of pixel data of a color image acquired by a digital sensor |
US20070168292A1 (en) * | 2004-12-21 | 2007-07-19 | Fabrice Jogand-Coulomb | Memory system with versatile content control |
US8253751B2 (en) * | 2005-06-30 | 2012-08-28 | Intel Corporation | Memory controller interface for micro-tiled memory access |
US8878860B2 (en) * | 2006-12-28 | 2014-11-04 | Intel Corporation | Accessing memory using multi-tiling |
JP5079589B2 (ja) * | 2008-04-30 | 2012-11-21 | パナソニック株式会社 | 表示制御装置及び表示制御方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3789367A (en) * | 1972-06-29 | 1974-01-29 | Ibm | Memory access device |
US4546451A (en) * | 1982-02-12 | 1985-10-08 | Metheus Corporation | Raster graphics display refresh memory architecture offering rapid access speed |
CA1262969A (en) * | 1985-06-25 | 1989-11-14 | Ascii Corporation | Memory system |
US4979145A (en) * | 1986-05-01 | 1990-12-18 | Motorola, Inc. | Structure and method for improving high speed data rate in a DRAM |
US4999620A (en) * | 1986-08-21 | 1991-03-12 | Ascii Corporation | Apparatus for storing and accessing image data to be displayed on a display unit |
US5274364A (en) * | 1989-01-09 | 1993-12-28 | Industrial Technology Research Institute | Window clipping method and device |
US5319606A (en) * | 1992-12-14 | 1994-06-07 | International Business Machines Corporation | Blocked flash write in dynamic RAM devices |
-
1994
- 1994-10-27 KR KR1019950702665A patent/KR100355070B1/ko not_active IP Right Cessation
- 1994-10-27 EP EP95900443A patent/EP0677199A4/en not_active Withdrawn
- 1994-10-27 JP JP7512815A patent/JPH09506439A/ja active Pending
- 1994-10-27 WO PCT/US1994/012309 patent/WO1995012190A1/en not_active Application Discontinuation
-
1995
- 1995-05-26 US US08/451,476 patent/US5654742A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JPH09506439A (ja) | 1997-06-24 |
KR100355070B1 (ko) | 2003-01-06 |
WO1995012190A1 (en) | 1995-05-04 |
EP0677199A4 (en) | 1998-01-14 |
EP0677199A1 (en) | 1995-10-18 |
US5654742A (en) | 1997-08-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970005392B1 (ko) | 다중 열 선택모우드를 갖고 있는 해독/기입 메모리 | |
KR100279039B1 (ko) | 개선된 메모리 구조, 장치, 시스템 및 이를 사용하는 방법 | |
KR970005410B1 (ko) | 온-칩 입력 데이타 레지스터를 갖고 있는 해독/기입 메모리 | |
US5226147A (en) | Semiconductor memory device for simple cache system | |
EP0097778A2 (en) | Digital storage | |
KR900007226B1 (ko) | 반도체 메모리 장치 | |
JPH0760594B2 (ja) | 半導体記憶装置 | |
US5528751A (en) | Frame buffer system designed for windowing operations | |
KR970000869B1 (ko) | 간단화된 제어하에서 필요한 데이터를 융통성 좋게 출력할 수 있는 반도체 메모리 장치 | |
KR960700490A (ko) | 행방향 주소 스트로브 사이클을 갖지않고 프레임버퍼에 영향을 미치는 동작을 제공하기 위한 방법 및 장치(method and apparatus for providing operations affecting a frame buffer without a row adderss strobe cycle) | |
KR950704744A (ko) | 프레임 버퍼내에 고속 멀티-컬러 저장장소를 제공하기 위한 방법 및 장치(method and apparatus for providing fast multi-color storage in a frame buffer) | |
US4608678A (en) | Semiconductor memory device for serial scan applications | |
KR880011671A (ko) | 하드웨어윈도우 기능을 갖는 비트맵 표시장치 | |
US5539430A (en) | Pipelined read write operations in a high speed frame buffer system | |
JP2000284756A (ja) | メモリ性表示装置用表示コントローラ | |
KR100355077B1 (ko) | 윈도우 운영용으로 설계된 프레임버퍼 시스템에서 스크롤링속도를 증가시키는 방법 및 장치 | |
KR960700481A (ko) | 윈도우잉 동작용으로 설계된 프레임버퍼 시스템의 다중 블록모드동작(multiple block mode operations in a frame buffer system designed for windowing operations) | |
JPH10509546A (ja) | メモリシステムにおけるページアクセス及びブロック転送を改善する回路、システム及び方法 | |
US4956640A (en) | Method and apparatus for controlling video display priority | |
KR100472478B1 (ko) | 메모리 억세스 제어방법 및 장치 | |
JP2794481B2 (ja) | 表示システム | |
JP2735058B2 (ja) | ビデオ表示用メモリ | |
KR100281250B1 (ko) | 개선된 메모리 구조, 장치, 시스템 및 이를 이용하는 방법 | |
KR970000273B1 (ko) | 퍼스널 컴퓨터에서의 한글처리장치 | |
JP2005321807A (ja) | イメージ供給方法及び図形メモリ制御装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0105 | International application |
Patent event date: 19950628 Patent event code: PA01051R01D Comment text: International Patent Application |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19991026 Comment text: Request for Examination of Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20010929 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20020626 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20020919 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20020923 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20050909 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20060908 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20060908 Start annual number: 5 End annual number: 5 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20080809 |