[go: up one dir, main page]

KR880011671A - 하드웨어윈도우 기능을 갖는 비트맵 표시장치 - Google Patents

하드웨어윈도우 기능을 갖는 비트맵 표시장치 Download PDF

Info

Publication number
KR880011671A
KR880011671A KR1019880003466A KR880003466A KR880011671A KR 880011671 A KR880011671 A KR 880011671A KR 1019880003466 A KR1019880003466 A KR 1019880003466A KR 880003466 A KR880003466 A KR 880003466A KR 880011671 A KR880011671 A KR 880011671A
Authority
KR
South Korea
Prior art keywords
address
window
memory
output
frame
Prior art date
Application number
KR1019880003466A
Other languages
English (en)
Other versions
KR920002474B1 (ko
Inventor
고우끼 하세베
Original Assignee
아오이 죠이찌
가부시기가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP62076665A external-priority patent/JPS63241671A/ja
Priority claimed from JP62106805A external-priority patent/JP2507422B2/ja
Application filed by 아오이 죠이찌, 가부시기가이샤 도시바 filed Critical 아오이 죠이찌
Publication of KR880011671A publication Critical patent/KR880011671A/ko
Application granted granted Critical
Publication of KR920002474B1 publication Critical patent/KR920002474B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/14Display of multiple viewports
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/153Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/02Storage circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)

Abstract

내용 없음

Description

하드웨어윈도우 기능을 갖는 비트맵 표시장치
제1도는 본 발명의 구성을 나타낸 블록 구성도.
제2도는 제1도의 어드레스 제어회로의 제1의 실시예의 구성을 나타낸 블록 구성도.
제3도는 하드웨어윈도우의 개념을 설명하는 도면.
내용 없음

Claims (12)

  1. 프레임 메모리 수단과, 프레임 필드상의 이미지 데이터를 데이터블록 단위로 라이트 워드씩 상기 프레임 메모리 수단에 입력되는 메모리 어드레스 제1의 부분에 의해 지정되는 데이터블록을 선두로 하여, 출력 필드상의 스캔라인에 대응하는 이미지 데이터의 리드워드열을 상기 프레임 메모리 수단에서 출력하기 위한 프레임 메모리 제어 수단과, 상기 프레임 메모리 제어 수단으로부터의 상기 리드워드열을 받아서, 상기 메모리 어드레스의 제2의 부분에 따라 상기 각 리드워드를 비트시리얼에 출력하기 위한 출력수단과, 스캔라인상의 표시위치에 대응하는 상기 프레임 메모리 수단의 백그라운드필드상의 격납위치에 관련하는 백그라운드 어드레스를 발생하기 위한 백그라운드 어드레스 발생수단과, 상기 프레임필드내의 프레임 윈도우 필드상의 격납위치에 관련하는 윈도우 어드레스를 발생하고, 상기 출력필드상으리 상기 표시 위치에 따라, 상기 백그라운드 어드레스와 상디 윈도우 어드레스중 한쪽을 선택하여 메모리 어드레스로서 상기 프레임메모리 수단에 출력하기 위한 윈도우 표시제어 수단으로 구성되는 것을 특징으로 하는 높은 해상도를 가지며, 높은 비데오 주파수에도 적합한 비트맵 이미지 처리장치.
  2. 제1항에 있어서, 상기 프레임 메모리 제어 수단은 K데이터블록을 구성하는 K개의 메모리 소자로 이루어진 상기 프레임 메모히 수단에 대해, 데이터 전송 지시에 따라 상기 윈도우 표시 제어 수단으로부터의 상기 메모리 어드레스에서, 상기 메모리 어드레스의 제1의 부분에 의해 지정되는 데이터블록을 선두로 하는 상기 리드워드열이 출력되도록, K개별 메모리 어드레스를 작성하는 것을 특징으로 하는 비트맵 이미지 처리장치.
  3. 제1항에 있어서, 상기 윈도우표시제어 수단은, 상기 윈도우 어드레스를 발생하기 위한 윈도루 어드레스 발생수단과, 상기 출력 윈도우 필드의 위치를 나타내는 출력윈도우데이터를 유지하기 위한 제1의 출력 윈도우 레지스터 수단과, 스캔라인의 표시위치를 나타내기 위한 표시카운터 수단과, 상기 스켄라인의 변경시와, 상기 출력윈도루 필드의 양단에 상기 표시위치가 있을 때, 상기 데이터 전송 지시를 상기 프레임 메모리 제어 수간에 출력하고, 상기 출력윈도우 데이터에서 사기 표시위치가 상기 출력윈도우 필드내에 있는지의 여부를 검출하여, 윈도우 검출신호를 발생하기 위한 검출수단, 및 상기 윈도우 검출 신호에 따라, 상기 백그라운드 어드레스와 상기 윈도우 어드레스중 한쪽을 선택하여 메모리 어드레스로서 상기 프레임 메모리 수단에 출력하기 위한 리어드레스 선택수단으로 구성하는 것을 특징으로 하는 비트맵 이미지 처리장치.
  4. 제1항에 있어서, 상기 윈도우 표시제어 수단으로부터의 메모리 어드레스와, 입력되는 라이트 메모리 어드레스중 한쪽을 상기 데이터전송 지시에 따라 상기 프레임 메모리 수단에 출력하기 위한 수단과, 라이트 메모리 어드레스가 메모리 어드레스로서 입력된 때, 입력되는 라이트 제어 신호에 따라, 상기 프레임 메모리 수단의 라이트 메모리 어드레스에 라이트워드를 격납하기 위한 수단을 아울러 구비한 것을 특징으로 하는 비트맵 이미지 처리장치.
  5. 프레임 메모리수단과, 프레임 필드상의 이미지 데이터를 데이터블록 단위로 라이트 워드씩 상기 프레임 메모리 수단에 격납하고, 입력되는 메모리 어드레스 제1의 부분에 의해 지정되는 블록 데이터를 선두로 하여, 출력필드상의 스캔라인에 대응하는 이미지 데이터의 리드워드예를 상기 프레임 메모리에서 출력하기 위한 프레림 메모리 제어 수단과, 프레임 메모리 제어 수단으로부터의 상기 리드워드열을 받아, 상기 메모리 어드레스의 제2의 부분에 따라 상기 각 리드워드를 비트시리얼에 출력하디 위한 출력수단과, 스캔라인상의 표시위치에 대응하는 상기 프레임 메모리 수단의 백그라운드 필드상의 격납위치에 관련되는 백그라운드 어드레스를 발생하기 위한 백그라운드 어드레스 발생수단과, 상기 프레임 필드내의 복수의 프레임 윈도우 필드상의 위치에 각기 관현하는 복수의 윈도우 어드레스를 발생하며, 상기 복수의 프레임 윈도우 필드에는상기 출력필드내에 설정된 복수의 출력윈도우 필드에 각기 대응하고, 상기 출력필드상의 상기 표시위치와 지정된 우선순위에 따라, 상기 백그라운드 어드레스와 상기 복수의 윈도우 어드레스중 하나를 선택하여, 메모리 어드레스로서 상기 프레임 메모리 수단에 출력하기 위한 윈도루 표시제어 수단으로 구성되는 것을 특징으로 하는 높은 해상도를 가지며 높은 비데오 주파수에도 적합한 비트맵 이미지 처리장치.
  6. 제5항에 있어서, 상기 프레임 메모리 제어 수단은 K대이터 블록을 구성하는 K개의 메모리 소자로 이루어진 상기 프레임 메모리 수단에 대해, 데이터 전송지시에 따라서, 상기 윈도우 표시제어 수단으로부터의 상기 메모리 어드레스에서, 상기 메모리 어드레스의 제1의 부분에 의해 지정되는 데이터블록을 선두로 하는 상기 리드워드열이 출력되도록 K개별 메모리 어드레스를 작성하는 것을 특징으로 하는 비트맵 이미지 처리장치.
  7. 제5항에 있어서, 상기 윈도우 표시 제어수단은 상기 각 윈도우 어드레스를 발생하기 위한 복수의 윈도우 어드레스발생 수단과, 상기 각 출력윈도우 필드의 위치를 나타내는 복수의 출력 윈도우데이터를 유지하기 위한 복수의 출력윈도우 레지스터수단과, 스캔라인의 표시위치를 나타내기 위한 표시카운터 수단과, 상기 스캔라인의 변경시와, 상기 각 출력윈도우 필드의 양단에 상기 표시위치가 있을 때, 상기 데이터전송지시를 발생하며, 상기 프레임메모리 제어 수단에 출력하여 상기 출력윈도우 데이터에서 상기 표시위치가 상기 출력윈도우 필드내에 있는지의 여부를 검출하여 복수의 윈도우 검출 신호를 발생하기 위한 복수의 검출수단과, 상기 지정된 우성순위에 따라, 상기 백그라운드어드레스와, 상기 복수의 윈도우어드레스중 하나를 선택하며, 메모리 어드레스로서 상기 프레임 메모리 수단에 출력하기 위한 리드어드레스 선택수단 및 상기 복수의 검출수단으로부터의 복수의 윈도우 검출 신호에 따라 상기 우선순위를 지정하기 위한 우선순위 발생 수단으로 구성되는 것을 특징으로 하는 비트맵 이미지 처리장치.
  8. 제5항에 있어서, 상기 윈도우 표시제어 수단으로부터의 메모리 어드레스와, 입력되는 라이트메모리어드레스중 한쪽을, 상기 데이터 전송 지시에 따라 상기 프레임 메모리 수단에 출력하기 위한 수단과, 라이트 메모리 어드레스가 메모리 어드레스로서 입력 될 때, 입력되는 라이트제어신호에 따라, 상기 프레임 메모리수단의 라이트 메모리 어드레스에 라이트워드를 격납하기 위한 수단을 아울러 구비한 것을 특징으로 하는 비트맵 이미지 처리장치.
  9. S비트의 데이터블록을 요소로 하고, m행 n열의 매트릭스 형상으로 이미지 데이터를 격납하는 K개의 메모리수단을 갖는 프레임 메모리수단과, 상기 각 메모리 수단은 SXn비트분의 용량을 가지며, 입력되는 리드제어지시에 따라, 입력되는 개별메모리 어드레스에 의해 지정되는 데이트블럭을 포함하는 1행의 이미지 데이터를 유지하고, 상기 지정되는 데이터 블록에서 순반으로 각 데이터 블록을 출력하기 위한 시프트 레지스터 수단을 갖는, 메모리 어드레스는 행마다 열방향으로 순번으로 할당되어 있으며, 1워드는 SXK비트로, 이루어지고, 상기 프레임 메모리 수단으로부터 상기 각 워드를 박아, 상기 메모리 어드레스의 제2의 부분에 따라, 상기 각 워드를 비트시리얼에 출력하기 위한 출력수단과, 스캔라인상의 표시위치에 대응하는 백그라운드 필드상의 격납위치에 관련하는 백그라운드 어드레스를 발생하기 위한 백그라운드 어드레스 발생수단과, 상기 백그라운드필드는 상기 프레임필드내에 설정되어 상기 출력필드에 대응하며, 상기 백그라운드어드레스 발생 수단에서 상기 백그라운드 어드레스를 수신하고, 상기 백그라운드어드레스를 메모리 어드레스로서 상기 어드레스 변환 수단에 출력하여, 상기 스캔라인의 변경시에 상기 데이터 전송지시를 발생하며, 상기 어드레스 변환수단에 출력하기 위한 윈도우 표시 제어 수단과, 데이터전송 지시에 따라, 상기 윈도우 표시제어 수단으로부터의 상기 메모리 어드레스에서, 상기 메모리 어드레스의 제1의 부분에 의해 지정되는 데이터블록을 선두로 하는 상기 리드워드열이 출력되도록, K개별 메모리 어드레스를 작성하기 위한 어드레스 변환기로 구성되는 것을 특징으로 하는 높은 해상도를 가지며, 높은 비데오 주파수에도 적합한 비트맵 이미지 처리장치.
  10. 제9항에 있어서, 상기 어드레스 변환 수단은 데이터전송 지시에 따라, 상기 윈도우 표시제어 수단으로부터의 메모리 어드레스에서 1워드내의 어느 데이터블록이 선두로 되는지를 판정하고, 그 판정결과에 따라 K선택신호를 발생하디 위한 어드레스 데코더 수단과, 상기 메모리 어드레스에서 1만 인클리먼트된 메모리 어드레스를 작성하기 위한 가산수단과, 상기 선택신호에 따라 각기 상기 메모리 어드레스와 상기 가산수단으로부터의 인크리멘트어드레스중 한쪽을 개별메모리 어드레스로서 출력하기 위한 K개별 메모리 어드레스 선택수단으로 이루어진 개별 메모리 어드레스 선택수단으로 구성된 것을 특징으로 하는 비트맵 이미지 처리장치.
  11. 제1항에 있어서, 상기 윈도우 표시제어 수단은 윈도우 어드레스를 발생하디 위한 윈도우 어드레스 발생 수단과, 상기 출력윈도우 필드의 위치를 나타내는 출력윈도우데이터를 유지하기 제1의 출력윈도우 레지스터 수단과, 스캔라인의 표시위치를 나타내기 위한 표시카운터 수단과, 상기 출력윈도우 필드의 양단에 상기 표시위치가 있을 때, 상기 데이터 전송 지시를 발생하며, 상기 어드레스 변화 수단에 출력하여, 상기 출력윈도우 데이터에서 상기 표시위치가 상기 출력윈도우 필드내에 있는지의 여부를 검출하여 윈도우 검출신호를 발생하기 위한 검출수단과, 상기 윈도우 검출 신호에 따라, 상기 백그라운드 어드레스와 상기 윈도우 어드레스중 한쪽을 선택하여, 메모리 어드레스로서 상기 어드레스 변환수단에 출력하기 위한 리드어드레스 수단을 아울러 구비한 것을 특징으로 하는 비트맵 이미지 처리장치.
  12. 제1항에 있어서, 상기 윈도우 표시제어 수단으로부터의 메모리 어드레스와, 입력되는 라이트메모리 어드레스중 한쪽을, 상기 데이터 전송 지시에 따라 상기 어드레스 변환 수단에 출력하기 위한 수단과, 라이트 메모리 어드레스가 메모리 어드레스로서 입력될 때, 입력되는 라이트제어 신호에 따라, 상기 프레임 메모리 수단의 산기 K메모리 수단의 라이트 메모리 어드레스에 라이트워드를 구성하는 K데이터 블록을 각기 격납하기 위한 수단을 아울러 구비한 것을 특징으로 하는 비트맵 이미지 처리장치.
    ※참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880003466A 1987-03-30 1988-03-30 하드웨어 윈도우 기능을 갖는 비트맵 표시장치 KR920002474B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP62-76665 1987-03-30
JP62076665A JPS63241671A (ja) 1987-03-30 1987-03-30 ビツトマツプイメ−ジ処理装置
JP62-106805 1987-04-30
JP62106805A JP2507422B2 (ja) 1987-04-30 1987-04-30 ビツトマツプイメ−ジ処理装置

Publications (2)

Publication Number Publication Date
KR880011671A true KR880011671A (ko) 1988-10-29
KR920002474B1 KR920002474B1 (ko) 1992-03-26

Family

ID=26417796

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880003466A KR920002474B1 (ko) 1987-03-30 1988-03-30 하드웨어 윈도우 기능을 갖는 비트맵 표시장치

Country Status (2)

Country Link
US (1) US4933877A (ko)
KR (1) KR920002474B1 (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5079545A (en) * 1989-01-13 1992-01-07 Sun Microsystems, Inc. Apparatus and method for processing graphical information to minimize page crossings and eliminate processing of information outside a predetermined clip window
US5241656A (en) * 1989-02-06 1993-08-31 International Business Machines Corporation Depth buffer clipping for window management
JP2834831B2 (ja) * 1990-03-05 1998-12-14 キヤノン株式会社 情報処理装置
US5257348A (en) * 1990-05-24 1993-10-26 Apple Computer, Inc. Apparatus for storing data both video and graphics signals in a single frame buffer
US5371513A (en) * 1990-05-24 1994-12-06 Apple Computer, Inc. Apparatus for generating programmable interrupts to indicate display positions in a computer
US5218670A (en) * 1990-08-31 1993-06-08 Texas Instruments Incorporated Apparatus and methods for the handling of banded frame buffer overflows
US5293593A (en) * 1990-10-11 1994-03-08 Hewlett-Packard Company Method and apparatus for the mapping of physically non-contiguous memory fragments to be linearly addressable
JP3259272B2 (ja) * 1990-10-23 2002-02-25 ソニー株式会社 画像表示制御装置および方法
GB2250615B (en) * 1990-11-21 1995-06-14 Apple Computer Apparatus for performing direct memory access with stride
US5349372A (en) * 1993-07-16 1994-09-20 Pellucid Inc. Video subsystems utilizing asymmetrical column interleaving
US5751979A (en) * 1995-05-31 1998-05-12 Unisys Corporation Video hardware for protected, multiprocessing systems
US5877741A (en) * 1995-06-07 1999-03-02 Seiko Epson Corporation System and method for implementing an overlay pathway
US5774135A (en) * 1996-11-05 1998-06-30 Vlsi, Technology, Inc. Non-contiguous memory location addressing scheme

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4412296A (en) * 1981-06-10 1983-10-25 Smiths Industries, Inc. Graphics clipping circuit
US4780710A (en) * 1983-07-08 1988-10-25 Sharp Kabushiki Kaisha Multiwindow display circuit
JPS6061794A (ja) * 1983-09-14 1985-04-09 シャープ株式会社 画面分割表示装置
JPS60232596A (ja) * 1984-05-02 1985-11-19 株式会社日立製作所 マルチウインドウ表示方式
JPS61188582A (ja) * 1985-02-18 1986-08-22 三菱電機株式会社 マルチウインドウ書込み制御装置
JPH0727349B2 (ja) * 1985-07-01 1995-03-29 株式会社日立製作所 マルチウインドウの表示制御方式
US4700320A (en) * 1985-07-09 1987-10-13 American Telephone And Telegraph Company, At&T Bell Laboratories Bitmapped graphics workstation
US4710761A (en) * 1985-07-09 1987-12-01 American Telephone And Telegraph Company, At&T Bell Laboratories Window border generation in a bitmapped graphics workstation
US4777485A (en) * 1985-09-13 1988-10-11 Sun Microsystems, Inc. Method and apparatus for DMA window display
JPS62276673A (ja) * 1986-05-26 1987-12-01 Toshiba Corp マルチウインドウ表示装置
US4814884A (en) * 1987-10-21 1989-03-21 The United States Of America As Represented By The Secretary Of The Air Force Window generator

Also Published As

Publication number Publication date
KR920002474B1 (ko) 1992-03-26
US4933877A (en) 1990-06-12

Similar Documents

Publication Publication Date Title
US5587726A (en) Method and apparatus for increasing the speed of operation of a double buffered display system
US5142276A (en) Method and apparatus for arranging access of vram to provide accelerated writing of vertical lines to an output display
EP0398510B1 (en) Video random access memory
KR880011671A (ko) 하드웨어윈도우 기능을 갖는 비트맵 표시장치
KR960035411A (ko) 디스플레이 장치용 데이터 프로세싱 방법 및 디바이스
KR910001625A (ko) 액정표시용 집적회로 및 액정표시장치
US4937565A (en) Character generator-based graphics apparatus
US4068225A (en) Apparatus for displaying new information on a cathode ray tube display and rolling over previously displayed lines
US5991186A (en) Four-bit block write for a wide input/output random access memory in a data processing system
KR960700490A (ko) 행방향 주소 스트로브 사이클을 갖지않고 프레임버퍼에 영향을 미치는 동작을 제공하기 위한 방법 및 장치(method and apparatus for providing operations affecting a frame buffer without a row adderss strobe cycle)
US5323175A (en) Screen display element
KR950704769A (ko) 윈도우 운영용으로 설계된 프레임버퍼 시스템에서 스크롤링 속도를 증가시키는 방법 및 장치(method and apparatus for increasing the rate of scrolling in a frame buffer system designed for windowing operations)
US4956640A (en) Method and apparatus for controlling video display priority
JPS649635B2 (ko)
JP2735058B2 (ja) ビデオ表示用メモリ
KR100217277B1 (ko) Pdp-tv의 sdram 인터페이스.
SU1709385A1 (ru) Устройство дл формировани видеосигнала
JP2002156388A (ja) ディジタルオシロスコープ及びメモリ回路
SU826418A1 (ru) Запоминающее устройство
KR100217281B1 (ko) Sdram 인터페이스 장치를 이용한 pdp-tv.
KR970057687A (ko) 피디피 티브이(pdp tv)의 메모리 장치
KR960012854B1 (ko) 액정표시장치의 화면표시장치 및 이에 이용되는 텍스트롬의 데이타 기록방법
JPH0758431B2 (ja) アドレス線およびデータ線の接続システム
KR960029982A (ko) 화상데이터 기억제어장치
KR950004123B1 (ko) 랜덤블럭액세스(rba) 처리를 위한 영상메모리구조

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 19880330

PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 19880330

Comment text: Request for Examination of Application

PG1501 Laying open of application
E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 19910329

Patent event code: PE09021S01D

G160 Decision to publish patent application
PG1605 Publication of application before grant of patent

Comment text: Decision on Publication of Application

Patent event code: PG16051S01I

Patent event date: 19920226

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 19920619

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 19920701

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 19920701

End annual number: 3

Start annual number: 1

PR1001 Payment of annual fee

Payment date: 19950321

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 19960318

Start annual number: 5

End annual number: 5

PR1001 Payment of annual fee

Payment date: 19970317

Start annual number: 6

End annual number: 6

PR1001 Payment of annual fee

Payment date: 19971226

Start annual number: 7

End annual number: 7

FPAY Annual fee payment

Payment date: 19990225

Year of fee payment: 8

PR1001 Payment of annual fee

Payment date: 19990225

Start annual number: 8

End annual number: 8

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee