KR960042736A - 내부 전압의 공급능력이 제어 가능한 반도체 기억장치 - Google Patents
내부 전압의 공급능력이 제어 가능한 반도체 기억장치 Download PDFInfo
- Publication number
- KR960042736A KR960042736A KR1019960014855A KR19960014855A KR960042736A KR 960042736 A KR960042736 A KR 960042736A KR 1019960014855 A KR1019960014855 A KR 1019960014855A KR 19960014855 A KR19960014855 A KR 19960014855A KR 960042736 A KR960042736 A KR 960042736A
- Authority
- KR
- South Korea
- Prior art keywords
- mode
- voltage
- generating
- internal voltage
- signal
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims 5
- 230000006870 function Effects 0.000 claims 2
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims 1
- 239000011159 matrix material Substances 0.000 claims 1
- 230000004044 response Effects 0.000 claims 1
- 239000000758 substrate Substances 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 3
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
- G11C11/4085—Word line control circuits, e.g. word line drivers, - boosters, - pull-up, - pull-down, - precharge
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4074—Power supply or voltage generation circuits, e.g. bias voltage generators, substrate voltage generators, back-up power, power control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/145—Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
- G11C5/146—Substrate bias generators
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Dram (AREA)
Abstract
Description
Claims (9)
- 각각이 행 및 열에서 되는 매트릭스 상으로 배치되는 복수의 메모리 셀을 포함하는 복수의 메모리 블록(#0∼#15)과 외부 제어 신호에 응답하여, 제1 및 제1의 모드와 다른 제2의 모드를 선택적으로 표시하는 모드 신호를 생성하는 모드신호 생성수단(121)과 상기 모드 신호에 응답하여 상기 모드 신호가 제1의 모드를 표시할 때 상기 복수의 메모리블록 중의 제1의 수의 메모리 블록을 동작시켜, 상기 모드 신호가 상기 제2의 모드를 표시할 때 상기 제1의 수보다도 많은 제2의 수의 메모리 블록을 동작 시키는 분할 동작 수단(163) 과 외부 전원 전압에 의거하여 내부 전압을 생성하여, 상기 복수의 메모리 블록 중 상기 분할 동작 수단에 의해 동작 중의 메모리 블록에 공급하는 내부 전압 생성수단(123, 125)을 포함하고, 상기 내부 전압 생성 수단은, 상기 모드신호에 응답하여 상기 제1의 모드 인때 제1의 공급 능력을 가지고상기 제2의 모드인 때 상기 제1의 공급 능력 보다는 큰 제2의 공급능력을 가지는 반도체 기억장치.
- 제1항에 있어서, 상기 내부 전압 생성 수단은, 상기 모드 신호에도 불구하고, 상기 분할 동작 수단에 의해동작 중의 상기 메모리 브록에 공급하기 위한 내부 전압을 생성하는 제1전압 생성수단(123)과 상기 모드 신호가 상기 제1의 모드를 표시할 때 불활성 되어, 상기 모드 신호가 상기 제2의 모드를 표시할 때 활성화 되어 상기 분할 동작 수단에의해 동작 중의 상기 제2의 수의 메모리 블록에 공급하기 위한 내부 전압을 상기 제1 전압 생성수단과 함께 생성하는 제2전압 생성수단(125)을 포함하는 반도체 기억장치.
- 제2항에 있어서, 상기 내부 전압 생성수단은 더, 상기 제1 및 제2 전압 생성수단에 상기 내부 전압을 생성하기 위한 클록 신호를생성하는 클록 신호 생성수단(119)을 포함하는 반도체 기억장치.
- 제1항에 있어서, 상기 내부 전압 생성 수단은, 상기 모드신호에도 불구하고, 상기 분할 동작 수단에 의해동작 중의 상기 메모리 블록이 공급하는 내부 전압을 생성하는 제1 및 제3 전압 생성수단(123, 133)과 상기 모드 신호가상기 제1의 모드를 표시할 때 불활성 되어 상기 모드 신호가 상기 제2의 모드를 표시할 때 활성화 되어 상기 분할 동작수단에 의해 동작 중의 상기 제2의 수의 메모리 블록에 공급하는 내부 전압을 상기 제1 및 제2 전압 생성 수단과 함께 생성하는 제2 및 제4 전압 생성수단(125, 135)을 포함하는 반도체 기억 장치.
- 제4항에 있어서, 상기 내부 전압 생성 수단은 더, 상기 제1 및 제2 전압 생성 수단에 제공하는 제1의 클록신호를 생성하는 제1 클록 신호 생성 수단(119)과, 상기 제3 및 제4 전압 생성수단에 제공하는 제2의 클록신호를 생성하는 제2 클록 신호 생성 수단(129)을 포함하는 반도체 기억장치.
- 제1항에 있어서, 상기 복수의 메모리 블록의 각각이 제1의 기능회로(107)와 상기 제1의 기능회로와 다른제2의 기능 회로(111)를 포함하고, 상기 내부 전압 생성수단은, 상기 모드 신호에도 불구하고 상기 분할 동작 수단에 의해 동작중의 상기 메모리 블록의 상기 제1의 기능회로에 공급하는 제1의 내부 전압을 생성하는 제1 전압 생성 수단(123)과 상기 모드 신호가 상기 제1의 모드를 표시할 때 불활성화 되어, 상기 모드 신호가 상기 제2의 모드를 표시할 때 활성화 되어 상기 분할 동작 수단에 의해 동작 중의 상기 제2의 수의 메모리 블록의 상기 제1의 기능회로에 공급하는 제1의내부 전압을 생성하는 제2 전압 생성수단(125)과 상기 모드 신호에도 불구하고 상기 분할 동작 수단에 의해 동작 중의 상기 메모리 블록의 상기 제2의 기능회로에 공급하는 제2의 내부 전압을 생성하는(133)과, 상기 모드 신호가 상기 제1의 모드를 표시할 때 불활성화 되어, 상기 모드 신호가 상기 제2의 모드를 표시할 때 활성화 되어 상기 분할 동작 수단에 의해 동작중의 상기제2의 수의 메모리블록의 상기 제2의 기능회로에 공급하는 제2의 내부 전압을 생성하는 제4전압 생성수단을 포함하는 반도체기억장치.
- 제1항에 있어서, 상기 외부 제어 신호가 로우 어드레스 스트로브 신호 /RAS 와 칼럼 어드레스 스트로브 신호 /CAS 를 포함하고, 상기 로우 어드레스 스트로브 신호가 입력 된 후에 상기 칼럼 어드레스 스트로브 신호가 입력되면상기 모드 신호가 상기 제1의 모드를 표시하고, 상기 로우 어드레스 스트로브 신호가 입력되기 전에 상기 칼럼 어드레스스트로브 신호가 입력되면 상기 모드 신호가 제2의 모드를 표시하는 반도체 기억장치.
- 제1항에 있어서, 상기 내부 전압은 상기 외부 전원 전압 보다도 높은 승압 전원 전압(Vpp)인 반도체 기억장치.
- 제1항에 있어서, 상기 내부 전압은 접지 전압 보다도 낮은 기판 전압(Vpp)인 반도체 기억장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP95-116021 | 1995-05-15 | ||
JP7116021A JPH08315570A (ja) | 1995-05-15 | 1995-05-15 | 半導体記憶装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960042736A true KR960042736A (ko) | 1996-12-21 |
KR100203344B1 KR100203344B1 (ko) | 1999-06-15 |
Family
ID=14676828
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960014855A KR100203344B1 (ko) | 1995-05-15 | 1996-05-07 | 내부 전압의 공급능력이 제어 가능한 반도체 기억장치 |
Country Status (4)
Country | Link |
---|---|
US (3) | US5699303A (ko) |
JP (1) | JPH08315570A (ko) |
KR (1) | KR100203344B1 (ko) |
DE (1) | DE19613667C2 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100474549B1 (ko) * | 1997-06-30 | 2005-06-27 | 주식회사 하이닉스반도체 | 반도체메모리소자의카스비포라스리프레쉬장치 |
KR100790444B1 (ko) * | 2005-10-06 | 2008-01-02 | 주식회사 하이닉스반도체 | 메모리 장치 |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3199987B2 (ja) | 1995-08-31 | 2001-08-20 | 株式会社東芝 | 半導体集積回路装置およびその動作検証方法 |
JPH10283776A (ja) * | 1997-04-04 | 1998-10-23 | Mitsubishi Electric Corp | 半導体記憶装置 |
US6115307A (en) | 1997-05-19 | 2000-09-05 | Micron Technology, Inc. | Method and structure for rapid enablement |
KR100480558B1 (ko) * | 1997-07-24 | 2005-06-13 | 삼성전자주식회사 | 내부전압발생회로및이를구비한반도체메모리장치 |
JPH1186548A (ja) | 1997-09-16 | 1999-03-30 | Mitsubishi Electric Corp | 半導体記憶装置 |
US6530051B1 (en) * | 1998-03-27 | 2003-03-04 | Infineon Technologies Ag | Method and apparatus for an easy identification of a state of a DRAM generator controller |
US6141284A (en) * | 1998-03-27 | 2000-10-31 | Infineon Technologies North America Corp. | Method and apparatus for an improved reset and power-on arrangement for DRAM generator controller |
KR100308067B1 (ko) * | 1998-06-29 | 2001-10-19 | 박종섭 | 로오 어드레스 스트로브 경로 제어방법 |
TW457485B (en) * | 1998-09-08 | 2001-10-01 | Siemens Ag | Integrated semiconductor-memory |
US6215708B1 (en) * | 1998-09-30 | 2001-04-10 | Integrated Device Technology, Inc. | Charge pump for improving memory cell low VCC performance without increasing gate oxide thickness |
US6262933B1 (en) * | 1999-01-29 | 2001-07-17 | Altera Corporation | High speed programmable address decoder |
JP2001202773A (ja) * | 2000-01-20 | 2001-07-27 | Mitsubishi Electric Corp | 半導体記憶装置 |
KR100399437B1 (ko) | 2001-06-29 | 2003-09-29 | 주식회사 하이닉스반도체 | 내부 전원전압 발생장치 |
JP4834261B2 (ja) * | 2001-09-27 | 2011-12-14 | Okiセミコンダクタ株式会社 | 昇圧電源発生回路 |
KR100404001B1 (ko) | 2001-12-29 | 2003-11-05 | 주식회사 하이닉스반도체 | 차지 펌프 회로 |
US6840167B2 (en) * | 2002-01-24 | 2005-01-11 | Lloyd Douglas Clark | Multi-color pad printing apparatus and method |
KR100587640B1 (ko) * | 2003-11-22 | 2006-06-08 | 주식회사 하이닉스반도체 | 오토리프레쉬 동작 시에 안정적인 고전압을 제공하는반도체 메모리 소자 및 그를 위한 방법 |
US7779198B2 (en) * | 2004-11-23 | 2010-08-17 | Efficient Memory Technology | Method and apparatus of multiple abbreviations of interleaved addressing of paged memories |
US8190809B2 (en) * | 2004-11-23 | 2012-05-29 | Efficient Memory Technology | Shunted interleave for accessing plural memory banks, particularly those having partially accessed cells containing data for cache lines |
US7573771B2 (en) | 2005-09-29 | 2009-08-11 | Hynix Semiconductor, Inc. | High voltage generator and semiconductor memory device |
KR100849853B1 (ko) * | 2007-01-15 | 2008-08-01 | 삼성전자주식회사 | 고전압 발생회로 및 이를 포함하는 반도체 메모리 장치 |
JP2010283992A (ja) * | 2009-06-04 | 2010-12-16 | Elpida Memory Inc | 電源電圧生成回路、及び半導体装置 |
US10153032B1 (en) * | 2017-06-12 | 2018-12-11 | Nanya Technology Corporation | Pump system of a DRAM and method for operating the same |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2527835B2 (ja) * | 1990-07-31 | 1996-08-28 | 三菱電機株式会社 | 半導体装置 |
GB2259589A (en) * | 1991-09-12 | 1993-03-17 | Motorola Inc | Self - timed random access memories |
TW212243B (ko) * | 1991-11-15 | 1993-09-01 | Hitachi Seisakusyo Kk | |
JP3759758B2 (ja) * | 1994-02-03 | 2006-03-29 | 株式会社ルネサステクノロジ | 半導体記憶装置 |
DE69411532T2 (de) * | 1994-02-17 | 1999-03-04 | Stmicroelectronics S.R.L., Agrate Brianza, Mailand/Milano | Verfahren zur Programmierung von Redundanzregistern in einer Zeilenredundanzschaltung für einen Halbleiterspeicherbaustein |
JPH0887881A (ja) * | 1994-09-19 | 1996-04-02 | Mitsubishi Electric Corp | 半導体記憶装置 |
JPH08138375A (ja) * | 1994-11-10 | 1996-05-31 | Mitsubishi Electric Corp | 半導体記憶装置 |
-
1995
- 1995-05-15 JP JP7116021A patent/JPH08315570A/ja active Pending
-
1996
- 1996-04-04 DE DE19613667A patent/DE19613667C2/de not_active Expired - Fee Related
- 1996-05-07 KR KR1019960014855A patent/KR100203344B1/ko not_active IP Right Cessation
- 1996-05-13 US US08/645,347 patent/US5699303A/en not_active Expired - Fee Related
-
1997
- 1997-09-05 US US08/924,501 patent/US5841705A/en not_active Expired - Fee Related
-
1998
- 1998-08-21 US US09/137,707 patent/US5995435A/en not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100474549B1 (ko) * | 1997-06-30 | 2005-06-27 | 주식회사 하이닉스반도체 | 반도체메모리소자의카스비포라스리프레쉬장치 |
KR100790444B1 (ko) * | 2005-10-06 | 2008-01-02 | 주식회사 하이닉스반도체 | 메모리 장치 |
Also Published As
Publication number | Publication date |
---|---|
DE19613667C2 (de) | 1999-01-28 |
KR100203344B1 (ko) | 1999-06-15 |
DE19613667A1 (de) | 1996-11-21 |
US5699303A (en) | 1997-12-16 |
US5841705A (en) | 1998-11-24 |
JPH08315570A (ja) | 1996-11-29 |
US5995435A (en) | 1999-11-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960042736A (ko) | 내부 전압의 공급능력이 제어 가능한 반도체 기억장치 | |
KR0172404B1 (ko) | 반도체 메모리장치의 리프레쉬별 내부 승압전원 제어방법 | |
KR100381966B1 (ko) | 반도체메모리장치및그구동방법 | |
KR100200922B1 (ko) | 반도체 메모리장치의 펌핑전압발생기 | |
KR960032488A (ko) | 연상메모리장치 | |
KR920013456A (ko) | 반도체 기억장치 | |
KR950012454A (ko) | 다수의 내부 전원을 갖는 동적 메모리장치 | |
KR920018772A (ko) | 반도체 기억장치 | |
KR940010103A (ko) | 이중 워드라인 구조인 반도체 메모리 디바이스 | |
KR19990078379A (ko) | 디코딩 오토리프레시 모드를 가지는 디램 | |
KR960030230A (ko) | 반도체 메모리장치의 전원 승압회로 | |
KR970012728A (ko) | 분리된 다수의 내부 전원전압을 사용하는 디램 및 감지증폭기 어레이 | |
KR950020697A (ko) | 반도체 기억장치(a semiconductor memory device) | |
KR930010987A (ko) | 다이나믹형 ram의 특수 모드제어방법 | |
KR100549345B1 (ko) | 고전압 공급 회로 및 고전압 공급 방법 | |
KR970067368A (ko) | 워드선 활성화전압의 안정화회로를 가지는 반도체기억장치 | |
JP2004312985A (ja) | ノイズを減少させた電圧発生装置 | |
US5881000A (en) | Semiconductor memory device having booster supplying step-up voltage exclusively to output circuit for burst | |
JPH0963271A (ja) | 半導体記憶装置 | |
KR100510469B1 (ko) | 승압회로를 구비하는 반도체 메모리장치 | |
KR20000009108A (ko) | 대기전류를 감소시킨 반도체 메모리용 고전원 발생장치 | |
KR100615097B1 (ko) | 반도체 메모리 장치 | |
KR960042725A (ko) | 외부전원전압을 워드라인구동전압으로 사용하는 반도체 메모리 | |
KR100218247B1 (ko) | 고전압 발생기 | |
KR100238239B1 (ko) | 반도체 메모리 장치의 승압 전압 발생기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19960507 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19960507 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19990118 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19990323 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19990324 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20020313 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20030311 Start annual number: 5 End annual number: 5 |
|
FPAY | Annual fee payment |
Payment date: 20040310 Year of fee payment: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20040310 Start annual number: 6 End annual number: 6 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20060210 |