[go: up one dir, main page]

KR960032017A - 전자 회로의 기능 체크 회로 및 방법 - Google Patents

전자 회로의 기능 체크 회로 및 방법 Download PDF

Info

Publication number
KR960032017A
KR960032017A KR1019960004281A KR19960004281A KR960032017A KR 960032017 A KR960032017 A KR 960032017A KR 1019960004281 A KR1019960004281 A KR 1019960004281A KR 19960004281 A KR19960004281 A KR 19960004281A KR 960032017 A KR960032017 A KR 960032017A
Authority
KR
South Korea
Prior art keywords
circuit
function check
electronic circuit
electronic
circuit according
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
KR1019960004281A
Other languages
English (en)
Other versions
KR100311955B1 (ko
Inventor
볼프강 니쿠타
하르트무트 슈뫼켈
귄터 쿠힝케
토마스 로프
루돌프 월터
Original Assignee
알베르트 발도르프·롤프 옴케
지멘스 악티엔게젤샤프트
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 알베르트 발도르프·롤프 옴케, 지멘스 악티엔게젤샤프트 filed Critical 알베르트 발도르프·롤프 옴케
Publication of KR960032017A publication Critical patent/KR960032017A/ko
Application granted granted Critical
Publication of KR100311955B1 publication Critical patent/KR100311955B1/ko
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/48Arrangements in static stores specially adapted for testing by means external to the store, e.g. using direct memory access [DMA] or using auxiliary access paths
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/273Tester hardware, i.e. output processing circuits
    • G06F11/2733Test interface between tester and unit under test

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Logic Circuits (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

출력(1)을 가진 전자 회로(31)의 기능 체크 회로 및 기능 체크 방법에서는, 적어도 2개의 저항소자(21)가 테스터 장치(32)의 한 단자에 접속될 수 있는 하나의 공통 회로 노드(3)를 포함하며, 상기 회로 노드(3)로부터 떨어진 저항소자(21)의 단자(4)는 각각 하나의 출력(1)에 접속될 수 있다.
※선택도: 제1도

Description

전자 회로의 기능 체크 회로 및 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도 내지 제3도는 본 발명의 여러 실시예를 나타낸 블록 회로도.

Claims (15)

  1. 출력(1)을 가진 전자 회로(31)의 기능 체크 회로(33)에 있어서, 적어도 2개의 저항소자(21)가 테스터 장치(32)의 한 단자에 접속될 수 있는 하나의 공통 회로 노드(3)를 포함하며, 상기 회로 노드(3)로부터 떨어진 저항소자(21)의 단자(4)는 각각 하나의 출력(1)에 접속될 수 있는 것을 특징으로 하는 전자 회로의 기능 체크 회로.
  2. 제1항에 있어서, 저항소자(21)을 통해 동일한 회로 노드(3)에 접속된 단자(1)는 체크동안 체크될 전자 회로(31)가 정상인 경우 동일한 신호를 갖는 것을 특징으로 하는 전자 회로의 기능 체크 회로.
  3. 제1항 또는 제2항에 있어서, 체크 회로(33)가 전자 회로(31)의 부품인 것을 특징으로 하는 전자 회로의 기능 체크 회로.
  4. 제1항 또는 제2항에 있어서, 체크 회로(33)가 테스터 장치(32)의 부품인 것을 특징으로 하는 전자 회로의 기능 체크 회로.
  5. 제1항 또는 제2항에 있어서, 체크 회로(33)가 부착가능한 플레이트상에 배치되는 것을 특징으로 하는 전자 회로의 기능 체크 회로.
  6. 전술한 항 중 어느 한 항에 있어서, 저항소자(21)가 능동 저항을 포함하는 것을 특징으로 하는 전자 회로의 기능 체크 회로.
  7. 제6항에 있어서, 저항소자(21)가 트랜지스터 소자인 것을 특징으로 하는 전자 회로의 기능 체크 회로.
  8. 제1항 내지 5항 중 어느 한 항에 있어서, 저항소자(21)가 수동 저항을 포함하는 것을 특징으로 하는 전자 회로의 기능 체크 회로.
  9. 제8항에 있어서, 저항소자(21)가 옴 저항인 것을 특징으로 하는 전자 회로의 기능 체크 회로.
  10. 제9항에 있어서, 옴 저항(21)이 68옴의 값을 갖는 것을 특징으로 하는 전자 회로의 기능 체크 회로.
  11. 전술한 항 중 어느 한 항에 있어서, 공통의 회로 노드(3)를 가진 저항소자(21)가 동일한 저항값을 갖는 것을 특징으로 하는 전자 회로의 기능 체크 회로.
  12. 제1항 내지 11항 중 어느 한 항에 있어서, 공통의 회로 노드(3)를 가진 저항소자(21)가 상이한 저항값을 갖는 것을 특징으로 하는 전자 회로의 기능 체크 회로.
  13. 전술한 항 중 어느 한 항에 있어서, 저항소자(21)가 단락소자인 것을 특징으로 하는 전자 회로의 기능 체크 회로.
  14. 전술한 항 중 어느 한 항에 있어서, 회로 노드(3)가 부가의 저항(22)을 통해 고정 전위(41)에 접속되는 것을 특징으로 하는 전자 회로의 기능 체크 회로.
  15. 전자회로(31)가 그것의 체크될 출력(1)에 신호가 인가되는 상태로 되는 방식으로 구성된, 전솔한 항들중 어느 한 항에 따른 체크 회로를 이용한 출력(1)을 가진 전자 회로의 기능 체크 방법에 있어서, 하나의 공통 회로 노드(3)에 세팅되는 신호(S)와 관련해서 기능 체크를 수행하는 것을 특징으로 하는 전자 회로의 기능 체크 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임
KR1019960004281A 1995-02-23 1996-02-23 전자회로의기능테스트장치및방법 Expired - Fee Related KR100311955B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19506325.2 1995-02-23
DE19506325A DE19506325C1 (de) 1995-02-23 1995-02-23 Prüfschaltung und Prüfverfahren zur Funktionsprüfung von elektronischen Schaltungen

Publications (2)

Publication Number Publication Date
KR960032017A true KR960032017A (ko) 1996-09-17
KR100311955B1 KR100311955B1 (ko) 2001-12-28

Family

ID=7754850

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960004281A Expired - Fee Related KR100311955B1 (ko) 1995-02-23 1996-02-23 전자회로의기능테스트장치및방법

Country Status (6)

Country Link
US (1) US6107815A (ko)
EP (1) EP0729034A3 (ko)
JP (1) JP3677343B2 (ko)
KR (1) KR100311955B1 (ko)
DE (1) DE19506325C1 (ko)
TW (1) TW289798B (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6603323B1 (en) * 2000-07-10 2003-08-05 Formfactor, Inc. Closed-grid bus architecture for wafer interconnect structure
US7299451B2 (en) * 2002-01-24 2007-11-20 International Business Machines Corporation Remotely driven system for multi-product and multi-platform testing
US6812691B2 (en) * 2002-07-12 2004-11-02 Formfactor, Inc. Compensation for test signal degradation due to DUT fault
WO2010097841A1 (ja) * 2009-02-27 2010-09-02 株式会社アドバンテスト 試験装置および試験方法
EP2333957B1 (en) 2009-12-04 2015-01-28 Nxp B.V. A clock signal generator
DE102014111102B4 (de) * 2014-08-05 2020-07-02 Infineon Technologies Austria Ag Sondenkarte und Verfahren zum Ausführen eines ungeklemmten induktiven Schalttests
US10620246B2 (en) * 2017-04-24 2020-04-14 Mediatek Singapore Pte. Ltd. Passive monitor for integrated circuit components

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3909672A (en) * 1974-02-07 1975-09-30 Westinghouse Electric Corp Capacitor bank protection relay
US4414665A (en) * 1979-11-21 1983-11-08 Nippon Telegraph & Telephone Public Corp. Semiconductor memory device test apparatus
DE3229749A1 (de) * 1982-08-10 1984-02-16 Siemens AG, 1000 Berlin und 8000 München Adaptereinrichtung zum simultanen elektrischen anschluss einer mehrzahl zu pruefender bauelemente an ein pruefgeraet, insbesondere fuer die eingangspruefung hochintegrierter digitaler speicherbausteine
JPH0743413B2 (ja) * 1984-05-09 1995-05-15 三菱電機株式会社 半導体試験装置
JPS6144371A (ja) * 1984-08-06 1986-03-04 Mitsubishi Electric Corp 半導体試験装置
DE3728521A1 (de) * 1987-08-26 1989-03-09 Siemens Ag Anordnung und verfahren zur feststellung und lokalisierung von fehlerhaften schaltkreisen eines speicherbausteins
DE3800544A1 (de) * 1988-01-12 1989-07-20 Horst Dipl Ing Janssen Ein digitales test- und pruefgeraet mit zeitlich variabler ein- und ausgabe von digitalen signalen
FR2636434B1 (fr) * 1988-09-09 1991-01-04 Alsthom Gec Dispositif de mesure des tensions d'une installation triphasee, notamment de type blinde
US4968931A (en) * 1989-11-03 1990-11-06 Motorola, Inc. Apparatus and method for burning in integrated circuit wafers
US5070297A (en) * 1990-06-04 1991-12-03 Texas Instruments Incorporated Full wafer integrated circuit testing device
US5142449A (en) * 1990-10-01 1992-08-25 Motorola, Inc. Forming isolation resistors with resistive elastomers
US5177439A (en) * 1991-08-30 1993-01-05 U.S. Philips Corporation Probe card for testing unencapsulated semiconductor devices

Also Published As

Publication number Publication date
EP0729034A2 (de) 1996-08-28
TW289798B (ko) 1996-11-01
JPH08248102A (ja) 1996-09-27
JP3677343B2 (ja) 2005-07-27
DE19506325C1 (de) 1996-08-14
US6107815A (en) 2000-08-22
EP0729034A3 (de) 1997-07-30
KR100311955B1 (ko) 2001-12-28

Similar Documents

Publication Publication Date Title
KR890012385A (ko) 반도체 집적회로
KR910018890A (ko) 집적 단말 회로 및 그 제공 방법
KR970020747A (ko) 차량용 승차자 보호장치에 있어서의 에너지 리저버 보호장치
KR910700500A (ko) 회로망 인터페이스
KR950703818A (ko) 적응 출력 임피던스를 구비한 라인 구동기(Line driver with adaptive output impedance)
KR950010337A (ko) 전자회로
KR960032017A (ko) 전자 회로의 기능 체크 회로 및 방법
KR960005600A (ko) 모듈카드
KR890013880A (ko) 지연회로
KR930003543A (ko) 전류 거울 회로
KR880014732A (ko) 전기 신호 증폭기 장치
KR910007238A (ko) 증폭 회로
KR920015788A (ko) 신호처리 집적회로장치
KR880005743A (ko) 비교기
KR960009384A (ko) 액티브 밴드패스 필터
KR900701044A (ko) 반도체 장치
KR900015437A (ko) 포화 검출 증폭기 장치
KR900018891A (ko) 모니터회로
KR970028562A (ko) 에어백의 스퀴브 저항 측정장치
KR940012818A (ko) 필터회로
KR970049208A (ko) 정전압 회로
KR970055405A (ko) 접점 스위치에 의해 발생하는 채터링 방지회로
KR900008808A (ko) 전자식 전화기 셋트
KR890012444A (ko) 증폭 장치
CA2078795A1 (en) Voltage stabilizing circuit

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 19960223

PG1501 Laying open of application
A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 19981112

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 19960223

Comment text: Patent Application

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20001130

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20010727

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20011004

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20011005

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20040930

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 20051004

Start annual number: 5

End annual number: 5

PR1001 Payment of annual fee

Payment date: 20060929

Start annual number: 6

End annual number: 6

PR1001 Payment of annual fee

Payment date: 20070928

Start annual number: 7

End annual number: 7

FPAY Annual fee payment

Payment date: 20080924

Year of fee payment: 8

PR1001 Payment of annual fee

Payment date: 20080924

Start annual number: 8

End annual number: 8

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

Termination category: Default of registration fee

Termination date: 20100910