[go: up one dir, main page]

KR950006753B1 - Horizontal resolution changing system for fax - Google Patents

Horizontal resolution changing system for fax Download PDF

Info

Publication number
KR950006753B1
KR950006753B1 KR1019920021440A KR920021440A KR950006753B1 KR 950006753 B1 KR950006753 B1 KR 950006753B1 KR 1019920021440 A KR1019920021440 A KR 1019920021440A KR 920021440 A KR920021440 A KR 920021440A KR 950006753 B1 KR950006753 B1 KR 950006753B1
Authority
KR
South Korea
Prior art keywords
signal
terminal
data
counter
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
KR1019920021440A
Other languages
Korean (ko)
Other versions
KR940013088A (en
Inventor
남차희
Original Assignee
엘지전자주식회사
이헌조
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자주식회사, 이헌조 filed Critical 엘지전자주식회사
Priority to KR1019920021440A priority Critical patent/KR950006753B1/en
Publication of KR940013088A publication Critical patent/KR940013088A/en
Application granted granted Critical
Publication of KR950006753B1 publication Critical patent/KR950006753B1/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Editing Of Facsimile Originals (AREA)

Abstract

내용 없음.No content.

Description

팩시밀리의 수평 해상도 변환 시스템Facsimile's Horizontal Resolution Conversion System

제1도는 일반적인 팩시밀리의 블록도.1 is a block diagram of a typical facsimile.

제2도는 제1도에서 데이타 요청신호 발생부의 상세 회로도.2 is a detailed circuit diagram of a data request signal generator in FIG.

제3도는 일반적인 팩시밀리의 동작신호 흐름도.3 is a flowchart of an operation signal of a general facsimile.

제4a도 내지 e도는 제1도의 각부의 파형도.4A to 4E are waveform diagrams of respective parts of FIG.

제5a도 내지 c도는 일반적인 비디오 데이타의 포맷 설명도.5A to C are explanatory diagrams of general video data.

제6도는 본 발명 팩시밀리의 수평 해상도 변환 블록도.6 is a horizontal resolution conversion block diagram of a facsimile of the present invention.

제7도는 제6도에서 비디오 클럭신호 발생부, 데이타 요청신호 발생부에 대한 상세 회로도.FIG. 7 is a detailed circuit diagram of a video clock signal generator and a data request signal generator in FIG.

제8a도 내지 c도는 본 발명의 비디오 데이타의 포맷 설명도.8A to C are explanatory diagrams of the format of video data of the present invention.

제9a도 내지 m도는 제6도 및 제7도 각부의 파형도.9A to M are waveform diagrams of respective parts of FIGS. 6 and 7.

제10도는 본 발명의 신호 흐름도.10 is a signal flow diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10 : 라인 인에이블신호 발생부 20 : 비디오클럭신호 발생부10: line enable signal generator 20: video clock signal generator

21-23 : 제1-3 카운터 30 : 데이타 요청신호 발생부21-23: 1-3 counter 30: data request signal generator

40 : 라인 메모리 50 : 래치 및 병렬/직렬 변환기40: line memory 50: latch and parallel / serial converter

FF1 : 플립플롭 OR1,OR2 : 오아게이트FF1: Flip-flop OR1, OR2: Oagate

AD1,AD2 : 앤드게이트 ND1, ND2 : 낸드게이트AD1, AD2: AND gate ND1, ND2: NAND gate

I1,I2 : 인버터I1, I2: Inverter

본 발명은 보통 용지를 사용하는 팩시밀리의 해상도 변환기술에 관한 것으로, 특히 서로다른 수평 해상도를 갖는 기기간의 해상도를 변환함에 있어서, 팩시밀리 데이타의 복호화 및 기록기기(LBP)로의 출력을 1라인 단위로 병렬 전송하기 위한 수단을 하드웨어로 실현할 수 있도록 한 팩시밀리의 수평 해상도 변환 시스템에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a resolution conversion technique of a facsimile using plain paper. In particular, in converting resolutions between devices having different horizontal resolutions, the facsimile data is decoded and output to the recording device (LBP) in parallel in units of one line. The present invention relates to a facsimile horizontal resolution conversion system in which hardware for transmission can be realized.

제1도는 일반적인 팩시밀리의 블럭도로서 이에 도시한 바와 같이, 레이저빔 프린터로 부터 매 라인 마다 입력되는 신호에 동기된 라인 인에이블 신호(LEN)를 생성하는 라인 인에이블신호 발생부(1)와, 상기 라인 인에이블 신호(LEN)가 인에이블되는 시점에서 1라인분 데이타의 출력이 완료될때까지 비디오클럭(VCLK)에 동기되어 매 16클럭마다 데이타 요청신호를 발생시키는 데이타 요청신호 발생부(2)와, 레이저 빔 프린터 비디오 데이타(수평=200dpi, 수직=100dpi/200dpi/300)로의 전환된 1페이지 분의 팩스데이타를 저장하는 메모리(3)와, 상기 데이타 요청신호의 제어에 따라 상기 메모리(3)로 부터 16비트 단위로 비디오 데이타를 읽어오고, 이미 래치되어 있는 병렬데이타를 직렬로 변환하여 이를 레이저 빔 프린터측으로 전송하는 래치 및 병렬/직렬 변환기(4)로 구성된 것으로, 이와 같이 구성된 종래 시스템의 작용을 제2도 및 제5도를 참조하여 설명하면 다음과 같다.1 is a block diagram of a general facsimile, as shown here, a signal input every line from a laser beam printer Video enable until the line enable signal generator 1 generates a line enable signal LEN synchronized with the control unit 1 and the output of one line of data is completed at the time when the line enable signal LEN is enabled. Data request signal every 16 clocks in synchronization with (VCLK) A data request signal generator (2) for generating a memory, a memory (3) for storing fax data for one page converted into laser beam printer video data (horizontal = 200 dpi, vertical = 100 dpi / 200 dpi / 300); Data request signal It consists of a latch and a parallel / serial converter (4) for reading video data from the memory (3) in units of 16 bits, converting the already latched parallel data in series, and transmitting it to the laser beam printer under the control of The operation of the conventional system configured as described above will be described with reference to FIGS. 2 and 5 as follows.

1페이지분의 팩스 데이타가 소프트웨어적인 비트 연산에 의하여 레이저 빔 비디오 데이타로 변환되어 메모리(3)에 저장된 후, 그 메모리(3)로 부터 첫번째의 비디오 데이타(16비트)가 래치 및 병렬/직렬 변화기(4)에 래치된다.After one page of fax data is converted into laser beam video data by software bit operation and stored in the memory 3, the first video data (16 bits) from the memory 3 is latched and a parallel / serial changer. Latched to (4).

이후, 제2도에서와 같이, 제어신호를 제어하여 카운터(5)를 초기화시키는 동시에 데이타 요청신호를 인에이블시킴으로써 상기 래치 및 병렬/직렬 변환기(4)에 래치된 데이타가 직렬 데이타로 변환되어 로드됨과 아울러, 메모리(3)의 다음 비디오 데이타의 래치가 요구되고, 중앙처리장치는 그 데이타 요구신호를 공급받는 즉시 데이타를 래치시키게 되며, 이는 일반적으로 DMA전송된다.Then, as in FIG. 2, the control signal Control to initialize the counter (5) and at the same time the data request signal By enabling the data latched in the latch and the parallel / serial converter 4 is converted into serial data and loaded, the latch of the next video data in the memory 3 is required, and the central processing unit receives the data request signal. The data is latched as soon as it is supplied, which is usually DMA transferred.

레이저 빔 프린터로 부터 입력되는 신호에 동기된 라인 인에이블신호(LEN)의 입력을 기다려 그 라인 인에이블신호(LEN)가 입력되면, 카운터(5)가 비디오 클럭신호(VCLK)에 동기되어 비디오 데이타가 제5도에서와 같이 직렬로 레이저 빔 프린터측으로 전송된다.Signal input from laser beam printer When the line enable signal LEN is inputted by waiting for the input of the line enable signal LEN synchronized to the second, the counter 5 is synchronized with the video clock signal VCLK so that the video data is serialized as shown in FIG. Is sent to the laser beam printer side.

제2도의 카운터(5)에서 16이 카운트되면 리플캐리(RCO)가 출력되고, 데이타 요청신호가 인에이블되므로 중앙처리장치에 다음 데이타의 래치(DMA전송요구)를 요구하고, 이미 래치되어 있는 병렬 데이타를 직렬 데이타로 변환하여 로드시킴에 따라 그 중앙처리장치의 제어에 의해 데이타가 DMA전송됨과 아울러, 래치되는데, 이 동작은 1라인분의 데이타가 출력될때까지 반복된다.When 16 is counted in the counter 5 of FIG. 2, a ripple carry RCO is output and a data request signal is output. Is enabled, requesting the central processing unit to latch the next data (DMA transfer request), and converting the already latched parallel data into serial data and loading the data so that the data is DMA transferred under the control of the central processing unit. In addition, latching is performed, and this operation is repeated until one line of data is output.

그러나 이와 같은 종래의 팩시밀리에 있어서는 1라인분의 코드화된 데이타를 디코딩한 후, 200dpi를 300dpi의 비디오 데이타로 변환할때 까지의 처리시간이 레이저 빔 프린터의 1라인 기록시간(10페이지/분의 경우)인 1323㎲이내에 들어야 하나 소프트웨어를 이용하여 비트연산을 행하는 경우 이를 보장할 수 없고, 이와 마찬가지로 1페이지분의 데이타 변환시간도 보장되지 않아 변환된 1페이지분의 비디오 데이타를 저장할 수 있는 용량을 갖는 메모리를 필요로하게 되고, 더욱이 1페이지분의 데이타 변환이 완료된 시점에서 레이저빔 프린터를 구동시키게 되므로 그 변환시간 만큼의 출력 지연시간이 발생되는 문제점이 있었다.However, in such a conventional facsimile, the processing time from decoding one line of coded data to converting 200 dpi to 300 dpi video data is one line recording time of a laser beam printer (10 pages / minute). If the bit operation is performed using software, it cannot be guaranteed. Likewise, the data conversion time of one page is not guaranteed. Therefore, it has a capacity to store the converted one page of video data. Since a memory is required and the laser beam printer is driven at the time when data conversion for one page is completed, there is a problem in that an output delay time as much as the conversion time is generated.

본 발명은 이와 같은 종래의 문제점을 해결하기 위하여 해상도 변환을 하드웨어로 처리하고, 1라인 단위의 기록 프로세싱을 위해 팩스 데이타의 복호화와 해상도 변환을 라인단위로 처리할 수 있게 함으로써 1라인분의 코드화된 데이타를 출력하는 동안에 다음 라인에 대한 데이타의 디코딩을 종료할 수 있게 창안한 것으로, 이를 첨부한 도면에 의하여 상세히 설명한다.In order to solve such a conventional problem, the present invention processes the resolution conversion by hardware and encodes one line by processing the resolution of the fax data and the conversion of the resolution by line for recording processing by one line. While the data is outputted, it is possible to finish decoding the data on the next line, which will be described in detail with reference to the accompanying drawings.

제6도는 본 발명 팩시밀리의 수평 해상도 변환 블럭도로서 이에 도시한 바와 같이, 레이저빔 프린터로부터 매 라인 마다 입력되는 신호에 동기된 라인 인에이블 신호(LEN)를 생성하는 라인 인에이블신호발생부(10)와, 비디오 클럭신호(VCLK)에 비하여 2배 주파수(3.396MHZ×2=6.792MHZ)의 비디오 클럭신호(V-CLOCK)를 발생하는 비디오 클럭신호 발생부(20)와, 상기 라인 인에이블신호(LEN)가 인에이블되는 시점에서 1라인분 데이타의 출력이 완료될때까지 비디오클럭 신호(V-CLOCK)에 동기되어 매 16클럭마다 데이타 요청신호를 발생시키는 데이타 요청신호 발생부(30)와 디코드된(해상도 변환되지 않은 1라인분의 데이타(A4용지시 1728도트)를 저장하는 라인 메모리(40)와, 상기 데이타 요청신호의 제어에 따라 상기 메모리(30)로 부터 16비트 단위로 디코드된 데이타를 읽어오고, 이미 래치되어 있는 병렬데이타를 직렬로 변환하여 이를 레이저빔 프린터측으로 전송하는 래치 및 병렬/직렬 변환기(50)로 구성한 것으로, 이와 같이 구성된 본 발명의 작용을 제7도 내지 제10도를 참조하고, 200dpi→300dpi로 변환하는 것을 예로하여 설명하면 다음과 같다.6 is a horizontal resolution conversion block diagram of a facsimile of the present invention, as shown therein, a signal input every line from a laser beam printer. A line enable signal generator 10 for generating a line enable signal LEN synchronous to the control signal and a video clock signal V having a frequency twice (3.396 MHZ × 2 = 6.792 MHZ) compared to the video clock signal VCLK. And a video clock signal generation unit 20 for generating a CLOCK and a video clock signal V-CLOCK until the output of one line of data is completed at the time when the line enable signal LEN is enabled. Data request signal every 16 clocks A data request signal generator 30 for generating a signal, a line memory 40 for storing decoded data (1728 dots of A4 paper with no resolution conversion), and the data request signal. Reads the decoded data in units of 16 bits from the memory 30 according to the control of the controller, and converts the already latched parallel data into serial and transmits the serial data to the laser beam printer to the latch and the parallel / serial converter 50. The operation of the present invention configured as described above will be described below with reference to FIGS. 7 to 10, and converting from 200 dpi to 300 dpi as an example.

디코딩 전용 칩을 이용하여 1라인분의 디코드된 팩스 데이타를 메모리(40)에 저장하고, 다음 라인에 대한 디코딩을 수행한다. 상기 메모리(40)으로부터 첫번째 팩스 데이타(16비트)를 래치 및 병렬/직렬 변환기(50)에 래치한다.A decoded chip is used to store one line of decoded fax data in the memory 40 and decode the next line. The first fax data (16 bits) from the memory 40 is latched to the latch and the parallel / serial converter 50.

제어신호를 이용하여 제1, 2카운터(21), (22)를 초기화시키고, 동시에 데이타 요청신호를 인에이블시킴으로써 상기에서 래치된 데이타가 래치 및 병렬/직렬 변환기(50)에 로딩되고, 이때, 상기 라인메모리(40)로 부터 상기 래치 및 병렬/직렬 변환기(50)에 다음 팩스 데이타가 상기와 같이 래치되게 하고, 중앙처리장치는 그 데이타 요청신호를 공급받는 즉시 데이타를 래치시킨다. (보통 DMA전송)Control signal Initializes the first, second counters 21, 22 by using a data request signal. Enable the latched data to be loaded into the latch and parallel / serial converter 50, whereby the next fax data from the line memory 40 to the latch and the parallel / serial converter 50 can be stored. Latched together, the CPU requests the data request signal. Latch the data as soon as it is supplied. (Usually DMA transfer)

이후, 제어신호, (CON2)를 이용하여 카운터(IC3)를 초기화 시킨 후, 레이저빔 프린터로 부터 매 라인 마다 입력되는 신호에 동기된 라인 인에이블 신호(LEN)의 인에이블을 기다린다.After that, the control signal , (CON2) After the counter (IC3) is initialized using, the signal input every line from the laser beam printer Wait for the enable of the line enable signal LEN in synchronization with.

상기 제1, 2카운터 (21), (22)의 동작에 의해 제3카운터(23)의 출력단자(QA)에서 제8a도와 같은 비디오 클럭신호(V-CLOCK)가 출력되고, 그 비디오 클럭신호(V-CLOCK)에 동기되어 상기 제3카운터(23)가 상승 카운트 동작을 시작하는 동시에 상기 래치 및 병렬/직렬 변환기(50)에 로드되어 있는 팩스 데이타가 그 비디오 클럭신호(V-CLOCK)에 동기되어 이로부터 제8c도와 같이 직렬로 변환된 비디오 데이타가 레이저빔 프린터측으로 출력된다.The video clock signal V-CLOCK as shown in FIG. 8a is output from the output terminal QA of the third counter 23 by the operations of the first, second counters 21 and 22, and the video clock signal. In synchronism with (V-CLOCK), the third counter 23 starts a rising count operation, and at the same time, the fax data loaded in the latch and the parallel / serial converter 50 is applied to the video clock signal V-CLOCK. Synchronized video data is then output to the laser beam printer side as shown in FIG. 8C.

상기 제3카운터(23)가 “16”을 카운트하는 순간 그로부터 리플캐리(RCO)가 출력되고, 이때, 데이타 요청신호가 인에이블되어 중앙처리장치에 다음 데이타의 래치(DMA요구)를 요구하게 되며, 이미 래치 되어 있는 데이타가 상기 래치 및 병렬/직렬 변환기(50)에 로드되고, 중앙처리장치는 데이타 래치 요구에 의하여 다음의 팩스 데이타를 DMA 전송함과 아울러, 팩스 데이타를 래치하게 된다.At the moment when the third counter 23 counts "16", a ripple carry RCO is output therefrom, and at this time, a data request signal. Is enabled to request a latch of the next data (DMA request) to the central processing unit, and the data already latched is loaded into the latch and the parallel / serial converter 50, and the central processing unit is requested by the data latch request. In addition to DMA transmission of the next fax data, the fax data is latched.

1라인분의 데이타가 출력될때까지 상기 직렬로 변환된 비디오 데이타를 레이저빔 프린터측으로 출력하는 과정 및 중앙처리장치가 데이타 래치요구에 의하여 다음의 팩스 데이타를 DMA전송함과 아울러, 팩스 데이타를 래치하는 과정을 반복수행한 후, 1페이지분량의 데이타를 출력할때 까지 상기의 전과정을 반복수행한다.Outputting the serially converted video data to the laser beam printer until one line of data is output, and the central processing unit DMA transfers the next fax data by the data latch request, and latches the fax data. After repeating the process, the above process is repeated until one page of data is output.

따라서 본 시스템에서 필요로하는 메모리용량을 살펴보면, 1라인분의 코드화된 팩스 데이타를 디코딩 전용칩을 사용하여 하드웨어적으로 디코딩 할때 요구되는 시간이 800μSec정도가 되는데, 이는 레이저빔 프린터의 1라인 기록시간인 1323μSec(10페이지/1분, A4용지)이하이므로 1라인분의 데이타를 출력하는 동안 다음 라인에 대한 디코딩이 완료되어 메모리의 용량은 단지 2라인분(현재 레이저빔 프린터의 출력라인+다음출력을 위한 디코드된 데이타 라인)을 필요로 한다.Therefore, when looking at the memory capacity required by this system, the time required for hardware decoding of one line of coded fax data using a dedicated chip is about 800 μSec. Since 1323 μSec (10 pages / 1 minute, A4 paper) is less than the time, decoding of the next line is completed while outputting one line of data, and the memory capacity is only two lines (current line + next line of the laser beam printer). Decoded data lines for output).

이상에서 상세히 설명한 바와 같이 본 발명은 메모리의 용량을 줄일 수 있어 메모리의 비용을 줄일수 있는 잇점이 있고, 디코딩과 병행하여 레이저빔 프린터로의 출력이 실행되므로 프린터 출력 시간을 기존의 기술에서 1페이지 변환시간 만큼 줄일 수 있는 잇점이 있다.As described in detail above, the present invention has the advantage of reducing the capacity of the memory, thereby reducing the cost of the memory, and outputting the laser beam printer in parallel with the decoding, so that the output time of the printer is one page from the existing technology. This has the advantage of reducing conversion time.

Claims (3)

레이저빔 프린터로 부터 매 라인 마다 입력되는 신호에 동기된 라인 인에이블 신호(LEN)를 생성하는 라인 인에이블신호 발생부(10)와 비디오 클럭신호(VCLK)에 비하여 2배 주파수인 비디오 클럭신호(V-CLOCK)를 발생하는 비디오 클럭신호 발생부(20)와, 상기 라인 인에이블 신호(LEN)가 인에이블되는 시점에서 1라인분 데이타의 출력이 완료될때까지 비디오 클럭신호(V-CLOCK)에 동기되어 매 16클럭마다 데이타 요청신호를 발생시키는 데이타 요청신호 발생부(30)와, 코드화된 1라인분의 데이타를 저장하는 라인 메모리(40)와, 상기 데이타 요청신호의 제어에 따라 상기 메모리(40)로 부터 16비트 단위로서 디코드된 데이타를 읽어오고, 이미 래치되어 있는 병렬데이타를 직렬로 변환하여 이를 레이저 빔 프린터측으로 전송하는 래치 및 병렬/직렬 변환기(50)로 구성한 것을 특징으로 하는 팩시밀리의 수평 해상도 변환 시스템.Signal input every line from laser beam printer Generation of the video signal signal V-CLOCK, which is twice the frequency of the line enable signal generator 10 and the video clock signal VCLK, which generates the line enable signal LEN in synchronization with the video signal. And a data request signal every 16 clocks in synchronization with the video clock signal V-CLOCK until the output of one line of data is completed at the time when the line enable signal LEN is enabled. A data request signal generator 30 for generating a signal, a line memory 40 for storing coded one line of data, and the data request signal Reads the decoded data in 16-bit units from the memory 40 in accordance with the control of, and converts the already latched parallel data into serial and transmits it to the laser beam printer to the latch and parallel / serial converter 50. The horizontal resolution conversion system of the facsimile characterized by the above-mentioned. 제1항에 있어서, 비디오 클럭신호 발생부(20)는 외부로부터 반전된 비디오 클럭신호(2VCLK), 라인인에이블신호(LEN) 및 제어신호를 공급받는 제1카운터(21)의 출력단자(QA)를 낸드게이트(ND1) 및 오아게이트(OR1)의 일측 입력단자에 공통접속하고, 상기 낸드게이트(ND1)의 출력단자를 일측 입력단자에 상기 제어신호가 입력되는 앤드게이트(AD1)의 타측 입력단자에 접속하여 이의 출력단자를 제2카운터(22)의 제어단자에 접속한 후, 비디오 클럭신호(2VCLK)를 공급받는 상기 제2카운터(22)의 출력단자(QC)를 상기 오아게이트(OR1)의 타측 입력단자에 접속함과 아울러, 그 접속점을 인버터(I2)를 통해 상기 낸드게이트(ND1)의 타측 입력단자에 접속하고, 상기 오아게이트(OR1)의 출력단자를 상기 제2카운터(22)의 클리어단자에 접속하여 구성한 것을 특징으로 하는 팩시밀리의 수평 해상도 변환시스템.The video clock signal generator 20 of claim 1, wherein the video clock signal generator 20 is inverted from the outside, the video clock signal 2VCLK, the line enable signal LEN, and the control signal. The output terminal QA of the first counter 21, which is supplied with the control unit, is commonly connected to one input terminal of the NAND gate ND1 and the OR gate OR1, and the output terminal of the NAND gate ND1 is connected to one input terminal. The control signal Is connected to the other input terminal of the AND gate AD1 to which the input is input, and its output terminal is the control terminal of the second counter 22. And the output terminal QC of the second counter 22 to which the video clock signal 2VCLK is supplied is connected to the other input terminal of the OR gate OR1, and the connection point is connected to the inverter I2. Is connected to the other input terminal of the NAND gate ND1, and the output terminal of the OR gate OR1 is clear terminal of the second counter 22. And a horizontal resolution conversion system for a fax. 제1항에 있어서, 데이타 요청신호 발생부(30)는 상기 제어신호의 단자를 플립플롭(FF1)의 클리어단자및 앤드게이트(AD2)의 타측입력단자에 공통접속한 후, 제어신호단자를 상기 플립플롭(FF1)의 프리세트에 접속하여 이의 출력단자를 제3카운터(23)의 제어단자에 접속하고, 비디오클럭신호가 출력되는 상기 제2카운터(22)의 출력단자(QA)를 타측 입력단자에 제어신호가 입력되는 오아게이트(OR2)의 일측 입력단자에 접속하여 이의 출력단자를 상기 제3카운터(23)의 클럭단자(CLK)에 접속하고, 상기 제2카운터(22)의 클리어 단자및 제3카운터(23)의 리플캐리단자(RCO)를 낸드게이트(ND2)의 양측 입력단자에 접속하며, 이의 출력단자를 상기 앤드게이트(AD2)의 일측 입력단자에 접속하여 구성한 것을 특징으로 하는 팩시밀리의 수평 해상도 변환시스템.The method of claim 1, wherein the data request signal generator 30 is the control signal Terminal of the flip-flop (FF1) And a control signal after common connection to the other input terminal of the AND gate AD2. Preset terminal of the flip-flop FF1 Control terminal of the third counter (23) Video clock signal A control signal is output to the other input terminal of the output terminal QA of the second counter 22 that is outputted. Is connected to the one input terminal of the OR gate OR2, and its output terminal is connected to the clock terminal CLK of the third counter 23, and the clear terminal of the second counter 22 is connected. And a ripple carry terminal RCO of the third counter 23 connected to both input terminals of the NAND gate ND2, and an output terminal thereof connected to one input terminal of the AND gate AD2. Facsimile's horizontal resolution conversion system.
KR1019920021440A 1992-11-14 1992-11-14 Horizontal resolution changing system for fax Expired - Fee Related KR950006753B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920021440A KR950006753B1 (en) 1992-11-14 1992-11-14 Horizontal resolution changing system for fax

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920021440A KR950006753B1 (en) 1992-11-14 1992-11-14 Horizontal resolution changing system for fax

Publications (2)

Publication Number Publication Date
KR940013088A KR940013088A (en) 1994-06-25
KR950006753B1 true KR950006753B1 (en) 1995-06-22

Family

ID=19343173

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920021440A Expired - Fee Related KR950006753B1 (en) 1992-11-14 1992-11-14 Horizontal resolution changing system for fax

Country Status (1)

Country Link
KR (1) KR950006753B1 (en)

Also Published As

Publication number Publication date
KR940013088A (en) 1994-06-25

Similar Documents

Publication Publication Date Title
US4276544A (en) Code converting circuits
JPS6310632B2 (en)
US4760466A (en) Image scanner controller
KR950006753B1 (en) Horizontal resolution changing system for fax
US6084686A (en) Buffer memory control device and control method, and an image processing device and method using the same
US4864416A (en) Method and apparatus for reading original
US5923901A (en) System for transferring data in parallel to host computer using both of the rising and falling edges of host busy signals as transfer instruction signals
US5524183A (en) Data transmitting apparatus for the thermal print head of high density
US5274471A (en) Apparatus for converting resolution and gray scale of document image data
EP0606076A1 (en) Reader for a facsimile apparatus
JPS5923967A (en) Facsimile reader
KR950000284B1 (en) Data size changing device for fax
KR920008893B1 (en) Image Data Path Control Circuit in Facsimile
JP3260862B2 (en) Parallel data transmission device
KR930004002B1 (en) Dot per inch changing circuit
KR0140966B1 (en) Scan inverter
KR0183344B1 (en) Pcm format exchange apparatus in pbx
KR930010140B1 (en) High density thermal printing head data transmission device
KR100242692B1 (en) Input apparatus for pulse code modulation data
JP2567428B2 (en) Data transfer rate converter
KR930007977B1 (en) High speed resolution inverter
JPH0670137A (en) Facsimile equipment
KR930002334B1 (en) Circuit for image memory access
US4851919A (en) Picture image data processor
KR940004573B1 (en) High speed data processor

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

St.27 status event code: A-0-1-A10-A12-nap-PA0109

PA0201 Request for examination

St.27 status event code: A-1-2-D10-D11-exm-PA0201

R17-X000 Change to representative recorded

St.27 status event code: A-3-3-R10-R17-oth-X000

PG1501 Laying open of application

St.27 status event code: A-1-1-Q10-Q12-nap-PG1501

G160 Decision to publish patent application
PG1605 Publication of application before grant of patent

St.27 status event code: A-2-2-Q10-Q13-nap-PG1605

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

St.27 status event code: A-1-2-D10-D22-exm-PE0701

GRNT Written decision to grant
PR0701 Registration of establishment

St.27 status event code: A-2-4-F10-F11-exm-PR0701

PR1002 Payment of registration fee

St.27 status event code: A-2-2-U10-U11-oth-PR1002

Fee payment year number: 1

FPAY Annual fee payment

Payment date: 19971229

Year of fee payment: 4

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 4

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R13-asn-PN2301

St.27 status event code: A-5-5-R10-R11-asn-PN2301

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

St.27 status event code: A-4-4-U10-U13-oth-PC1903

Not in force date: 19990623

Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

PC1903 Unpaid annual fee

St.27 status event code: N-4-6-H10-H13-oth-PC1903

Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

Not in force date: 19990623

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R13-asn-PN2301

St.27 status event code: A-5-5-R10-R11-asn-PN2301

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R13-asn-PN2301

St.27 status event code: A-5-5-R10-R11-asn-PN2301

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R13-asn-PN2301

St.27 status event code: A-5-5-R10-R11-asn-PN2301

P22-X000 Classification modified

St.27 status event code: A-4-4-P10-P22-nap-X000