Claims (2)
전자교환기에 있어서, ISDN 단말기가 접속된 NT로 부터 가입자 선로를 통해 입력되는 과전압 및 과전류로 부터 회로를 보호하는 회로보호부와, 상기 회로 보호부에 접속되고 릴레이를 구비하여 회로 이상유무를 테스트하도록 신호 경로를 절환하는 입/출력 테스트부와, ROM에 저장된 프로그램에 따라라 전체 회로 동작을 제어하는 CPU와, 이 CPU의 제어에 따라 상기 입/출력 테스트부에 구비된 릴레이의 동작을 제어하는 릴레이 구동부와, 트랜스포머의 일단에 접속되고 상기 NT측으로 부터의 전원상태를 점검하여 전원 이상 상태가 발생되는 경우 상기 CPU의 제어에 따라 상기 NT축으로 전원공급하는 전원제어부와, 상기 트랜스 포머의 타단에 접속되고 상기 NT로 부터 공급되는 B1,B2, D, C채널 데이타를 수신하고 상기 NT축으로 출력하기 위한 B1, B2, D, C 채널 데이타를 상기 트랜스 포머를 거쳐 상기 입/출력 테스트부 및 상기 회로 보호부를 통해 상기 가입자 선로측으로 출력하는 하이브리드 회로부와, 이 하이브리드 회로부로부터 공급된 B1,B2,D,C채널 데이타를 수신하고 상기 NT측으로 전송하기 위한 B1, B2, D, C채널 데이타를 2BIQ코딩 방식으로 코딩하여 상기 하이브리드 회로부측으로 출력하는 디지탈 가입자 건로 제어부와, DLC로 부터 공급되는 클럭을 반전하여 출력함과 동시에 상기 DLC로부터 공급되는 프레임 동기신호를 수신하여 출력하며 상기 DLC로 부터 공급된 B1,B2채널 데이타를 수신하고 상기 DLC측으로 B1, B2,채널 출력하는 제1버퍼부와, 이 제1버퍼부로 부터 공급된 클럭신호에 따라 상기 디지탈 가입자 선로 제어부를 동작시키기 위한 소정주파수의 클럭을 발생하고 상기 제1버퍼부로 부터 공급된 프레림 동기신호를 별도로 출력하는 PLL회로부와, 이 PLL회로부로 부터 공급되는 프레임 동기신호에 다라 상이한 타임 슬롯을 갖는 복수의 프레임 동기신호를 발생하는 제1EPLD와, 이 제1EPLD로부터 공급된 프레임 동기신호에 따라 DPRAM, 제2버퍼부 및 VME-버스를 통해 NLCB측과, D,C채널 데이타 흐름과 상기 디지탈가입자 선로 제어부와 상기 제1버퍼부간의 B, B2채널 데이타 프름을 절환하는 디지탈 타임/스페이스 스위칭부와, 상기 HDLC를 제어하는 제2EPLD와, 가입자 폭주시 상기 HDLC의 동작을 제어하는 UIC와, 전체회로 동작상황을 감시하기 위한 CRT터미널을 접속시키는 시리얼 포트를 자원하는 MFP와, 복수의 발광 다이오드르 구비하고 상기 CPU의 제어에 따라 가입자의 상태, CPU의 동작상태 및 클럭공급상태를 표시하는 상태표시부를 구비한 것을 특징으로 하는 전자교환기의 ISDN가입자 인터페이스.In an electronic exchange, an ISDN terminal is provided with a circuit protection unit that protects a circuit from overvoltage and overcurrent input through a subscriber line from an NT to which the ISDN terminal is connected, and a relay connected to the circuit protection unit to test for a circuit abnormality. An input / output test section for switching signal paths, a CPU for controlling overall circuit operation according to a program stored in the ROM, and a relay driver for controlling the operation of a relay provided in the input / output test section under control of the CPU And a power control unit connected to one end of the transformer and checking the power state from the NT side and supplying power to the NT axis under the control of the CPU when a power abnormality condition occurs, and connected to the other end of the transformer. B1, B2, D, C channel data for receiving B1, B2, D, C channel data supplied from the NT and outputting to the NT axis A hybrid circuit unit for outputting the signal to the subscriber line through the input / output test unit and the circuit protection unit, and the B1, B2, D, and C channel data supplied from the hybrid circuit unit and transmitted to the NT side. The digital subscriber key control unit which codes B1, B2, D, and C channel data for 2BIQ coding and outputs it to the hybrid circuit unit side, and inverts and outputs the clock supplied from the DLC, and simultaneously synchronizes the frame supplied from the DLC. A first buffer unit for receiving and outputting a signal and receiving B1 and B2 channel data supplied from the DLC and outputting the B1, B2 and channel channels to the DLC side; and the digital signal according to a clock signal supplied from the first buffer unit. Generates a clock of a predetermined frequency for operating the subscriber line control unit and supplies a praim copper supplied from the first buffer unit. A PLL circuit portion for separately outputting a signal, a first EPLD for generating a plurality of frame synchronization signals having different time slots according to the frame synchronization signal supplied from the PLL circuit portion, and a DPRAM according to the frame synchronization signal supplied from the first EPLD. And a digital time / space switching unit for switching between the NLCB side through the second buffer unit and the VME bus, the D and C channel data flows, and the B and B2 channel data streams between the digital subscriber line control unit and the first buffer unit. And a second light emitting diode (OLED) for controlling the HDLC, a UIC for controlling the operation of the HDLC when the subscriber is congested, an MFP for providing a serial port connecting the CRT terminal for monitoring the overall circuit operation, and a plurality of light emitting diodes. And a status display section for displaying the status of the subscriber, the operation status of the CPU, and the clock supply status under the control of the CPU. ISDN subscriber interface.
제1항에 있어서, 상기 디지탈 타임/스페이스 스위칭부는 상기 디지탈 가입자 선로 제어부로 부터 B1,B2, D, C채널 데이타가 공급되는 경우 B1,B2채널 데이타는 상기 제1버퍼부측으로 출력하고 D,C채널 데이타는 상기 HDLC측으로 출력하며, 상기 제1버퍼부로 부터 B1,B2채널 데이타가 공급됨과 동시에 상기 HDLC로부터 D, C채널 데이타가 공급되는 경우 B1,B2 D, C채널 데이타를 합하여 상기 디지탈 가입자 선로 제어부측으로 출력하는 것을 특징으로 하는 전자교환기의 ISDN가입자 인터페이스.The method of claim 1, wherein the digital time / space switching unit outputs B1, B2 channel data to the first buffer unit when B1, B2, D, C channel data is supplied from the digital subscriber line control unit. The channel data is output to the HDLC side, and when the B1 and B2 channel data are supplied from the first buffer unit and the D and C channel data are supplied from the HDLC, the B1, B2 D and C channel data are summed to add the digital subscriber line. ISDN subscriber interface of the electronic exchange, characterized in that output to the control unit.
※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.