KR930007652B1 - Cmi데이터 비트동기를 위한 위상검출기와 연동되어 동작하는 cmi/nrz복호기 - Google Patents
Cmi데이터 비트동기를 위한 위상검출기와 연동되어 동작하는 cmi/nrz복호기 Download PDFInfo
- Publication number
- KR930007652B1 KR930007652B1 KR1019910012427A KR910012427A KR930007652B1 KR 930007652 B1 KR930007652 B1 KR 930007652B1 KR 1019910012427 A KR1019910012427 A KR 1019910012427A KR 910012427 A KR910012427 A KR 910012427A KR 930007652 B1 KR930007652 B1 KR 930007652B1
- Authority
- KR
- South Korea
- Prior art keywords
- output
- data
- flip
- clock
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 230000007704 transition Effects 0.000 claims description 228
- 230000000630 rising effect Effects 0.000 claims description 69
- 238000001514 detection method Methods 0.000 claims description 49
- 230000001960 triggered effect Effects 0.000 claims description 13
- 230000003111 delayed effect Effects 0.000 claims description 8
- 238000010586 diagram Methods 0.000 description 17
- 239000013256 coordination polymer Substances 0.000 description 6
- 102220492486 Selenoprotein V_D51A_mutation Human genes 0.000 description 2
- 102220600943 Syndecan-4_Q50A_mutation Human genes 0.000 description 2
- 102220600948 Syndecan-4_Q51A_mutation Human genes 0.000 description 2
- 102220469588 Voltage-dependent L-type calcium channel subunit beta-2_D60A_mutation Human genes 0.000 description 2
- 230000001174 ascending effect Effects 0.000 description 2
- 102200023921 rs1010930015 Human genes 0.000 description 2
- 101000851376 Homo sapiens Tumor necrosis factor receptor superfamily member 8 Proteins 0.000 description 1
- 102100036857 Tumor necrosis factor receptor superfamily member 8 Human genes 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 238000013479 data entry Methods 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005284 excitation Effects 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 102220053806 rs121918461 Human genes 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M5/00—Conversion of the form of the representation of individual digits
- H03M5/02—Conversion to or from representation by pulses
- H03M5/04—Conversion to or from representation by pulses the pulses having two levels
- H03M5/14—Code representation, e.g. transition, for a given bit cell depending on the information in one or more adjacent bit cells, e.g. delay modulation code, double density code
- H03M5/145—Conversion to or from block codes or representations thereof
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M7/00—Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4906—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
- H04L25/4908—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using mBnB codes
- H04L25/491—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using mBnB codes using 1B2B codes
- H04L25/4912—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using mBnB codes using 1B2B codes using CMI or 2-HDB-3 code
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D13/00—Circuits for comparing the phase or frequency of two mutually-independent oscillations
- H03D13/001—Circuits for comparing the phase or frequency of two mutually-independent oscillations in which a pulse counter is used followed by a conversion into an analog signal
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Dc Digital Transmission (AREA)
Abstract
Description
Claims (9)
- 입력되는 CMI(Code Mark Inversion) 데이터 비트단위 간격(Unit Inverval) 중앙에서 클럭 펄스의 천이에 따라 CMI 데이터를 NRZ(Non-Return to Zero) 데이터로 복호하는 CMI/NRZ 복호기에 있어서 ; 외부의 VCO(Voltage Controlled Oscillator) 및 위상 제어회로에서 구동된 클럭펄스에 대해서 동상(in-phase) 및 역상(inverse-phase)인 클럭펄스를 발생시키는 동상 및 역상 클럭 펄스 발생수단(1), 입력되는 CMI 데이터에 대해 논인버팅(Non-inverting)과 인버팅(inverting)된 데이터를 출력하는 논인버팅 데이터 및 인버팅 데이터 출력수단(2), 상기 동상 및 역상 클럭펄스 발생수단(1)으로 부터 클럭펄스를 입력받고 논인버팅 데이터 및 인버팅 데이터 출력수단(2)의 출력을 입력받아 입력되는 CM1 데이터의 비트 단위 간격의 중앙과 클럭 펄스 천이의 위상과의 관계와 CMI 데이터에서의 천이 발생유무를 CMI 데이터의 천이와 클럭펄스의 천이간의 시간 간격을 가진 펄스로 출력하는 데이터 천이와 클럭펄스의 천이간 시간 간격 출력수단(3), 상기 동상 및 역상 클럭 발생수단(1)으로 부터의 클럭펄스와 데이터 천이와 클럭펄스의 천이간 시간 간격 출력수단(3)의 출력 펄스를 입력받아 입력되는 CMI 데이터에서 상승 천이가발생할 때마다 상기 동상 및 역상 클럭 발생수단(1)의 클럭펄스의 상승 천이 및 하강 천이에 트리거된, 클럭펄스의 반주기 폭의 펄스폭을 갖는 펄스를 발생시키는 클럭펄스 반주기 기준 펄스 발생수단(4), 상기 동상 및 역상 클럭 발생수단(1)으로 부터의 클럭펄스와 클럭 펄스 반주기 기준 펄스 발생수단(4)의 출력을 입력받아 CMI 데이터에서 상승 천이가 발생하면, 상기 클럭 펄스 반주기 기준 펄스 발생수단(4)의 출력에 대해 상기 클럭 펄스 반주기 만큼씩 순차적으로 2단 지연된 클럭 펄스 반주기의 펄스폭을 갖는 펄스를 출력시키는 상승 천이 검출 2단 반주기 이동수단(5), 상기 동상 및 역상 클럭 발생수단(1)으로 부터의 클럭펄스와 과데이터 천이와 클럭펄스의 천이간 시간 간격 출력수단(3)의 출력을 입력받아 CMI 데이터에서 하강 천이가 발생하면 상기 데이터 천이와 클럭 펄스의 천이가 시간간격 출력수단(3)에서 발생하는 펄스의 천이간 시간 간격 출력수단(3)에서 발생하는 펄스의 하강 천이에 대해 상기 클럭 펄스 반주기 만큼씩 순차적으로 3단 지연된 클럭 펄스 반주기의 펄스폭을 갖는 신호를 출력시키는 하강 천이 검출 3 단 반주기 이동수단(6), 상기 동상 및 역상 클럭 발생수단(1)으로 부터의 클럭펄스와 상승 천이 검출 2단 반주기 이동수단(5)과 하강 천이 검출 3단 반주기 이동수단(6)의 출력을 입력받아 상기 CMI 데이터를 NRZ 데이터로 보호하는 CMI/NRZ 복호수단(7), 및 상기 동상 및 역상 클럭 펄스 발생수단(1)으로 부터의 클럭펄스와 클럭 펄스 반주기 기준 펄스 발생수단(4)과 상승 천이 검출 2단 반주기 이동수단(5)과 하강 천이 검출3단 반주기 이동수단(6)의 출력을 입력받아 상기 CMI 데이터에서 CMI부호위반을 검출하는 부호위반 검출수단(8)을 구비하는 것을 특징으로 하는 CMI/NRZ 복호기.
- 제1항에 있어서, 상기 동상 및 역상 클럭 펄스 발생 수단(1)은, 외부의 VCO 및 위상제어기로 부터의 클럭펄스를 입력받아 동상 및 역상 클럭으로 제공하는 ECL 수신기 (Emitter-Coupled Logic Receiver)(207)로 구성되는 것을 특징으로 하는 CMI/NRZ 복호기.
- 제1항에 있어서, 상기 논인버팅 데이터 및 인버팅 데이터 출력수단(2)은, 입력되는 CMI 데이터를 입력하여 논인버팅(Non-inverting)과 인버팅(invering)된 데이터로서 출력하는 ECL 수신기(206)로 구성되는 것을 특징으로 하는 CMI/NRZ 복호기.
- 제1항에 있어서, 상기 데이터 천이과 클럭펄스의 천이간 시간 간격 출력수단(3)은, 상기 CMI 논인 버팅 테이터를 클럭 입력으로 하고 논리레벨 "1"을 데이터 입력으로 하는 제1D플립플롭(200), 상기 제1D플립플롭(200)의 출력을 데이터 입력으로 하고 상기 동상 클럭 펄스를 클럭 입력으로 하는 제2D플립플롭(201), 상기 제1D 플립플롭(200)의 출력을 데이터 입력으로 하고 상기 역상 클럭 펄스를 클럭 입력으로 하는 제3D플립플롭(202), 상기 제2 및 제3D플립플롭(201.202)의 출력을 입력으로 하고, 출력을 상기 제1, 제2, 및 제3D플립플롭(200,201,202)의 클리어 단자의 입력으로 하는 제1논리합 수단(208), 상기 CMI 인버팅 데이터를 클럭 입력으로 하고 논리레벨 "1"을 데이터 입력으로 하는 제4D 플립플롭(203), 상기 제4D 플립플롭(203)의 출력을 데이터 입력으로 하고 상기 동상 클럭 펄스를 클럭 입력으로 하는 제5D플립플롭(204), 상기 제4D 플립플롭(203)의 출력을 데이터 입력으로 하고 상기 역상 클럭 펄스를 클럭 입력으로 하는 제6D플립풀롭(205), 상기 제5 및 제6D플립플롭(204,205)의 출력을 입력으로 하고, 출력을 상기 제4, 제5, 및 제6D플립플롭(203,204,205)의 클리어 단자의 입력으로 하는 제2논리합 수단(209), 및 상기 제1 및 제4D플립플롭(200,203)의 출력을 입력으로 하는 제3논리합 수단(210)을 구비하는 것을 특징으로 하는 CMI/NRZ 복호기.
- 제1항에 있어서, 상기 클럭 펄스 반주기 기준 펄스 발생수단(4)은, 상기 데이터 천이와 클럭 펄스의 천이간 시간 간격 출력수단(3)의 출력을 데이터 입력으로 하고 상기 동상 클럭펄스를 클럭 입력으로 하는 제1D플립플롭(300), 상기 데이터 천이와 클럭 펄스의 천이간 시간 간격 출력수단(3)의 출력을 데이터 입력으로 하고 상기 역상 클럭 펄스를 클럭 입력으로 하는 제2D플립플롭(301), 상기 제1 및 제2D플립플롭(300,301)의 출력을 입력으로 하고 출력을 상기 제1 및 제2D플립플롭(300,301)의 클리어 단자의 입력으로 하는 논리곱 수단(303), 및 상기 제1 및 제2D플립플롭(300,301)의출력을 입력으로 하는 논리합 수단(302)을 구비하는 것을 특징으로 하는 CMI/NRZ 복호기.
- 제1항에 있어서, 상기 상승 천이 검출2단 반주기 이동수단(5)은, 상기 클럭펄스 반주기 기준 펄스 발생수단(4)의 출력을 데이터 입력으로 하고 상기 동상 클럭 펄스를 클럭 입력으로 하는 제1D플립플롭(500A), 상기 클럭 펄스 반주기 기준 펄스 발생수단(4)의 출력을 데이터 입력으로 하고 상기 역상 클럭 펄스를 클럭 입력으로 하는 제2D플립플롭(501A), 상기 제1 및 제2D플립플롭(500A,501A)의 출력을 입력으로 하고 출력을 상기 제1 및 제2D플립플롭(500A,501A)의 클리어단자 입력으로 하는 제 1 논리곱 수단(503A), 및 상기 제1 및 제2D플립플롭(500A,501A)의 출력을 입력으로 하는 제1논리합 수단(502A)을 구비한 제1단 반주기 이동수단(5A)과, 상기 제1논리합 수단(502A)의 출력을 데이터 입력으로 하고 상기 동상 클럭 펄스를 클럭 입력으로 하는 제3D플립플롭(500B), 상기 제1논리합수단(502A)의 출력을 데이터 입력으로 하고 상기 역상 클럭 펄스를 클럭 입력으로 하는 제4D플립플롭(501B), 상기 제3 및 제4D플립플롭(500B,501B)의 출력을 입력으로 하고, 출력을 상기 제3 및 제4D플립플롭(500B,501B)의 클리어단자의 입력으로 하는 제2논리곱수단(502B), 및 상기 제3 및 제4D플리플롭(500B,501B)의 출력을 입력으로하는 제2단 반주기 이동수단(5B)을 포함하는 것을 특징으로 하는 CMI/NRZ 복호기
- 제1항에 있어서, 상기 하강 천이 검출3단 반주기 이동수단(6)은, 상기 데이터 천이와 클럭펄스의 천이간 시간 간격 출력수단(3)의 출력을 데이터 입력으로 하고 상기 동상 클럭 펄스를 클럭 입력으로 하는 제1D플립플롭(600A), 상기 데이터 천이와 클럭 펄스의 천이간 시간 간격 출력수단(3)의 출력을 데이터 입력으로 하고 상기 역상 클럭 펄스를 클럭 입력으로 하는 제2D플립플롭(601A), 상기 제1 및 제2D플립플롭(600A,6601A)의 출력을 입력으로 하고 출력을 상기 제1 및 제2D플립플롭(600A,601A)의 클리어단자 입력으로 하는 제1논리곱 수단(603A), 및 상기 제1 및 제2D플립플롭(600A,601A)의 출력을 입력으로 하는 제1논리합 수단(602A)을 구비한 제1단 반주기 이동수단(6A), 상기 제1논리합 수단(602)의 출력을 데이터 입력으로 하고 상기 동상 클럭 펄스를 클럭 입력으로 하는 제3D플립플롭(600B), 상기 제1논리합 수단(602A)의 출력을 데이터 입력으로 하고 상기 역상 클럭 펄스를 클럭 입력으로 하는 제4D플립플롭(601B), 상기 제3 및 제4D플립플롭(600B,601B)의 출력을 입력으로 하고 출력을 상기 제3 및 제4D플립플롭(600B,601B)의 클리어 단자의 입력으로 하는 제2논리곱 수단(603B), 및 상기 제3 및 제4D플립플롭(600B,601B)의 출력을 입력으로 하는 제2논리합 수단(602B)을 구비한 제2단 반주기 이동수단(6B), 및 상기 제2논리합 수단(602B)의 출력을 데이터 입력으로 하고 상기 동상 클럭 펄스를 클럭 입력으로 하는 제5D플립플롭(600C), 상기 제2논리합 수단(602B)의 출력을 데이터 입력으로 하고 상기 역상 클럭 펄스를 클럭 입력으로 하는 제6D플립플롭(601C), 상기 제5 및 제6D플립플롭(600C,601C)의 출력을 입력으로하고 출력을 상기 제5 및 제6D플립플롭(600C,601C)의 클리어단자의 입력으로 하는 제3논리곱 수단(603C), 및 상기 제5 및 제6D플립플롭(600C,601C)의 출력을 입력으로 하는 제3논리합수단(602C)을 구비한 제3단 반주기 이동수단(6C)을 포함하는 것을 특징으로 하는 CMI/NRZ 복호기.
- 제1항에 있어서, 상기 CMI/NRZ 복호수단(7)은 상기 상승천이 검출2단 반주기 이동수단(5)의 입출력(RR2)과 하강 천이 검출3단 반주기 이동수단(6)의 입출력(RR1)을 입력으로 하는 제1부정 논리합 수단(703), 상기 상승 천이 검출 2단 반주기 수단(5)의 출력(FR0,FR1)과 상기 상승 천이 검출2단 반주기 이동수단(5)의 입출력(RR2)을 압력으로 하는 제2부정 논리합 수단(704), 상기 제1 및 제2 부정 논리합 수단(703,704)의 출력을 입력으로 하는 논리합 수단(705), 상기 논리합 수단(705)의 출력을 데이터 입력으로 하고 상기 동상 클럭 펄스를 클럭 입력으로 하는 제1D플립플롭(700), 상기 논리합 수단(705)의 출력을 데이터 입력으로 하고 상기 역상 클럭 펄스를 클럭 입력으로 하는 제2D플립플롭(701), 상기 제1 및 제2D플립플롭(700,701)의 출력을 입력으로 하는 제3부정 논리합 수단(706), 및 상기 제3부정 논리합 수단(706)의 출력을 데이터 입력으로 하고 상기 동상 클럭 펄스를 클럭 입력으로 하는 제3D플립플롭(702)을 구비하는 것을 특징으로 하는 CMI/NRZ 복호기.
- 제1항에 있어서, 상기 부호위반 검출수단(8)은, 상기 클럭 펄스 반주기 기준 펄스 발생수단(4)의 출력(RR0)과 상기 상승 천이 검출2단 반주기 이동수단(5)의 출력(RR1,RR2)과 상기 하강 천이 검출 3단 반주기 이동수단(6)의 출력(FR0,FR1,FR2)을 입력으로 하는 부정 논리합 수단(803), 상기 부정 논리합 수단(803)의 출력을 데이터 입력으로 하고 상기 동상 클럭 펄스를 클럭 입력으로 하는 제1D플립플롭(800), 상기 부정 논리합 수단(803)의 출력을 데이터 입력으로 하고 상기 클럭 펄스를 클럭 입력으로 하는 제2D플립플롭(801), 상기 제1 및 제2D플립플롭(800,801)의 출력을 입력으로 하는 논리합 수단(804), 및 상기 논리합 수단(804)의 출력을 데이터 입력으로 하고 상기 동상 클럭 펄스를 클럭 입력으로 하는 제3D플립플롭(802)을 구비하는 것을 특징으로 하는 CMI/NRZ 복호기.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910012427A KR930007652B1 (ko) | 1991-07-19 | 1991-07-19 | Cmi데이터 비트동기를 위한 위상검출기와 연동되어 동작하는 cmi/nrz복호기 |
JP3346990A JP2730819B2 (ja) | 1991-07-19 | 1991-12-27 | 位相比較およびcmi/nrz復号装置 |
US07/915,115 US5248969A (en) | 1991-07-19 | 1992-07-17 | Phase comparing and CMI/NRZ decoding apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910012427A KR930007652B1 (ko) | 1991-07-19 | 1991-07-19 | Cmi데이터 비트동기를 위한 위상검출기와 연동되어 동작하는 cmi/nrz복호기 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930003571A KR930003571A (ko) | 1993-02-24 |
KR930007652B1 true KR930007652B1 (ko) | 1993-08-14 |
Family
ID=19317562
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910012427A Expired - Lifetime KR930007652B1 (ko) | 1991-07-19 | 1991-07-19 | Cmi데이터 비트동기를 위한 위상검출기와 연동되어 동작하는 cmi/nrz복호기 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5248969A (ko) |
JP (1) | JP2730819B2 (ko) |
KR (1) | KR930007652B1 (ko) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0714190A3 (de) * | 1994-11-25 | 1998-08-12 | Siemens Aktiengesellschaft | Schaltungsanordnung zur Rückgewinnung des Taktes aus einem CMI-codierten Signal |
KR0153952B1 (ko) * | 1995-12-16 | 1998-11-16 | 양승택 | 고속 디지털 데이터 리타이밍 장치 |
SE9701805L (sv) * | 1997-05-15 | 1998-11-16 | Ericsson Telefon Ab L M | Fasadetektoranordning |
US6246348B1 (en) | 2000-02-23 | 2001-06-12 | The United States Of America As Represented By The National Security Agency | Device for converting multiple signal types to NRZ format with automatic self-test |
JP2002019518A (ja) | 2000-07-04 | 2002-01-23 | Anden | 車両用方向指示灯制御装置 |
US6680679B2 (en) | 2002-03-01 | 2004-01-20 | Anritsu Company | Method and apparatus for electrical conversion of non-return to zero encoded signal to return to zero encoded signal |
US7505541B1 (en) * | 2003-01-17 | 2009-03-17 | Xilinx, Inc. | NRZ/PAM-4/PRML triple mode phase and data detector |
US6956923B1 (en) * | 2003-01-17 | 2005-10-18 | Xilinx, Inc. | High speed phase detector architecture |
ES2291599T3 (es) * | 2003-06-24 | 2008-03-01 | Chauvin Arnoux | Procedimiento y dispositivo de identificacion del sentido de rotacion de dos fases de un sistema de tension trifasico. |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2432246A1 (fr) * | 1978-07-26 | 1980-02-22 | Cit Alcatel | Procede et circuit de decodage d'un signal binaire code en cmi |
DE3171263D1 (en) * | 1980-12-12 | 1985-08-08 | Philips Electronic Associated | Phase sensitive detector |
US4400667A (en) * | 1981-01-12 | 1983-08-23 | Sangamo Weston, Inc. | Phase tolerant bit synchronizer for digital signals |
DE3302761A1 (de) * | 1983-01-27 | 1984-08-02 | Siemens AG, 1000 Berlin und 8000 München | Cmi-decoder |
US4873524A (en) * | 1987-03-27 | 1989-10-10 | At&T And Philips At&T Philips Telecommunications B.V. | Decoding unit for CMI-encoded signals |
JPH088561B2 (ja) * | 1988-04-20 | 1996-01-29 | 株式会社日立製作所 | Cmiブロック同期方法 |
US5056118A (en) * | 1989-05-16 | 1991-10-08 | Rockwell International Corporation | Method and apparatus for clock and data recovery with high jitter tolerance |
KR920005364B1 (ko) * | 1989-12-12 | 1992-07-02 | 한국전기통신공사 | Nrz/cmi(ii) 부호 변환장치 |
-
1991
- 1991-07-19 KR KR1019910012427A patent/KR930007652B1/ko not_active Expired - Lifetime
- 1991-12-27 JP JP3346990A patent/JP2730819B2/ja not_active Expired - Lifetime
-
1992
- 1992-07-17 US US07/915,115 patent/US5248969A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US5248969A (en) | 1993-09-28 |
KR930003571A (ko) | 1993-02-24 |
JPH0529947A (ja) | 1993-02-05 |
JP2730819B2 (ja) | 1998-03-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7844021B2 (en) | Method and apparatus for clock skew calibration in a clock and data recovery system using multiphase sampling | |
US8442173B2 (en) | Apparatus and method for clock and data recovery | |
Yu et al. | A 6.5–12.5-Gb/s half-rate single-loop all-digital referenceless CDR in 28-nm CMOS | |
US20090110136A1 (en) | Bang-bang phase detector with sub-rate clock | |
US6480049B2 (en) | Multiphase clock generator | |
US7170964B2 (en) | Transition insensitive timing recovery method and apparatus | |
KR930007652B1 (ko) | Cmi데이터 비트동기를 위한 위상검출기와 연동되어 동작하는 cmi/nrz복호기 | |
JP2004507963A (ja) | データ・アイ・トラッキングを用いたデータ復元 | |
JP2002281007A (ja) | 信号発生回路、クロック復元回路、検証回路、データ同期回路およびデータ復元回路 | |
JP3508412B2 (ja) | データ復号回路、電圧制御発振回路、データ復号装置及び電子機器 | |
JP3000334B2 (ja) | デジタル・デコード装置及び方法 | |
US9542354B2 (en) | Generating a parallel data signal by converting serial data of a serial data signal to parallel data | |
CN103490775A (zh) | 基于双环结构的时钟数据恢复控制器 | |
US5430772A (en) | Bit synchronizer for NRZ data | |
US8442174B2 (en) | Apparatus and method for rotational frequency detection | |
EP1474900A2 (en) | Cmi signal timing recovery | |
KR950002298B1 (ko) | 씨엠아이(cmi) 데이터 비트동기를 위한 위상비교 및 씨엠아이/엔알지(cmi/nrz) 복호장치 | |
US6148038A (en) | Circuit for detecting and decoding phase encoded digital serial data | |
US7212048B2 (en) | Multiple phase detection for delay loops | |
US20050057314A1 (en) | Device and method for detecting phase difference and PLL using the same | |
JPH0629836A (ja) | 定利得フェーズロックループ | |
US7103131B1 (en) | System and method for half-rate clock phase detection | |
CN1711691B (zh) | 具有均衡自动调节相位线路的锁相环 | |
US20040146131A1 (en) | Phase detector | |
US10833681B1 (en) | Data recovery technique for time interleaved receiver in presence of transmitter pulse width distortion |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19910719 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19910719 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 19930525 Patent event code: PE09021S01D |
|
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
Comment text: Decision on Publication of Application Patent event code: PG16051S01I Patent event date: 19930722 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19931108 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19931218 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19931218 End annual number: 3 Start annual number: 1 |
|
PR1001 | Payment of annual fee |
Payment date: 19960710 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 19970605 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 19980616 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 19990630 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20000731 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20010724 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20020730 Start annual number: 10 End annual number: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20030728 Start annual number: 11 End annual number: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20040730 Start annual number: 12 End annual number: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20050801 Start annual number: 13 End annual number: 13 |
|
PR1001 | Payment of annual fee |
Payment date: 20060804 Start annual number: 14 End annual number: 14 |
|
PR1001 | Payment of annual fee |
Payment date: 20070710 Start annual number: 15 End annual number: 15 |
|
PR1001 | Payment of annual fee |
Payment date: 20080704 Start annual number: 16 End annual number: 16 |
|
PR1001 | Payment of annual fee |
Payment date: 20090709 Start annual number: 17 End annual number: 17 |
|
FPAY | Annual fee payment |
Payment date: 20100729 Year of fee payment: 18 |
|
PR1001 | Payment of annual fee |
Payment date: 20100729 Start annual number: 18 End annual number: 18 |
|
EXPY | Expiration of term | ||
PC1801 | Expiration of term |