[go: up one dir, main page]

KR900006566B1 - Pcm 신호 기록 및 재생 장치 - Google Patents

Pcm 신호 기록 및 재생 장치 Download PDF

Info

Publication number
KR900006566B1
KR900006566B1 KR1019860005739A KR860005739A KR900006566B1 KR 900006566 B1 KR900006566 B1 KR 900006566B1 KR 1019860005739 A KR1019860005739 A KR 1019860005739A KR 860005739 A KR860005739 A KR 860005739A KR 900006566 B1 KR900006566 B1 KR 900006566B1
Authority
KR
South Korea
Prior art keywords
pcm signal
error correction
circuit
correction code
recording
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
KR1019860005739A
Other languages
English (en)
Other versions
KR870001579A (ko
Inventor
히로오 오까모또
히로유끼 기무라
시게루 야마자끼
다까하루 노구찌
마사하루 고바야시
Original Assignee
가부시끼가이샤 히다찌세이사꾸쇼
미다 가쓰시게
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시끼가이샤 히다찌세이사꾸쇼, 미다 가쓰시게 filed Critical 가부시끼가이샤 히다찌세이사꾸쇼
Publication of KR870001579A publication Critical patent/KR870001579A/ko
Application granted granted Critical
Publication of KR900006566B1 publication Critical patent/KR900006566B1/ko
Expired legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/02Analogue recording or reproducing
    • G11B20/08Pulse-modulation recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1806Pulse code modulation systems for audio signals
    • G11B20/1809Pulse code modulation systems for audio signals by interleaving
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/86Re-recording, i.e. transcribing information from one magnetisable record carrier on to one or more similar or dissimilar record carriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Digital Magnetic Recording (AREA)

Abstract

내용 없음.

Description

PCM 신호 기록 및 재생 장치
제1도는 본 발명의 1실시예에 따른 PCM 신호 기록 및 재생 장치의 회로도.
제2도는 자기 테이프상의 기록 패턴의 예.
제3도는 종래의 기술에 따른 재생 동작의 타이밍도.
제4도는제1도의 회로에 있어서의 타이밍도.
제5도는 본 발명의 다른 실시예에 따른 PCM 신호 기록 및 재생 장치의 회로도.
제6도는 제5도의 회로에 있어서의 타이밍도.
제7도는 D/A변환기 출력의 타이밍도.
제8도(a)와 제8도(b)는 2배속 복사동안의 아날로그 신호의 파형도.
본 발명은 PCM 신호 기록 및 재생, 특히 PCM 신호의 복사에 적합한 PCM 신호 기록 및 재생 장치에관한 것이다.
PCM 신호 기록 및 재생 장치에 있어서, 회전 헤드를 사용해서 PCM 신호를 자기 테이프에 기록하는 회전 헤드형 PCM 기록 장치가 1984년 1월 27일에 일본국 특허 공재 공보(소)59-16111호에 개시되었다(1982년 7월 19일에 일본국 특허 출원번호 57-125505) 이 경우, 회전 헤드형 PCM 기륵 창치에 다수의 회전헤드, 예를 들어 2개가 사용된다고 하면, 이 2개의 헤드는 회전 부재위에서 360도/2=180도씩 떨어진 각도로고정된다. 자기 테이프는 회전 부재의 원주둘레에 180도 보다 작은 각도, 예를 들어 90도 정도로 비스듬이 감겨진다. 그리고, 회전 부재가 회전하여 자기 테이프를 한 방향으로 주행시킨다.
그러면, PCM 신호가 자기 테이프의 길이 방향에 비스듬이 된 방향으로 2개의 헤드를 교대로 사용해서 한 트랙씩 차례로 기록되거나, 자기 테이프에 기록되어 있는 PCM 신호가 2개의 헤드에 의해 재생하게 된다.
이 형태의 PCM 기록 장치는 고충실도의 음성 신호를 기록, 재생할 수 있고, 여러번 복사를 해도 신호의 질이 나빠지지 않는다는 장점을 갖고 있다. 그러나, 기존의 PCM 기록 장치는 일본국 특허 공개 공보(소)59-16111호의 경우에서 처럼, 하나의 자기 테이프만 사용해서 기록 및 재생을 한다. 그러므로, 기록된 PCM 신호를 복사하는 데는, 자기 테이프에 기록된 PCM 신호를 재생하기 위한 것과 재생된 PCM 신호를 다른 자기 테이프에 기록하기 위한 것, 즉 모두 2개의 PCM 기록 장치가 필요했었다.
또, 2배속 복사 같은 고속 복사가 고려되지 않았었다.
제2도는 종래의 회전 헤드형의 PCM 기록 장치에 의해 기록된 자기 테이프상의 기록 패턴의 예를 나타낸다.
(1)은 통상의 자기 테이프를 나타내고,(30)은 1블럭을 나타낸다. 1트랙은 다수개의 블럭, 예를 들어 동기신호(31), PCM 신호와 블럭 번호에 관한 신호와 제어 신호(32), PCM 신호와 에러 정정 부호(33)(에러정정 부호는 에러를 정정하기 위한 것으로, 이후에는 패리티라 한다)를 포함하는 128개의 블럭으로 구성된다. 1블럭 데이터의 포맷은 일본국 특허 공재 공보(소)59-16111호에 기재되어 있다.
제3도는 제2도에서와 같이 기록된 PCM 신호를 재생하는 타이밍도이다. 일본국 특허 공개 공보(소)59-16111호에 기재된 회전 헤드형의 PCM 기록 장치에 있어서, 2개의 회전 헤드가 앞서 설명한 것처럼 회전할 때 마다 2트랙의 PCM 신호가 재생된다. 재생된 PCM 신호는 RAM 등의 메모리 회로에 일시적으로저장된 후, 에러 정정을 하고, 아날로그 신호로 변환되어 출력된다. 재생된 PCM 신호를 복사하려면, 에러정정후의 PCM 신호가 앞서 설명한 RAM과 같은 다른 메모리 회로에 일단 저장되고, 제2도에서 부호(33)으로 나타낸 패리티(에러 정정 부호)가 추가된다.
그리고, 패리티와 함께 PCM 신호가 변조 회로로 전달되고, 다른 회전 헤드를 사용해서 다른 자기 테이프에 기록된다.
이에 다르면, 기존의 창치가 고가로 된다는 문제가 생긴다.
이외에 고속 복사의 경우에는 재생 에러 정정 및 기록이 고속으로 실행되어야 하므로, 신호 처리 회로와 기록 회로가 고속으로 동작해야 한다. 예를 들어, 2배속 복사의 경우에는 PCM 신호의 재생이나 에러 정정에 각기 절반의 시간이 요구된다. 또, 기록시에도 메모리 회로나 신호 처리회로가 2배 또는 그 이상으로 동작해야 한다. 특히 에러 정정의 경우에는, 메모리 회로로 부터의 데이터를 에러 정정 회로에 입력시키고,에러 정정된 데이터를 다른 메모리에 라이트해야 하므로, RAM을 수 없이 액세스 해야 하고, 이에 따라 에러 정정을 짧은 시간내에 실행해야 한다는 문제점이 있었다.
본 발명의 목적은 값이 비교적 싼 PCM 신호를 복사할 수 있는 PCM 신호 기록 및 재생 장치를 제공하는 데 있다.
본 발명의 특징은 2개의 메모리 회로(RAM)가 사용되는 것이다. 2개의 메모리 회로 중의 하나를 사용하여 PCM 신호를 리드 및 라이트하는 동안, 다른 메모리 회로에 저장되어 있는 PCM 신호가 에러 정정된다. 앞쪽에 말한 메모리 회로에 대한 라이트가 끝날 때, 2개의 메모리 회로가 교환되어, 뒤쪽의 메모리 회로에 저장되어 있는 에러 정정된 PCM 신호가 리드된다 그러면, 리드된 에러 정정 PCM 신호는 다른 자기 테이프에 기록되어지게 되므로, 기록시에 값비싼 패리티 추가 회로가 필요 없어져서, 값싸게 복사를 할수 있게 된다. 또한, 메모리 회로를 고속으로 액세스 하지 않고도 고속 복사가 가능해진다.
본 발명의 1실시예를 제1도를 참조하여 설명한다.
제1도에 도시된 회로에서, 제1의 자기 테이프(1)에 기록된 PCM 신호는 제2의 자기 테이프(2)로 복사된다.
제1의 회전 헤드(3)에는 회전 부재(3a)의 원둘레에 2개의 자기 헤드(3b) 및 (3c)가 180도 떨어져서 장착되어 있다. 자기 테이프(1)은 회전 부재(3a)의 원둘레에 90도의 각도 범위로 비스듬이 감겨져서, 2개의 자기 헤드(3b)와 (3c)에 교대로 접촉하게 되어 있다. 제1의 회전 헤드(3)과 마찬가지로 제2의 회전 헤드(4)에도 회전 부재(4a)에 180도 각도로 떨어쳐서 장착되어 있는 2개의 자기 헤드(4b)와 (4c)가 있다. 자기 테이프(2)는 회전 부재(4a)의 원둘레에 90도의 각도 범위로 비스듬이 감겨서, 2개의 자기 헤드(4b)와 (4c)와 교대로 접촉하게 되어 있다. 이외의 회로 소자로는 재생용 증폭기(5), 기록용 증폭기(6), 기록/재생 회로(7), 스위칭 회로(8)과 (9), RAM(10)과 (11), 에러 정정 회로(12)와 타이밍 제어 회로(13)이 있다.
재생 동작의 경우에는, 제1의 회전 헤드(3)에 의해 제1의 자기 테이프(1)에서 재생된 신호가 증폭되고,파형이 동화되고, 재생용 중폭기(5)에 의해 디지탈 신호로 변환된다. 이 디지탈 신호는 복조 회로(15)와 동기 신호 검출회로(16)에 입력된다. 복조 회로(15)는 재생용 증폭기(5)에서 출력된 재생 신호에서 PCM 신호와 패리티를 복조한다. 동기 신호 검출 회로(16)은 재생된 신호에서의 동기신호를 검출한다. 라이트 어드레스 발생회로(17)은 동기 신호 검출 회로(16)에 의해 검출된 동기 신호와 PCM 신호를 복조하는 복조 회로(15)에 의해 복조된 제어 신호 및 블럭 변호에 따라서, RAM(10)이나 RAM(11)의 PCM 신호의 패리티가 라이트 되는 영역을 지시하는 어드레스를 발생한다. 복조 회로(15)에서 복조된 PCM 신호와 패리티는발생된 어드레스에 따라서 제1의 메모리 회로 RAM(10)이나 제2의 메모리 회로 RAM(11)에 라이트 된다. 재생된 신호의 제어 신호는 제어 신호 검출 회로(18)에 의해 검출되어 이 회로에 일시적으로 저장된다.
기록 동작에 있어서, 변조 회로(20)은 리드 어드레스 발생회로(21)에서 발생된 어드레스에 따라서 RAM(10) 또는 RAM(11)에서 리드된 PCM 신호와 패리티를 변조하고,제어신호 검출 회로(18)에 저장된 제어신호도 변조한다. 동기 신호 발생 회로(19)에서 발생된 동기 신호와 함께 변조된 신호는 게2의 회전 헤드(4)에 의해 제2의 자기 테이프에 기록된다. RAM(10)과 (11)에 대한 입출력 스위칭 조작을 위해 버퍼(22)가 사용되고, RAM(10)과 (11)의 어드레스를 스위칭하기 위해 멀티플렉서(23)이 사용된다
에러 정정 동작에서는 에러 정정 어드레스 발생 회로(25)에서 발생된 어드레스에 따라서 RAM(10)이나 RAM(11)에서 리드된 PCM 신호와 패리티가 에러 정정을 실행하도록 스위칭 회로(9)를 거쳐 에러 검출 정정 회로(24)에 입력된다. 에러 정정된 PCM 신호와 패리티는 RAM(10)이나 RAM(11)에 다시 라이트되는것으로서 에러 정정을 완료하게 된다.타이잉 제어 회로(13)은 스위칭 회로(8) 및 (9)와 RAM(10)과 (11)의 스위칭 타이밍 즉, 기록, 재생, 에러 정정의 스위칭 타이밍을 제어하기 위한 것이다.
자기 테이프(1)에 기록된 PCM 신호를 자기 테이프(2)로 복사하는 동작에 있어서, 자기 테이프(1)에서 재생된 신호는 RAM(10)이나 RAM(11)에 저장된 후 에러 정정된다.
그러면, 정정된 신호가 RAM(10)이나 RAM(11)에서 다시 리드되어 자기 테이프(2)에 기록된다. 이 경우에, RAM(10)과 (11)을 리드/라이트와 에러 정정에 교대로 사용하므로서, RAM과 관련 회로의 액세스속도가 낮추어질 수 있게 된다 또, 기록/재생용의 회로가 단지 한 세트만 필요하므로, 회로의 크기가 크지않아도 된다. 특히, 에러 정정 동안 정정된 패리티가 유지되어 있으므로, 새로 패리티를 생성시키지 않고,유지되어 있는 패리티를 사용하여 복사를 실행할 수 있다.
RAM과 관련 회로의 동작 타이밍을 제4도를 참조하여 설명한다.
앞서 설명한 것 처럼, 회전 헤드가 한번(360도) 회전할 때 마다 두 트랙의 PCM 신호가 재생된다. 회전헤드에 자기 테이프가 감기는 각도가 90도 이므로, 한 회전의 1/4인 90도마다 한 트랙의 PCM 신호가 재생된다·스위칭 회로(8)과 (9)는 180도 단위의 타이밍에 따라 RAM(10)과 (11)로의 데이터 입력/출력과 어드레스를 스위칭 하기 위한 것으로서, 타이밍 제어 회로(13)에 의해 제어된다
타이밍 제어 회로(13) 자체는 일본국 특허 공개 공보(소)59-16111호에 개시된 것으로 알려져 있다. 예를들어, 클럭 발생기로 부터의 클럭이 출력이 ROM으로 공급되는 어드레스 카운터로 공급된다. ROM의 출력은, 회전 헤드(3)의 180도 회전 기간과 회전 헤드(4)의 180도 회전 기간 사이의 상태가 30Hz로 반전된다.본 실시예에서는 상기 단전 신호가 RAM 스위칭 신호로서 사용된다.
RAM 스위칭 신호에 따라서, 스위칭 회로(8)과 (9) 중의 하나가 RAM(l0)을 선택하면, 스위칭 회로(8)과 (9) 중의 다른 회로는 RAM(11)을 선택한다.
타이밍 a에서 1트랙 데이터가 자기 테이프로 부터 재생되는 동안, 스위칭 회로(8)이 RAM(10)을 선택했다고 가정한다. 재생된 PCM 신호와 패리티는 RAM(10)내에 라이트된다. 재생된 신호가 라이트된 후, 스위칭 회로(8)과 (9)가 교환된다. 즉, 스위칭 회로(9)가 이때 RAM(10)을 선택해서 타이밍 ba에서 라이트된 PCM 신호를 타이밍 b와 c에서 패리티를 사용하여 에러 정정하게 된다.
이 기간에, 스위칭 회로(8)은 RAM(11)을 선택하여 타이밍 b에서 에러 정정되어 RAM(11)에 저장된PCM 신호와 패리티를 리드하여 변조 회로(20)을 통해서 자기 테이프(2)에 기록한다. 타이밍 c에서 자기테이프(1)에서 재생된 PCM 신호와 패리티를 RAM(11)에 라이트한다.
타이밍 d에서는 스위칭 회로(8)과 (9)가 다시교환되고, 스위칭 회로(8)이 RAM(10
)을 선택한다. 그러면, 타이밍 b와 c에 에러 정정된 PCM 신호와 패리티가 복조 회로(20)을 거쳐서 제2의 자기 테이프(2)에기록된다.
이 기간 동안에, 스위칭 회로(9)가 RAM(11)을 선택하고, RAM(11)에 저장된 PCM 신호는 에러 정정된다.
앞에서 설명한 바와 같이, RAM(10)과 RAM(l1)을 기록/재생과 에러 정정 사이로 스위칭하는 것에 의해 각 RAM을 기록/재생이나 에러 정정을 위해 액세스하므로서, 액세스 속도를 높이지 않고 복사를 실행할 수 있다. 또, 액세스 속도를 높이면, 고속 복사도 가능하다. 예를 들어, 재생된 신호의 전송 속도가 1MBPS(매가 바이트/sec, 기록시에도 같은 속도로 가정한다)라고 가정하고, RAM의 액세스 속도를 2MHz이상으로 하면 2배속 복사가 가능하게 된다. 에러 정정을 위해 하나의 에러 정정은 180도 회전 동안에 실행되어야 한다 그러므로, RAM의 액세스가 기록/재생시의 액세스 속도와 같이 실행되면 에러 정정이 가능하다.
PCM 신호의 기록/재생의 타이밍에 있어서, 회전 헤드(3)과 (4)의 각도 위상은 재생과 기록이 교대로 실행될 수 있도록 제어된다. 특히, RAM 스위칭 신호가 앞에서 설명한 것 처럼 타이잉 제어회로(13)의 ROM에서 얻어지지만, 기록 서보 기준 신호와 재생 서보 기준 신호가 본 실시예에서는 ROM에서 얻어지게하여도 된다. 따라서, ROM의 내용을 약간 변경하므로서 회전 헤드(3)과 (4)를 기록/재생용으로 교대로 사용하는 상기 기준 신호를 얻을 수 있게 된다.
본 발명의 다른 실시예를 제5도를 참조하여 설명한다. 제5도에 도시한 회로에 있어서, 복사 조작중에 음향의 형태로 PCM 신호를 출력시키게 해주는 회로가 제1도에 도시한 PCM 신호 기록 및 재생 장치에 추가되어 있다.
이외에 D/A 어드레스 발생 회로(40), 멀티플렉서(41), 래치 회로(42), D/A변환기(43)이 포함되어 있다
제1도의 RAM(10)과 RAM(11)의 용량은 1트랙분의 PCM 신호와 패리티를 저장할 수 있을 정도면 된다. 그러나, 제5도의 회로에서는, RAM(10)과 RAM(11)의 용량이 2트랙분의 PCM 신호와 패리티를 저장할 수 있을 만큼이어야 한다.
RAM과 관련 회로의 동작 타이밍을 제6도를 참조하여 설명한다. 기록/재생과 에러 정정의 타이밍은 제4도의 경우와 같지만, 본 실시예에서는 RAM(10)과 RAM(11)의 메모리 영역이 두 영역으로 나누어져서 교대로 사용되어 진다. 예를 들어, 타이밍 e에서 RAM(10)의 제1영역에 라이트와 리드가 실행되면, 타이밍 g에서 RAM(10)의 제1영역에 라이트와 리드가 실행된다. 에러 정정은 RAM(10)으로의 라이트 조작이 끝나자 마자 실행된다. 특히, 타이잉 e에서 RAM(10)의 제1영역에 라이트 된 PCM 신호와 패러티는 타이밍 f에서 에러 정정된다. 그리고, 뒤이어 타이밍 i에서 정정된 PCM 신호와 패리티가 리드되어 기록된다.
D/A 변환기(43)으로의 PCM 신호의 출력은 스위칭 회로(9)에 의해서 선택된 RAM 즉, 에러 정정이 실행되었던 RAM에서 실행된다. RAM의 제l영역에서 에러 정정이 실행되는 동안, 같은 RAM의 제2영역에 저장된 PCM 신호가 D/A 변환기(43)으로 출력된다.교대해서, 에러 정정이 제2영역에서 실행되는 동안, 제1영역에 저장된 PCM 신호가 D/A 변환기(43)으로 출력된다. 결과적으로, 예를 들어 타이밍 e에서 라이트된 PCM 신호가 타이밍 f에서 에러 정정되어 타이밍 h에서 D/A 변환기(43)으로 출력되고, 타이밍 i에서 리드되어 기록된다. 이와 같이, 에러 정정된 PCM 신호는 PCM 신호가 음향 신호 형태로 출력되도록 리드되기 전에 D/A 변환기(43)으로 출력될 수 있다.
제7도는 D/A 변환기(43)으로의 PCM 신호의 타이밍을 도시한 것이다. PCM 신호의 샘플링 주파수가48KHz 정도이므로, PCM 신호는 에러 정정 기간들 사이에 출력될 수 있다. 여기서 PCM 신호는 48KHz로 샘플링 된 2채널 신호이고, RAM의 액세스 속도는 3.072MHz(48k×64)라고 가정한다. 그러면, D/A변환기(43)으로의 PCM 신호의 출력 타이밍은 RAM 액세스의 32슬롯마다 한번씩 하여도 된다. 예를 들어,32슬롯 중의 4슬롯 동안에 PCM 신호가 D/A 변환기(43)으로 출력되고, 한편으로는 에러 정정 회로(12)에서의 입력/출력 동작이 남은 28슬롯 동안에 실행되어 진다. 4슬롯 동안에, PCM 신호를 D/A 변환기(43)으로 출력시키기 위해서 멀티플렉서(41)은 D/A 어드레스 발생 회로(40)을 선택하고, RAM(10)이나 RAM(11)의 어드레스를 입력시키도록 하여 PCM 신호가 D/A 변환기(43)으로 출력되게 한다. 남은 28슬롯 동안에는 멀티플렉서(41)이 에러 정정 회로(12)를 선택해서, PCM 신호와 패리티를 RAM(10)이나 (11)에 입력또는 출력시키도록 한다. D/A 어드레스 발생 회로(40)에서 발생된 어드레스에 따라 RAM(10)이나 RAM(11)에서 리드된 PCM 신호는 래치 회로(42)에 저장되었다가 D/A 변환기(43)에 입력되어 아날로그 신호로 변환되어 출력 단자(44)로 출력되어 진다.
이상과 같이, PCM 신호가 복사 동작중에 음향의 형태로 출력되게 할 수 있다. 명백히, PCM 신호가 고속 복사 중에 음향의 형태로 출력될 수 있다.
제8도(a)와 제8도(b)에서는 2배속 복사 동안에 출력 음향의 파형을 도시한 것이다. 제8도(a)에서는타이밍 e에서 h까지 동안에 D/A 변환기(43)에서 출력된 PCM 신호의 파형을 나타낸다. PCM 신호에 대응하는 아날로그 신호를 얻기 위해서는, D/A 변환기의 변환기간을 2배로 해서,2배의 주파수로 하면, 보통속도의 복사에서와 같은 주파수가 되어 통상의 음향 같이 되도록 할 필요가 있다. 이런 관점에서, 제8도(b)에 나타낸 것 처럼, 각 타이밍의 PCM 신호의 앞쪽 절반을 각 타이밍에서 샘플링해서 얻은 새 PCM 신호를 보통의 재생과 같은 변환기간에서 아날로그 신호로 변환시킬 필요가 있다.
이 아날로그 신호로 2배속 복사 중에 음향의 주파수가 높아지지 않고 음향이 출력되게 할 수 있게 된다. 에러 정정과 음향 출력 동안, 에러 정정이 실행되거나 에러가 정정 불가능한 것임을 나타대기 위한 플래그를 PCM 신호에 추가할 필요가 있다. 이런 목적으로, RAM(10)이나 RAM(11)에 마련된 특정 영역이나,에러 정정 회로(12)에 마련된 메모리 회로내에 플래그를 저장할 수 있다.

Claims (5)

  1. 회전 헤드를 사용하여 자기 테이프(1) 상에 PCM 신호와 PCM 신호에 부가된 에러 정정 부호를 기록하고, PCM 신호와 에러 정정 부호(33)을 재생하는 PCM 신호 기록 및 재생 장치에 있어서, 제1 및 제2의 회전 헤드(3,4), 제1 및 제2의 자기 테이프(1,2), 상기 제1의 회전 헤드(3)을 사용해서 상기 제l의 자기 테이프(1)에 기록된 제1의 PCM 신호와 에러 정정 부호를 재생하는 재생 회로(15,16,17), 상기 제2의 회전 헤드(4)를 사용하여 상기 제1의 PCM 신호와 에러 정정 부호를 상기 제2의 자기 테이프(2)에 기록하는 기록 회로(19,20,21), 상기 제1의 에러 정정 부호를 사용하여 상기 제l의 PCM 신호를 에러정정하는 에러 정정회로(12), 제1 및 제2의 메모리 호로(10,11), 상기 제2의 메모리 회로(11)을 선택하여 상기 제1의 메모리 회로(10)에 저장된 제1의 PCM 신호와 에러 정정 부호를 리드하여 상기 기록 회로로 출력시키도록 하고, 상기 제1의 PCM 신호와 에러 정정 부호를 리드하여 출력시킨 후, 상기 재생 회로에서 재생된 제2의 PCM 신호와 에러 정정 부호를 함께 라이트시키도록 하는 제1의 제어회로(8,9)와 상기 제1의 제어 회로가 상기 제1의 메모리 회로(10)을 선택하는동안에 상기 제2의 메모리 회로(11)을 선택하여 상기 제2의 메모리 회로(11)에 이미 저장되어 있는 제2의 PCM 신호와 에러 정정 부호를 상기 에러 정정 회로(12)에 인가되도록 하고, 상기 제2의 에러 정정 부호에 따라서 상기 제2의 PCM 신호를 에러 정정하도록 하는 제2의 제어 회로(8,9)를 포함하는 PCM 신호 기록 재생 장치.
  2. 특허청구의 범위 제1항에 있어서, 상기 제1의 제어 회로는 상기 제2의 PCM 신호와 에러 정정 부호가 상기 제1의 메모리 회로에 라이트된 후, 상기 제2의 메모리 회로를 선택하여 제2의 메모리 회로에 저장된 상기 정정된 PCM 신호와 에러 정정 부호를 리드하여 상기 기록 회로로 출력시키고, 상기 제2의 에러 정정 부호가 상기 제1의 메모리 회로에 라이트되고, 정정된 PCM 신호와 에러 정정 부호를 리드하여출력한 후, 상기 재생회로에서 재생된 제3의 PCM 신호와 에러 정정 부호가 라이트되도록 하고, 상기 제1의 제어 회로가 동작하는 동안, 상기 제 2 의 제어 회로는 상기 제 1의 메모리 회로를 선택하여 상기 제 1의 메모리 회로에 이미 저장되어 있는 제2의 PCM 신호와 에러 정정 부호를 상기 에러 정정 회로에 연결시켜 주고, 상기 제2의 PCM 신호를 상기 제2의 에러 정정 부호에 따라 에러 정정하도록 하는 PCM 신호 기록 재생 장치.
  3. 특허청구의 범위 제1항에 있어서, 상기 제1 및 제2의 회전 헤드(3,4)의 각각은 회전 부재(3a,4a)에 장착된 다수의 자기 헤드(3b,3c,4b,4c)를 갖고, 각각의 자기 헤드가 같은 각도로 떨어져 있고, 상기 제1 및 제2의 자기 테이프(1,2)의 각각이 상기 같은 각도보다 작은 각도 범위로 상기 회전 부재의 원둘레에 경사져서 감겨지고, 상기 다수의 자기 헤드에 교대로 접촉할 수 있는 PCM 신호 기록 재생 장치.
  4. 특허청구의 범위 제3항에 있어서, 상기 다수의 자기 헤드(3b,3c,4b,4c)는 상기 회전 부재에 장착된 2개의 자기 헤드이고 서로 180도로 떨어져 있고, 자기 테이프(l,2)의 각각은 90도로 회전 부재(3a,4a)의 원둘레에 경사져서 감겨지고, 상기 2개의 자기 헤드에 교대로 접촉할 수 있는 PCM 신호 기록 재생 장치.
  5. 특허청구의 범위 제1항에 있어서, 상기 회전 헤드의 각각은 회전 부재에 180도 떨어져서 장착된 2개의 자기 헤드를 갖고, 상기 자기 테이프의 각각이 상기 회전 부재의 원둘레에 90도 정도로 경사져서 감겨지고, 상기 2개의 자기 헤드에 교대로 접촉할 수 있고, 상기 제1의 제어 회로는 상기 제2의 PCM 신호와 에러정정 부호가 상기 제1의 메모리 회로에 라이트된 후, 상기 제2의 메모리 피로를 선택하여 상기 제2의 메모리 회로에 저장된 상기 정정된 PCM 신호와 에러 정정 부호를 리드하여 상기 기록 회로로 출력시키고, 상기 정정된 PCM 신호와 에러 정정 부호를 리드하여 출력한 후, 상기 재생 회로에서 재생된 제3의PCM 신호와 에러 정정 부호가 라이트되도록 하고, 상기 제1의 제어 회로가 동작하는 동안, 상기 제2의 제어 회로는 상기 제1의 메모리 회로를 선택하여 상기 제l의 메모리 회로에 이미 저장되어 있는 상기 제2의 PCM 신호와 에러 정정 부호를 상기 에러 정정 회로에 연결시켜 주고, 상기 제2의 PCM 신호를 상기 제2의 에러 정정 부호에 따라 에러 정정하도록 하는 PCM 신호 기록 재생 장치.
KR1019860005739A 1985-07-19 1986-07-16 Pcm 신호 기록 및 재생 장치 Expired KR900006566B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP158124 1985-07-19
JP60158124A JPS6220180A (ja) 1985-07-19 1985-07-19 Pcm信号記録再生装置
JP60-158124 1985-07-19

Publications (2)

Publication Number Publication Date
KR870001579A KR870001579A (ko) 1987-03-14
KR900006566B1 true KR900006566B1 (ko) 1990-09-13

Family

ID=15664816

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860005739A Expired KR900006566B1 (ko) 1985-07-19 1986-07-16 Pcm 신호 기록 및 재생 장치

Country Status (5)

Country Link
US (1) US4758902A (ko)
EP (1) EP0209141B1 (ko)
JP (1) JPS6220180A (ko)
KR (1) KR900006566B1 (ko)
DE (1) DE3667739D1 (ko)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6278779A (ja) * 1985-10-02 1987-04-11 Hitachi Ltd Pcm信号記録再生装置
JPH0650870Y2 (ja) * 1986-09-19 1994-12-21 パイオニア株式会社 情報記録再生装置
JPS6390007A (ja) * 1986-10-02 1988-04-20 Victor Co Of Japan Ltd 回転ヘツド式デイジタル信号記録再生装置
US4833549A (en) * 1987-01-07 1989-05-23 Casio Computer Co., Ltd. Digital audio tape record/play-back system for recording/playing back character data together with digital audio data
EP0297539B1 (en) * 1987-06-30 1993-09-01 Kabushiki Kaisha Toshiba Recording control apparatus
DE3889804T2 (de) * 1987-08-12 1994-09-08 Hitachi Ltd Gerät zur Aufnahme/Wiedergabe von PCM-Signalen.
US4872070A (en) * 1987-09-11 1989-10-03 Electro Sound, Inc. System and method for high speed video tape reproduction
US4866543A (en) * 1987-09-11 1989-09-12 Electro Sound, Inc. Multiple slave video tape reproduction system
JPS6489678A (en) * 1987-09-30 1989-04-04 Hitachi Ltd Signal processing system
US4975835A (en) * 1987-10-30 1990-12-04 Casio Computer Co., Ltd. Variable length data processing apparatus for consecutively processing variable-length data responsive to one instruction
US4899230A (en) * 1987-12-22 1990-02-06 Idb Corporation Taped data copying utilizing multiple addressable memories
US4928280A (en) * 1988-04-29 1990-05-22 International Business Machines Corporation Fast processor for multi-bit error correction codes
US5187589A (en) * 1988-07-28 1993-02-16 Pioneer Electronic Corporation Multiprogram video tape recording and reproducing device
US5793547A (en) * 1989-10-02 1998-08-11 Canon Kabushiki Kaisha Information signal reproducing apparatus with signal correcting function
DE69030944T2 (de) * 1989-11-14 1998-02-05 Matsushita Electric Ind Co Ltd Bandwiedergabegerät
NL9001039A (nl) * 1990-05-01 1991-12-02 Philips Nv Inrichting voor het verkrijgen van voorbespeelde digitale muziekkassettes.
IT1243715B (it) * 1990-08-31 1994-06-21 Bernardino Bernardini Dispositivo elettronico per la duplicazione veloce di nastri magnetici
JP3120533B2 (ja) * 1992-02-12 2000-12-25 ソニー株式会社 画像認識度改善回路
DE69229440T2 (de) * 1992-03-10 1999-10-07 Hewlett-Packard Ltd., Bracknell Datenspeichergerät
JP3433811B2 (ja) * 1992-09-30 2003-08-04 ソニー株式会社 デイスク複製装置
JPH06162743A (ja) * 1992-11-13 1994-06-10 Sony Corp 光学式ディスク再生装置と光学式ディスク再生方法
JP3340783B2 (ja) * 1993-03-24 2002-11-05 富士通株式会社 ディスク制御装置
US5699370A (en) * 1994-02-17 1997-12-16 Hitachi, Ltd. Information recording and reproduction apparatus to be controlled by temporal information
US5515387A (en) * 1994-12-12 1996-05-07 Trw Inc. Signal independent pulse code modulation data enhancer and associated method

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54137204A (en) * 1978-04-17 1979-10-24 Sony Corp Digital signal transmission method
JPS57132486A (en) * 1981-02-10 1982-08-16 Sony Corp Magnetic recorder and reproducer
JPS58143410A (ja) * 1982-02-18 1983-08-26 Sony Corp ビデオテ−プのコピ−方法
JPS58179913A (ja) * 1982-04-15 1983-10-21 Sony Corp オ−デイオ信号の記録装置
JPS591611A (ja) * 1982-06-28 1984-01-07 Nisshin Steel Co Ltd 製鋼炉ダストの処理法
JPS5916111A (ja) * 1982-07-19 1984-01-27 Sony Corp Pcm信号の記録再生装置
JPS59119519A (ja) * 1982-12-27 1984-07-10 Sony Corp Pcm信号の記録装置
JPS59124010A (ja) * 1982-12-29 1984-07-18 Sony Corp Pcm信号の記録方法
US4628373A (en) * 1983-06-10 1986-12-09 Hitachi, Ltd. Rotating head type magnetic record/reproduce apparatus
JPS6015826A (ja) * 1983-07-06 1985-01-26 Mitsubishi Electric Corp 画像録画再生装置
JPH0634314B2 (ja) * 1983-12-22 1994-05-02 松下電器産業株式会社 映像信号記録再生装置

Also Published As

Publication number Publication date
US4758902A (en) 1988-07-19
EP0209141A2 (en) 1987-01-21
JPS6220180A (ja) 1987-01-28
KR870001579A (ko) 1987-03-14
EP0209141B1 (en) 1989-12-20
DE3667739D1 (de) 1990-01-25
EP0209141A3 (en) 1987-07-22

Similar Documents

Publication Publication Date Title
KR900006566B1 (ko) Pcm 신호 기록 및 재생 장치
JPS6240780B2 (ko)
JP2574744B2 (ja) Pcm信号記録再生装置
KR850006958A (ko) 로터리 헤드 방식의 pcm 기록 및 재생 방법과 그 시스템
JPH0429127B2 (ko)
JPH0357527B2 (ko)
JP2969682B2 (ja) 磁気記録再生装置
JPH0520788A (ja) 磁気再生装置
JPH0661154B2 (ja) Pcm信号記録装置
JPS6278779A (ja) Pcm信号記録再生装置
JP2542831B2 (ja) 回転ヘッド型記録再生装置
JPH0782713B2 (ja) Pcm信号記録再生装置及び再生装置
JPH0697543B2 (ja) Pcmデ−タの記録装置
JPS613368A (ja) Vtr装置におけるデジタル音声信号の可変速再生方法
JPS59110012A (ja) Pcm信号記録方式
JP2616420B2 (ja) 磁気再生装置
JP2620947B2 (ja) ビデオ信号記録及び再生装置
JPS62183060A (ja) デイジタル信号記録再生装置
JPH0782712B2 (ja) ディジタル信号記録再生装置
JPH03137873A (ja) デジタルデータ記録/再生装置
JPH0377590B2 (ko)
JPS61229275A (ja) ディジタル信号処理装置
JPH03137874A (ja) デジタルデータ記録/再生装置
JPS61246903A (ja) ヘリカルスキヤン磁気記録再生装置
JPH028392B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

St.27 status event code: A-0-1-A10-A12-nap-PA0109

PA0201 Request for examination

St.27 status event code: A-1-2-D10-D11-exm-PA0201

R17-X000 Change to representative recorded

St.27 status event code: A-3-3-R10-R17-oth-X000

PG1501 Laying open of application

St.27 status event code: A-1-1-Q10-Q12-nap-PG1501

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

St.27 status event code: A-1-2-D10-D21-exm-PE0902

P11-X000 Amendment of application requested

St.27 status event code: A-2-2-P10-P11-nap-X000

P13-X000 Application amended

St.27 status event code: A-2-2-P10-P13-nap-X000

G160 Decision to publish patent application
PG1605 Publication of application before grant of patent

St.27 status event code: A-2-2-Q10-Q13-nap-PG1605

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

St.27 status event code: A-1-2-D10-D22-exm-PE0701

GRNT Written decision to grant
PR0701 Registration of establishment

St.27 status event code: A-2-4-F10-F11-exm-PR0701

PR1002 Payment of registration fee

St.27 status event code: A-2-2-U10-U11-oth-PR1002

Fee payment year number: 1

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 4

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 5

FPAY Annual fee payment

Payment date: 19950720

Year of fee payment: 6

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 6

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

St.27 status event code: A-4-4-U10-U13-oth-PC1903

Not in force date: 19960914

Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

PC1903 Unpaid annual fee

St.27 status event code: N-4-6-H10-H13-oth-PC1903

Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

Not in force date: 19960914

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R13-asn-PN2301

St.27 status event code: A-5-5-R10-R11-asn-PN2301

R18-X000 Changes to party contact information recorded

St.27 status event code: A-5-5-R10-R18-oth-X000

P22-X000 Classification modified

St.27 status event code: A-4-4-P10-P22-nap-X000