KR890008700A - 원-타임 프로그램 가능 메모리 및 장치와 마이크로컴퓨터 - Google Patents
원-타임 프로그램 가능 메모리 및 장치와 마이크로컴퓨터 Download PDFInfo
- Publication number
- KR890008700A KR890008700A KR1019880014807A KR880014807A KR890008700A KR 890008700 A KR890008700 A KR 890008700A KR 1019880014807 A KR1019880014807 A KR 1019880014807A KR 880014807 A KR880014807 A KR 880014807A KR 890008700 A KR890008700 A KR 890008700A
- Authority
- KR
- South Korea
- Prior art keywords
- cell
- programmed
- threshold voltage
- threshold
- reading
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/50—Marginal testing, e.g. race, voltage or current testing
- G11C29/50004—Marginal testing, e.g. race, voltage or current testing of threshold voltage
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/14—Circuits for erasing electrically, e.g. erase voltage switching circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/18—Auxiliary circuits, e.g. for writing into memory
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/50—Marginal testing, e.g. race, voltage or current testing
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2201/00—Indexing scheme relating to error detection, to error correction, and to monitoring
- G06F2201/81—Threshold
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Read Only Memory (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
Description
Claims (3)
- 공지된 범위내로 변화할 수 있는 역치 전압을 가진 셀과, 상기 메모리의 최대치 공급 전압 이상의 값에 상기 셀의 상기 역치 전압을 증가하기 위한 프로그래밍 수단과, 상기 메모리가 패키지된 후, 상기 셀의 상기 역치가 감소 되지 않는 점 및 개선된 점에서, 상기 셀의 상기 역치 전압이 실제 공급 전압 이하 여부를 결정하기 위한 판독 수단을 구비한 원-타임 프로그램 가능 메모리에 있어서, 상기 공지된 범위보다 적은 증가로 상기 역치 전압을 증가하는데 사용가능한 상기 프로그래밍 수단과, 상기 역치 전압이 상기 실제공급 전압으로부터 대체적으로 상이한 값 이하 여부를 결정하는데 사용가능한 상기 판독 수단을 구비하고, 그로써, 상기 프로그래밍 수단과 상기 판독 수단은 상기 역치 전압이 상기 메모리의 최소치 공급 전압 이상의 상기 역치 전압을 증가함이 없이 증가될 수 있는 것을 확증하는데 사용된 것을 특징으로 하는 원-타임 프로그램 가능 메모리.
- VDDmin내지 VDDmax의 범위내로 공급 전압을 수신하기 위한 수단과, 변화할 수 있는 역치 전압을 가진 셀, 여기서 상기 셀은 상기 변화할 수 있는 역치가 VDDmin이하 일 때 제거되고 상기 변화할 수 있는 역치가 VDDmax이상 일 때 프로그램되며, 상기 셀은 프로그램 되거나 제거된, 개선된 여부를 검출하기 위한 판독하는 수단을 구비한 원-타임 프로그램 가능 메모리 장치에 있어서, 상기 프로그램 되고 제거된 상태 사이의 차이점보다 적은 증가로 상기 변화할 수 있는 역치를 증가하기 위한 한계 프로그래밍 수단과, 상기 셀이 가장가리에 프로그램된 여부를 결정하기 위한 한계 판독하는 수단을 구비하며, 여기서 상기 한계 판독하는 수단은 상기 판독하는 수단이 제거되므로서 상기 셀을 검출한 역치 전압으로 상기 셀의 가장자리에 프로그램된 상태를 검출할 수 있는 것을 특징으로 하는 원-타임 프로그램 가능 메모리 장치.
- VDDmin 내지 VDDmax 의 범위내로 공급 전압을 수신하기 위한 수단과, 프로그래밍 전압을 수신하기 위한 수단과, 변화할 수 있는 역치 전압을 가진 셀과, 여기서 상기 셀은 상기 변화할 수 있는 역치가 VDDmin이하일 때 제거되고 상기 변화할 수 있는 역치가 VDDmax이상일 때 프로그램되며, VDDmax이상의 값에 상기 변화할 수 있는 역치 전압을 증가하기 위한 프로그래밍 수단과, 상기 셀이 프로그램 되거나 제거된, 개선된여부를 검출하기 위한 판독 수단을 포함한 원-타임 프로그램 가능 메모리 장치를 구비한 마이크로 컴퓨터에 있어서, 상기 프로그램되고 제거된 상태 사이의 차이점보다 적은 증가로 상기 변화할 수있는 역치를 증가하기 위한 한계 프로그래밍 수단과, 상기 셀이 가장자리에 프로그램된 여부를 결정하기 위한 한계 판독 수단을 구비하며, 여기서 상기 한계 판독하는 수단은 상기 판독하는 수단이 제거되므로서 상기 셀을 검출하는 역치 전압으로 상기 셀의 가장자리에 프로그램된 상태를 검출할 수 있는 것을 특징으로 하는 마이크로컴퓨터.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US07/119,528 US4809231A (en) | 1987-11-12 | 1987-11-12 | Method and apparatus for post-packaging testing of one-time programmable memories |
US119,528 | 1987-11-12 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR890008700A true KR890008700A (ko) | 1989-07-12 |
KR960006423B1 KR960006423B1 (ko) | 1996-05-15 |
Family
ID=22384897
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019880014807A Expired - Fee Related KR960006423B1 (ko) | 1987-11-12 | 1988-11-11 | 원-타임 프로그램 가능 메모리 및 장치와 마이크로컴퓨터 |
Country Status (6)
Country | Link |
---|---|
US (1) | US4809231A (ko) |
EP (1) | EP0315819B1 (ko) |
JP (1) | JP2858250B2 (ko) |
KR (1) | KR960006423B1 (ko) |
DE (1) | DE3850743T2 (ko) |
HK (1) | HK1000389A1 (ko) |
Families Citing this family (49)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5142495A (en) * | 1989-03-10 | 1992-08-25 | Intel Corporation | Variable load for margin mode |
US7447069B1 (en) | 1989-04-13 | 2008-11-04 | Sandisk Corporation | Flash EEprom system |
US5172338B1 (en) * | 1989-04-13 | 1997-07-08 | Sandisk Corp | Multi-state eeprom read and write circuits and techniques |
EP0675502B1 (en) | 1989-04-13 | 2005-05-25 | SanDisk Corporation | Multiple sector erase flash EEPROM system |
US5086501A (en) * | 1989-04-17 | 1992-02-04 | Motorola, Inc. | Computing system with selective operating voltage and bus speed |
US5218705A (en) * | 1989-04-17 | 1993-06-08 | Motorola, Inc. | Pager receiver with selective operating voltage and reduced power consumption |
JPH0369096A (ja) * | 1989-08-08 | 1991-03-25 | Nec Ic Microcomput Syst Ltd | 紫外線消去型prom回路 |
JPH03229955A (ja) * | 1990-02-01 | 1991-10-11 | Hitachi Ltd | マイクロコンピュータ制御装置 |
JP2533221B2 (ja) * | 1990-05-11 | 1996-09-11 | 株式会社東芝 | ダイナミック型ランダムアクセスメモリ |
US5265099A (en) * | 1991-02-28 | 1993-11-23 | Feinstein David Y | Method for heating dynamic memory units whereby |
GB2253489B (en) * | 1991-03-06 | 1995-06-07 | Motorola Inc | Programmable read only memory |
JP3080743B2 (ja) * | 1991-12-27 | 2000-08-28 | 日本電気株式会社 | 不揮発性半導体記憶装置 |
US6222762B1 (en) * | 1992-01-14 | 2001-04-24 | Sandisk Corporation | Multi-state memory |
US5878269A (en) * | 1992-03-27 | 1999-03-02 | National Semiconductor Corporation | High speed processor for operation at reduced operating voltage |
US5657332A (en) * | 1992-05-20 | 1997-08-12 | Sandisk Corporation | Soft errors handling in EEPROM devices |
US5532962A (en) * | 1992-05-20 | 1996-07-02 | Sandisk Corporation | Soft errors handling in EEPROM devices |
US5452251A (en) * | 1992-12-03 | 1995-09-19 | Fujitsu Limited | Semiconductor memory device for selecting and deselecting blocks of word lines |
TW243531B (ko) * | 1993-09-03 | 1995-03-21 | Motorola Inc | |
US6438718B1 (en) * | 1994-06-15 | 2002-08-20 | Texas Instruments Incorporated | Wordline stress mode arrangement a storage cell initialization scheme test time reduction burn-in elimination |
US5870407A (en) * | 1996-05-24 | 1999-02-09 | Advanced Micro Devices, Inc. | Method of screening memory cells at room temperature that would be rejected during hot temperature programming tests |
US5909449A (en) * | 1997-09-08 | 1999-06-01 | Invox Technology | Multibit-per-cell non-volatile memory with error detection and correction |
US5912836A (en) * | 1997-12-01 | 1999-06-15 | Amic Technology, Inc. | Circuit for detecting both charge gain and charge loss properties in a non-volatile memory array |
US6407953B1 (en) | 2001-02-02 | 2002-06-18 | Matrix Semiconductor, Inc. | Memory array organization and related test method particularly well suited for integrated circuits having write-once memory arrays |
US6574158B1 (en) * | 2001-09-27 | 2003-06-03 | Cypress Semiconductor Corp. | Method and system for measuring threshold of EPROM cells |
US6768685B1 (en) | 2001-11-16 | 2004-07-27 | Mtrix Semiconductor, Inc. | Integrated circuit memory array with fast test mode utilizing multiple word line selection and method therefor |
US6842381B2 (en) * | 2002-01-25 | 2005-01-11 | Taiwan Semiconductor Manufacturing Co. | Method of marginal erasure for the testing of flash memories |
US7177183B2 (en) | 2003-09-30 | 2007-02-13 | Sandisk 3D Llc | Multiple twin cell non-volatile memory array and logic block structure and method therefor |
US7173852B2 (en) * | 2003-10-03 | 2007-02-06 | Sandisk Corporation | Corrected data storage and handling methods |
US7012835B2 (en) * | 2003-10-03 | 2006-03-14 | Sandisk Corporation | Flash memory data correction and scrub techniques |
US7395404B2 (en) * | 2004-12-16 | 2008-07-01 | Sandisk Corporation | Cluster auto-alignment for storing addressable data packets in a non-volatile memory array |
US7315916B2 (en) * | 2004-12-16 | 2008-01-01 | Sandisk Corporation | Scratch pad block |
US7716538B2 (en) * | 2006-09-27 | 2010-05-11 | Sandisk Corporation | Memory with cell population distribution assisted read margining |
US7886204B2 (en) * | 2006-09-27 | 2011-02-08 | Sandisk Corporation | Methods of cell population distribution assisted read margining |
DE102006059743B4 (de) * | 2006-12-18 | 2010-04-29 | Qimonda Ag | Verfahren zum Trimmen eines Parameters eines Halbleiter-Bauelements |
US7573773B2 (en) * | 2007-03-28 | 2009-08-11 | Sandisk Corporation | Flash memory with data refresh triggered by controlled scrub data reads |
US7477547B2 (en) * | 2007-03-28 | 2009-01-13 | Sandisk Corporation | Flash memory refresh techniques triggered by controlled scrub data reads |
US8472270B2 (en) | 2010-07-23 | 2013-06-25 | Analog Devices, Inc. | Apparatus and method for testing one-time-programmable memory |
WO2012012720A1 (en) | 2010-07-23 | 2012-01-26 | Analog Devices, Inc. | Built-in self test for one-time-programmable memory |
US8576648B2 (en) * | 2011-11-09 | 2013-11-05 | Silicon Storage Technology, Inc. | Method of testing data retention of a non-volatile memory cell having a floating gate |
US8687421B2 (en) | 2011-11-21 | 2014-04-01 | Sandisk Technologies Inc. | Scrub techniques for use with dynamic read |
US9230689B2 (en) | 2014-03-17 | 2016-01-05 | Sandisk Technologies Inc. | Finding read disturbs on non-volatile memories |
US9552171B2 (en) | 2014-10-29 | 2017-01-24 | Sandisk Technologies Llc | Read scrub with adaptive counter management |
US9978456B2 (en) | 2014-11-17 | 2018-05-22 | Sandisk Technologies Llc | Techniques for reducing read disturb in partially written blocks of non-volatile memory |
US9349479B1 (en) | 2014-11-18 | 2016-05-24 | Sandisk Technologies Inc. | Boundary word line operation in nonvolatile memory |
US9449700B2 (en) | 2015-02-13 | 2016-09-20 | Sandisk Technologies Llc | Boundary word line search and open block read methods with reduced read disturb |
US9653154B2 (en) | 2015-09-21 | 2017-05-16 | Sandisk Technologies Llc | Write abort detection for multi-state memories |
US9798481B1 (en) * | 2016-06-15 | 2017-10-24 | Winbond Electronics Corp. | Memory system includes a memory controller coupled to a non-volatile memory array configured to provide special write operation to write data in the non-volatile memory array before a board mount operation is applied and provde a regular write operation after a board mount operation is applied |
CN113517018B (zh) * | 2020-04-10 | 2024-04-12 | 华邦电子股份有限公司 | 存储器装置的测试方法 |
US11164649B1 (en) | 2020-04-20 | 2021-11-02 | Winbond Electronics Corp. | Test method for memory device |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4301535A (en) * | 1979-07-02 | 1981-11-17 | Mostek Corporation | Programmable read only memory integrated circuit with bit-check and deprogramming modes and methods for programming and testing said circuit |
JPS56130891A (en) * | 1980-03-13 | 1981-10-14 | Nec Corp | Write-in device for programmable read only memory |
JPH0799640B2 (ja) * | 1985-02-08 | 1995-10-25 | 株式会社日立製作所 | 半導体記憶装置の検査方法 |
US4740925A (en) * | 1985-10-15 | 1988-04-26 | Texas Instruments Incorporated | Extra row for testing programmability and speed of ROMS |
JPS62114200A (ja) * | 1985-11-13 | 1987-05-25 | Mitsubishi Electric Corp | 半導体メモリ装置 |
US4718042A (en) * | 1985-12-23 | 1988-01-05 | Ncr Corporation | Non-destructive method and circuit to determine the programmability of a one time programmable device |
JP2660697B2 (ja) * | 1987-09-02 | 1997-10-08 | 株式会社日立製作所 | 不揮発性記憶素子の書き込み方法 |
-
1987
- 1987-11-12 US US07/119,528 patent/US4809231A/en not_active Expired - Lifetime
-
1988
- 1988-10-24 EP EP88117675A patent/EP0315819B1/en not_active Expired - Lifetime
- 1988-10-24 DE DE3850743T patent/DE3850743T2/de not_active Expired - Fee Related
- 1988-11-02 JP JP27635488A patent/JP2858250B2/ja not_active Expired - Lifetime
- 1988-11-11 KR KR1019880014807A patent/KR960006423B1/ko not_active Expired - Fee Related
-
1997
- 1997-10-21 HK HK97101989A patent/HK1000389A1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
JPH01151099A (ja) | 1989-06-13 |
JP2858250B2 (ja) | 1999-02-17 |
EP0315819B1 (en) | 1994-07-20 |
US4809231A (en) | 1989-02-28 |
DE3850743T2 (de) | 1995-02-02 |
EP0315819A3 (en) | 1990-12-27 |
EP0315819A2 (en) | 1989-05-17 |
DE3850743D1 (de) | 1994-08-25 |
KR960006423B1 (ko) | 1996-05-15 |
HK1000389A1 (en) | 1998-03-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR890008700A (ko) | 원-타임 프로그램 가능 메모리 및 장치와 마이크로컴퓨터 | |
US5187392A (en) | Programmable logic device with limited signal swing | |
KR930007279B1 (ko) | 더미비트선을 갖춘 반도체 메모리장치 | |
KR910003677A (ko) | 프로그래머블 반도체 메모리 장치 | |
KR920018766A (ko) | 불휘발성 반도체 기억장치 | |
KR900019039A (ko) | 반도체기억장치 | |
KR900005440A (ko) | 메모리 | |
KR880011813A (ko) | 기억셀을 테스트하기 위한 회로배열 및 상기 회로배열을 사용한 테스트방법 | |
KR940018871A (ko) | 어드레스 천이 검출 회로를 구비한 비휘발성 반도체 메모리 | |
KR900006979A (ko) | 반도체 기억장치 | |
KR920010625A (ko) | 반도체 집적회로 및 반도체 기억장치 | |
KR880014574A (ko) | 기준 셋팅회로 | |
KR870002589A (ko) | 센스증폭기와 프로그래밍회로 각각에 독립으로 칼럼 트랜스퍼 게이트 트랜지스터 그롤을 갖게한 반도체 기억장치 | |
KR920702533A (ko) | 초기화 셋팅 회로와 이것을 이용한 반도체 메모리 장치 | |
KR950020704A (ko) | 반도체 메모리 장치 | |
KR870001596A (ko) | 반도체 기억장치 | |
KR910006997A (ko) | 기생용량에 의해 야기된 오동작을 방지하기 위한 eprom의 디코더 회로 | |
KR100430608B1 (ko) | 반도체기억장치 | |
KR920022301A (ko) | 반도체 기억장치 | |
JPS5577088A (en) | Nonvolatile semiconductor memory unit | |
KR910003815A (ko) | 불휘발성 반도체 메모리장치 | |
KR930008870A (ko) | 피롬 아이씨(prom ic) | |
KR900005467A (ko) | 불휘발성 반도체기억장치 | |
KR850006119A (ko) | 랜덤 억세스 메모리 | |
KR870011622A (ko) | 판독 전용 메모리(read only memory) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
A201 | Request for examination | ||
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
St.27 status event code: A-2-2-Q10-Q13-nap-PG1605 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20000412 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20010516 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20010516 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
P22-X000 | Classification modified |
St.27 status event code: A-4-4-P10-P22-nap-X000 |