KR840006104A - 디지탈 신호 코링회로 - Google Patents
디지탈 신호 코링회로 Download PDFInfo
- Publication number
- KR840006104A KR840006104A KR1019830004440A KR830004440A KR840006104A KR 840006104 A KR840006104 A KR 840006104A KR 1019830004440 A KR1019830004440 A KR 1019830004440A KR 830004440 A KR830004440 A KR 830004440A KR 840006104 A KR840006104 A KR 840006104A
- Authority
- KR
- South Korea
- Prior art keywords
- digital signal
- digital
- signal
- value
- supplying
- Prior art date
Links
- 230000004044 response Effects 0.000 claims 1
- 230000009466 transformation Effects 0.000 claims 1
- 230000001131 transforming effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/24—Systems for the transmission of television signals using pulse code modulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B14/00—Transmission systems not characterised by the medium used for transmission
- H04B14/02—Transmission systems not characterised by the medium used for transmission characterised by the use of pulse modulation
- H04B14/04—Transmission systems not characterised by the medium used for transmission characterised by the use of pulse modulation using pulse code modulation
- H04B14/046—Systems or methods for reducing noise or bandwidth
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- Computer Networks & Wireless Communication (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- Computer Hardware Design (AREA)
- Picture Signal Circuits (AREA)
- Studio Circuits (AREA)
- Dc Digital Transmission (AREA)
- Error Detection And Correction (AREA)
- Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
- Analogue/Digital Conversion (AREA)
- Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
Abstract
Description
Claims (15)
- 디지탈 입력 신호의 전원과 입력 디지탈 신호가 디지탈 값의 범위를 벗어나는 정도를 나타내는 디지탈 신호(RDS)를 발생하기 위한 비교수단을 구비한 디지탈 신호 코링장치에 있어서, 디지탈 값의 상기범위의 변경된 경계선을 결정하는 값을 지닌 제1(UR) 및 제2(UR) 디지탈 기준신호의 전원(40),(42)과 디지탈 값의 상기 범위의 경계선을 변경하기 위한 디지탈신호에 응답하는 변형수단(44),(46)과 상기 디지탈신호에 응답하는 출력디지탈 신호를 발생하기 위한 수단(30),(32),(34)을 구비하는 것을 특징으로 하는 디지탈 신호 코링회로.
- 제1항의 장치에 있어서, 상기 변형수단(44),(46)이 상기 디지탈신호(RDS)와 디지탈 값이 상기 범위의 변경된 경계선(UTS,LTS)을 결정하도록 상기 제1(UR) 및 제2(UR) 디지탈 기준신호를 조합하기 위한 조합수단(44),(46)을 구비하는 것을 특징으로 하는 디지탈 신호코링 회로.
- 제1항의 장치에 있어서, 발생하기 위한 상기 수단이 디지탈 신호를 기억하기 위한 기억수단(32)과 상기 디지탈 신호(RDS)와 상기 기억 수단에 기억된 디지탈 신호를 합하기 위한 수단(30)과 상기 기억수단에 합해진 디지탈 신호를 기억하기 위한 수단(34)을 구비하는 것을 특징으로 하는 디지탈 신호 코링회로.
- 제3항의 장치에 있어서, 발생하기 위한 상기 수단은 상기 출력 디지탈 신호(CS)인 상기 기억 수단에 기억된 합해진 디지탈 신호를 공급하는 것을 특징으로 하는 디지탈 신호 코링회로.
- 제1항의 장치에 있어서, 상기 비교수단은 디지탈 값의 상기 범위의 변경된 상단(UTS)및 하단(LTS)경계선을 나타내는 값과 상기 입력 디지탈 신호를 비교하기 위한 제1(20) 및 제2(22) 비교기와 상기 입력 디지탈 신호를 발생하는 상기 제1비교기와 상기 입력 디지탈 신호가 변경된 하단 경계선 값보다 적을 때 상기 디지탈 신호(RDS)를 발생하는 상기 제2비교기를 구비하는것을 특징으로 하는 디지탈 신호 코링회로.
- 제5항의 장치에 있어서, 상기 출력 디지탈 신호(CS″)인 변경된 상단 경계선 값(UTS)를 공급하기 위한 상기 제1 비교기(20)에 의해 발생된 상기 디지탈 신호(UDS),(LDS)에 응답하고 상기 출력 디지탈 신호인 변경된 하단 경계선 값(LDS)를 공급하기 위한 상기 제2비교기(22)에 의해 발생된 상기 디지탈 신호에 응답하는 신호선택 수단(82),(84),(86),(88)을 구비하는 것을 특징으로 하는 디지탈 신호 코링회로.
- 제1항의 장치에 있어서, 또 다른것은 디지탈 신호를 기억하기 위한 기억수단 (32)을 구비하고 있는 발생하는 상기 수단(30,32,34)과 제1(UTS)및 제2 (LTS) 디지탈임계 신호를 발생하기 위하여 상기 기억수단에 기억된 디지탈 신호와 상기 제1 (UR) 및 제2(LR)디지탈기준 신호를 조합하기 위한 수단(44),(46)을 구비하는 상기 변형 수단(44),(46)과 상기 입력 디지탈 신호 및 상기 제1 및 제2 디지탈 임계 신호와 상기 제1과 제2디지탈 임계 신호값 간의 신호값 범위를 벗어나는 상기 입력디지탈 신호에 의해 값과 감지를 나타내는 상기 디지탈 신호(RDS)를 가지는 상기 비교수단(20),(22),(24)과 상기 디지탈 신호와 상기 기억된 디지탈 신호를 합하기 위한 수단(30)과 상기 기억수단에서 합해진 디지탈 신호(CS)를 기억하는 수단을 구비하고 있는 발생을 위한 상기 수단을 구비하는 것을 특징으로 하는 디지탈 신호 코링회로.
- 제7항의 장치에 있어서, 상기 비교수단은 상기 입력 디지탈 신호의 값이 상기 제1디지탈 임계신호(UTS)값 이상일 때 정(+)차 디지탈 신호를 공급하는 제1비교기 수단(20)과 상기 입력 디지탈의 값이 상기 제2디지탈 임계신호(LTS)의 값보다 적을 때 부(-)차 디지탈 신호를 공급하는 제2비교기 수단(22)을 구비하는 것을 특징으로 하는 디지탈 신호 코링회로.
- 제8항의 장치에 있어서, 상기 비교수단은 상기 정(+)차 디지탈 신호(RDS)및 부(-)차 디지탈 신호(LSD)와 상기 디지탈 신호(RDS)를 공급하기 위하여 결합되는 가산기(24)를 구비하는 것을 특징으로 하는 디지탈 신호 코링회로.
- 제8항의 장치에 있어서, 상기 제1및 제2비교기는 차신호를 공급하기 위한 감산기(50),(60)와 상기 정(+)차 디지탈 신호 및 부(-)차 디지탈 신호를 공급하는 상기 차신호의 부호에 응답하는 게이팅수단(56),(66)을 구비하는 것을 특징으로 하는 디지탈 신호 코링회로.
- 제7항의 장치에 있어서, 상기 코어된 디지탈 신호는 상기 기억되고 합해진 디지탈 신호(CS)를 공급하는 것을 특징으로 하는 디지탈 신호 코링회로.
- 제7항의 장치에 있어서, 또 다른 것은 예정된 값을 가진 디지탈신호를 공급하는 수단(80)과 상기 디지탈 신호와 예정된 값 디지탈 신호를 비교하는 수단 (82),(84)과 상기 코어된 디지탈 신호(CS″)가 되는 상기 제1및 제2디지탈 임계 신호중 하나를 선택적으로 공급하고 비교하는 상기 수단에 응답하는 수단(86),(88)을 구비하는 것을 특징으로 하는 디지탈 신호 코링회로.
- 제12항의 장치에 있어서, 선택적으로 공급하는 상기 수단은 수단(86)의 출력에 상기 코어된 디지탈 신호를 발생하고 상기 제1및 제2임계 신호가 인가되어지는 제1및 제2입력을 가지고 비교를 위한 상기 수단이 상기 코어된 디지탈 신호가 되는 상기 제1및 제2 임게신호 중 하나를 선택하기 위하여 상기 배율수단을 동작하도록 연결되는 제어단자를 가지는 것을 특징으로 하는 디지탈 신호 코링회로.
- 제1항의 장치에 있어서, 상기 전원(40),(42)은 상기 제1(UR) 및 제2(LR) 기준신호를 기억하는 메모리 수단과 상기 메모리 수단에 상기 제1및 제2기준신호를 인가하는 수단(42)를 구비하는 것을 특징으로 하는 디지탈 신호 코링회로.
- ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US422,667 | 1982-09-24 | ||
US422667 | 1982-09-24 | ||
US06/422,667 US4538236A (en) | 1982-09-24 | 1982-09-24 | Adaptive digital signal coring circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
KR840006104A true KR840006104A (ko) | 1984-11-21 |
KR920004920B1 KR920004920B1 (ko) | 1992-06-22 |
Family
ID=23675863
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019830004440A KR920004920B1 (ko) | 1982-09-24 | 1983-09-22 | 디지탈 신호 코링회로 |
Country Status (12)
Country | Link |
---|---|
US (1) | US4538236A (ko) |
JP (1) | JPS5981954A (ko) |
KR (1) | KR920004920B1 (ko) |
AT (1) | AT404417B (ko) |
AU (1) | AU567689B2 (ko) |
CA (1) | CA1219645A (ko) |
DE (1) | DE3334541A1 (ko) |
ES (1) | ES8406014A1 (ko) |
FR (1) | FR2533785B1 (ko) |
GB (1) | GB2128441B (ko) |
IT (1) | IT1171089B (ko) |
MY (1) | MY8600722A (ko) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4538178A (en) * | 1983-06-24 | 1985-08-27 | Rca Corporation | Digital signal peaking apparatus with controllable peaking level |
US4646254A (en) * | 1984-10-09 | 1987-02-24 | Gte Government Systems Corporation | Noise threshold estimating method for multichannel signal processing |
US4635217A (en) * | 1984-10-09 | 1987-01-06 | Gte Government Systems Corporation | Noise threshold estimator for multichannel signal processing |
US4899221A (en) * | 1986-12-15 | 1990-02-06 | North American Philips Consumer Electronics Corp. | Television signal processing apparatus including rise time normalization and noise reduction |
US4855943A (en) * | 1987-07-24 | 1989-08-08 | Eastman Kodak Company | Method and apparatus for deaveraging a stream of averaged data |
US5119195A (en) * | 1991-01-31 | 1992-06-02 | Thomson Consumer Electronics, Inc. | Video noise reduction system employing plural frequency bands |
DE4239396C1 (de) * | 1992-11-24 | 1994-02-24 | Itt Ind Gmbh Deutsche | Verfahren zur Erzeugung eines modifizierten Videosignals |
TW297202B (ko) * | 1993-10-13 | 1997-02-01 | Rca Thomson Licensing Corp | |
US5949597A (en) * | 1996-04-24 | 1999-09-07 | Tandberg Data Storage A/S | Method and apparatus for data pulse qualification wherein the amplitude of a preceding pulse of opposite polarity is tracked |
DE10011060B4 (de) * | 2000-03-07 | 2008-02-28 | Bts Holding International B.V. | Rauschreduzierer |
KR101315413B1 (ko) * | 2007-08-27 | 2013-10-07 | 삼성전자주식회사 | 신호처리장치 및 그 제어방법 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3716726A (en) * | 1971-07-13 | 1973-02-13 | Bell Telephone Labor Inc | Center clipper |
US4118785A (en) * | 1973-10-08 | 1978-10-03 | Nippon Telegraph And Telephone Public Corporation | Method and apparatus for digital attenuation by pattern shifting |
JPS5534613B2 (ko) * | 1973-10-08 | 1980-09-08 | ||
JPS50102218A (ko) * | 1974-01-09 | 1975-08-13 | ||
US4240106A (en) * | 1976-10-14 | 1980-12-16 | Micro Consultants, Limited | Video noise reduction |
US4064530A (en) * | 1976-11-10 | 1977-12-20 | Cbs Inc. | Noise reduction system for color television |
US4305091B2 (en) * | 1977-01-31 | 1998-02-10 | J Carl Cooper | Electronics noise reducing apparatus and method |
JPS6016582B2 (ja) * | 1977-03-04 | 1985-04-26 | 日本電気株式会社 | デイジタル周波数分析装置 |
US4167749A (en) * | 1977-05-26 | 1979-09-11 | Rca Corporation | Noise reduction apparatus |
US4250458A (en) * | 1979-05-31 | 1981-02-10 | Digital Communications Corporation | Baseband DC offset detector and control circuit for DC coupled digital demodulator |
NL184298C (nl) * | 1979-07-19 | 1989-06-01 | Philips Nv | Inrichting voor verschilbeeldbepaling. |
DE3034756C2 (de) * | 1979-09-18 | 1986-09-04 | Victor Company Of Japan, Ltd., Yokohama, Kanagawa | Audiosignalverarbeitungseinrichtung |
US4303943A (en) * | 1980-03-24 | 1981-12-01 | Magnavox Government & Industrial Electronics | Adaptive enhancement of signal-to-noise ratio in television imagery |
US4422094A (en) * | 1981-11-06 | 1983-12-20 | Rca Corporation | Digital signal processor with symmetrical transfer characteristic |
US4350995A (en) * | 1981-04-20 | 1982-09-21 | Rca Corporation | Self-limiting video signal peaking circuit |
US4399460A (en) * | 1981-10-09 | 1983-08-16 | Rca Corporation | Video signal peaking control system with provision for automatic and manual control |
US4441121A (en) * | 1982-03-31 | 1984-04-03 | Rca Corporation | Adjustable coring circuit |
US4437123A (en) * | 1982-04-30 | 1984-03-13 | Rca Corporation | Dynamically controlled horizontal peaking system |
US4437124A (en) * | 1982-04-30 | 1984-03-13 | Rca Corporation | Dynamic coring circuit |
-
1982
- 1982-09-24 US US06/422,667 patent/US4538236A/en not_active Expired - Lifetime
-
1983
- 1983-09-13 CA CA000436565A patent/CA1219645A/en not_active Expired
- 1983-09-16 ES ES525659A patent/ES8406014A1/es not_active Expired
- 1983-09-16 AU AU19197/83A patent/AU567689B2/en not_active Expired
- 1983-09-21 IT IT22947/83A patent/IT1171089B/it active
- 1983-09-21 GB GB08325248A patent/GB2128441B/en not_active Expired
- 1983-09-21 JP JP58176141A patent/JPS5981954A/ja active Granted
- 1983-09-22 KR KR1019830004440A patent/KR920004920B1/ko not_active IP Right Cessation
- 1983-09-22 AT AT0338183A patent/AT404417B/de not_active IP Right Cessation
- 1983-09-23 DE DE19833334541 patent/DE3334541A1/de active Granted
- 1983-09-23 FR FR8315162A patent/FR2533785B1/fr not_active Expired
-
1986
- 1986-12-30 MY MY722/86A patent/MY8600722A/xx unknown
Also Published As
Publication number | Publication date |
---|---|
GB2128441A (en) | 1984-04-26 |
JPS5981954A (ja) | 1984-05-11 |
ATA338183A (de) | 1998-03-15 |
GB2128441B (en) | 1986-01-08 |
ES525659A0 (es) | 1984-06-16 |
JPH0422059B2 (ko) | 1992-04-15 |
ES8406014A1 (es) | 1984-06-16 |
IT1171089B (it) | 1987-06-10 |
AU1919783A (en) | 1984-03-29 |
FR2533785A1 (fr) | 1984-03-30 |
FR2533785B1 (fr) | 1986-05-23 |
DE3334541C2 (ko) | 1993-03-18 |
AU567689B2 (en) | 1987-12-03 |
IT8322947A1 (it) | 1985-03-21 |
GB8325248D0 (en) | 1983-10-26 |
MY8600722A (en) | 1986-12-31 |
IT8322947A0 (it) | 1983-09-21 |
US4538236A (en) | 1985-08-27 |
AT404417B (de) | 1998-11-25 |
DE3334541A1 (de) | 1984-03-29 |
KR920004920B1 (ko) | 1992-06-22 |
CA1219645A (en) | 1987-03-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920007336A (ko) | 디지탈 회로 | |
KR840006104A (ko) | 디지탈 신호 코링회로 | |
KR840009158A (ko) | 정보 변환방식 | |
JPS6451786A (en) | High efficiency encoder for picture signal | |
KR850001566A (ko) | 마이크로 컴퓨터 | |
JPS5746573A (en) | Picture signal processing device | |
KR840004333A (ko) | 아날로그 디지탈 변환장치 | |
KR840001020A (ko) | 아나로그 디지탈 변환회로 | |
JPS56157577A (en) | Signal procession device | |
JPS56143591A (en) | Semiconductor memory device | |
JPS57106220A (en) | Time ratio signal generating device | |
JPS54152936A (en) | Output buffer circuit | |
KR920009033A (ko) | 제어 전압이 증가함에 따라 출력이 감소하는 구분(區分)적 전류원 | |
JPS5544286A (en) | Logic circuit of current selection type | |
JPS57123729A (en) | Reference-voltage supplying circuit | |
JPS57161989A (en) | Diagram forming method using electronic computer | |
KR910013788A (ko) | 클럭 발생 장치 | |
JPS56157278A (en) | Power source | |
SU424169A1 (ru) | Устройство для возведения в степень широтно-импульсных сигналов | |
JPS57118431A (en) | Controller of digital-to-analog converter | |
JPS5661013A (en) | Modulation/demodulation circuit for digital signal | |
JPS57176585A (en) | Ram input and output circuit | |
JPS57206170A (en) | Image processor | |
JPS57203179A (en) | Initial value setting circuit for white level follower | |
JPS5577054A (en) | Speed control signal generation circuit of magnetic head |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19830922 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19880914 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 19830922 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 19910729 Patent event code: PE09021S01D |
|
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
Comment text: Decision on Publication of Application Patent event code: PG16051S01I Patent event date: 19920521 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19920921 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19921124 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19921124 End annual number: 3 Start annual number: 1 |
|
PR1001 | Payment of annual fee |
Payment date: 19950510 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 19960523 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 19970604 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 19980529 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 19990428 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20000512 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20010512 Start annual number: 10 End annual number: 10 |
|
FPAY | Annual fee payment |
Payment date: 20020605 Year of fee payment: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20020605 Start annual number: 11 End annual number: 11 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |