KR102639679B1 - 메모리 장치 및 메모리 장치의 동작방법 - Google Patents
메모리 장치 및 메모리 장치의 동작방법 Download PDFInfo
- Publication number
- KR102639679B1 KR102639679B1 KR1020180062518A KR20180062518A KR102639679B1 KR 102639679 B1 KR102639679 B1 KR 102639679B1 KR 1020180062518 A KR1020180062518 A KR 1020180062518A KR 20180062518 A KR20180062518 A KR 20180062518A KR 102639679 B1 KR102639679 B1 KR 102639679B1
- Authority
- KR
- South Korea
- Prior art keywords
- program
- temperature sensing
- memory
- temperature
- memory device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 28
- 230000015654 memory Effects 0.000 claims abstract description 270
- 238000012795 verification Methods 0.000 claims description 60
- 238000012545 processing Methods 0.000 claims description 32
- 238000010586 diagram Methods 0.000 description 24
- 239000000872 buffer Substances 0.000 description 13
- 238000004891 communication Methods 0.000 description 13
- 238000012937 correction Methods 0.000 description 13
- 230000004044 response Effects 0.000 description 12
- 238000007726 management method Methods 0.000 description 11
- 230000006870 function Effects 0.000 description 10
- 230000008569 process Effects 0.000 description 6
- 230000007257 malfunction Effects 0.000 description 5
- 230000008859 change Effects 0.000 description 4
- 238000013500 data storage Methods 0.000 description 4
- 230000007423 decrease Effects 0.000 description 4
- 230000005291 magnetic effect Effects 0.000 description 4
- 239000004065 semiconductor Substances 0.000 description 4
- 239000007787 solid Substances 0.000 description 3
- 229920001621 AMOLED Polymers 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000007774 longterm Effects 0.000 description 2
- 238000010295 mobile communication Methods 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 1
- 101000934888 Homo sapiens Succinate dehydrogenase cytochrome b560 subunit, mitochondrial Proteins 0.000 description 1
- 102100025393 Succinate dehydrogenase cytochrome b560 subunit, mitochondrial Human genes 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000005294 ferromagnetic effect Effects 0.000 description 1
- 238000007667 floating Methods 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000013507 mapping Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 230000009897 systematic effect Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 238000013519 translation Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3418—Disturbance prevention or evaluation; Refreshing of disturbed memory data
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/04—Arrangements for writing information into, or reading information out from, a digital store with means for avoiding disturbances due to temperature effects
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0614—Improving the reliability of storage systems
- G06F3/0619—Improving the reliability of storage systems in relation to data integrity, e.g. data losses, bit errors
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0653—Monitoring storage devices or systems
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3436—Arrangements for verifying correct programming or erasure
- G11C16/3454—Arrangements for verifying correct programming or for detecting overprogrammed cells
- G11C16/3459—Circuits or methods to verify correct programming of nonvolatile memory cells
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Security & Cryptography (AREA)
- Read Only Memory (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
Description
도 2는 본 발명의 실시 예에 따른 메모리 시스템에서 메모리 장치의 일 예를 개략적으로 도시한 도면이다.
도 3은 본 발명의 실시 예에 따른 메모리 장치에서 메모리 블록들의 메모리 셀 어레이 회로를 개략적으로 도시한 도면이다.
도 4는 본 발명의 실시 예에 따른 메모리 시스템에서 메모리 장치 구조를 개략적으로 도시한 도면이다.
도 5는 본 발명의 일 실시예에 따른 메모리 시스템의 구조를 개략적으로 도시한 도면이다.
도 6a 내지 6d는 본 발명의 일 실시예에 따른 메모리 시스템의 동작을 나타낸 흐름도이다.
도 7 내지 도 15는 본 발명의 실시 예에 따른 메모리 시스템을 포함하는 데이터 처리 시스템의 다른 일 예들을 개략적으로 도시한 도면이다.
Claims (20)
- 메모리 장치의 동작 방법에 있어서,
컨트롤러로부터 프로그램 커맨드, 메모리 어드레스 및 프로그램 데이터를 수신하는 단계;
내부 온도 측정을 위해 제1 온도 센싱 동작을 수행하는 단계;
상기 제1 온도 센싱 결과에 기초하여 상기 프로그램 데이터에 대한 프로그램 동작을 수행하는 단계;
내부 온도 측정을 위해 제2 온도 센싱 동작을 수행하는 단계; 및
상기 제1 및 제2 온도 센싱 결과의 차가 임계치 이상이면 상기 프로그램 동작 수행 결과에 대해 페일 처리하는 온도 비교 동작을 수행하는 단계
를 포함하는 동작 방법.
- ◈청구항 2은(는) 설정등록료 납부시 포기되었습니다.◈제1항에 있어서,
상기 제1 및 제2 온도 센싱 결과의 차가 임계치 미만이면, 상기 제1 온도 센싱 결과에 기초하여 상기 프로그램 동작 수행 결과에 대한 검증 동작을 수행하는 단계
를 더 포함하는 동작 방법.
- ◈청구항 3은(는) 설정등록료 납부시 포기되었습니다.◈제1항에 있어서,
상기 온도 비교 동작 수행 이전에, 상기 제1 온도 센싱 결과에 기초하여 상기 프로그램 동작 수행 결과에 대한 검증 동작을 수행하는 단계; 및
상기 검증 동작 수행 결과 프로그램 패스로 판정되면 상기 온도 비교 동작을 수행하는 단계
를 포함하는 동작 방법.
- ◈청구항 4은(는) 설정등록료 납부시 포기되었습니다.◈제1항에 있어서,
상기 제1 온도 센싱 결과에 기초하여 프로그램 동작을 수행하는 단계는
상기 제1 온도 센싱 결과에 기초하여 결정된 프로그램 전압을 워드라인에 인가하는 단계
를 포함하는 동작 방법.
- ◈청구항 5은(는) 설정등록료 납부시 포기되었습니다.◈제1항에 있어서,
상기 페일 처리 이후에 상기 컨트롤러로부터 새로운 메모리 어드레스를 수신하는 단계;
상기 제1 온도 센싱 동작을 다시 수행하는 단계;
상기 다시 수행된 제1 온도 센싱 결과에 기초하여 상기 프로그램 데이터에 대한 프로그램 동작을 수행하는 단계;
상기 제2 온도 센싱 동작을 다시 수행하는 단계; 및
상기 다시 수행된 제1 및 제2 온도에 기초하여 온도 비교 동작을 수행하는 단계;
를 더 포함하는 동작 방법.
- ◈청구항 6은(는) 설정등록료 납부시 포기되었습니다.◈제2항에 있어서,
상기 제1 온도 센싱 결과에 기초하여 상기 프로그램 동작 수행 결과에 대한 검증 동작을 수행하는 단계는
상기 제1 온도 센싱 결과에 기초하여 결정된 검증 전압을 워드라인에 인가하는 단계; 및
상기 검증 전압에 따라 비트라인에 흐르는 전류의 양에 따라 프로그램 패스 여부를 판단하는 단계
를 포함하는 동작 방법.
- 메모리 장치의 동작 방법에 있어서,
컨트롤러로부터 프로그램 커맨드, 메모리 어드레스 및 프로그램 데이터를 수신하는 단계;
내부 온도 측정을 위해 제1 온도 센싱 동작을 수행하는 단계;
상기 제1 온도 센싱 결과에 기초하여 컨트롤러로부터 수신한 프로그램 데이터에 대한 프로그램 동작을 수행함과 동시에 내부 온도 측정을 위해 제2 온도 센싱 동작을 수행하는 단계; 및
상기 제1 및 제2 온도 센싱 결과의 차가 임계치 이상이면 상기 프로그램 동작 수행 결과에 대해 페일 처리하는 온도 비교 동작을 수행하는 단계
를 포함하는 동작 방법.
- ◈청구항 8은(는) 설정등록료 납부시 포기되었습니다.◈제7항에 있어서,
상기 제1 및 제2 온도 센싱 결과의 차가 임계치 미만이면, 상기 제1 온도 센싱 결과에 기초하여 상기 프로그램 동작 수행 결과에 대한 검증 동작을 수행하는 단계
를 더 포함하는 동작 방법.
- ◈청구항 9은(는) 설정등록료 납부시 포기되었습니다.◈제7항에 있어서,
상기 온도 비교 동작 수행 이전에, 상기 제1 온도 센싱 결과에 기초하여 상기 프로그램 동작 수행 결과에 대한 검증 동작을 수행하는 단계; 및
상기 검증 동작 수행 결과 프로그램 패스로 판정되면 상기 온도 비교 동작을 수행하는 단계
를 포함하는 동작 방법.
- ◈청구항 10은(는) 설정등록료 납부시 포기되었습니다.◈제7항에 있어서,
상기 제1 온도 센싱 결과에 기초하여 프로그램 동작을 수행하는 단계는
상기 제1 온도 센싱 결과에 기초하여 결정된 프로그램 전압을 워드라인에 인가하는 단계
를 포함하는 동작 방법.
- ◈청구항 11은(는) 설정등록료 납부시 포기되었습니다.◈제7항에 있어서,
상기 페일 처리 이후에 상기 컨트롤러로부터 새로운 메모리 어드레스를 수신하는 단계;
상기 제1 온도 센싱 동작을 다시 수행하는 단계;
상기 다시 수행된 제1 온도 센싱 결과에 기초하여 상기 프로그램 데이터에 대한 프로그램 동작을 수행하는 단계;
상기 제2 온도 센싱 동작을 다시 수행하는 단계; 및
상기 다시 수행된 제1 및 제2 온도에 기초하여 온도 비교 동작을 수행하는 단계;
를 더 포함하는 동작 방법.
- ◈청구항 12은(는) 설정등록료 납부시 포기되었습니다.◈제8항에 있어서,
상기 제1 온도 센싱 결과에 기초하여 상기 프로그램 동작 수행 결과에 대한 검증 동작을 수행하는 단계는
상기 제1 온도 센싱 결과에 기초하여 결정된 검증 전압을 워드라인에 인가하는 단계; 및
상기 검증 전압에 따라 비트라인에 흐르는 전류의 양에 따라 프로그램 패스 여부를 판단하는 단계
를 포함하는 동작 방법.
- 메모리 장치에 있어서,
상기 메모리 장치가 컨트롤러로부터 프로그램 커맨드, 메모리 어드레스 및 프로그램 데이터를 수신하면 내부 온도 측정을 위해 제1 및 제2 온도 센싱 동작을 수행하는 온도 센서;
상기 제1 온도 센싱 결과에 기초하여 상기 프로그램 데이터에 대한 프로그램 동작을 수행하는 프로그램부; 및
상기 제1 및 제2 온도 센싱 결과의 차가 임계치 이상이면 상기 프로그램 동작 수행 결과에 대해 페일 처리하는 온도 비교 동작을 수행하는 온도 비교부
를 포함하는 메모리 장치.
- ◈청구항 14은(는) 설정등록료 납부시 포기되었습니다.◈제13항에 있어서,
상기 제1 및 제2 온도 센싱 결과의 차가 임계치 미만이면, 상기 제1 온도 센싱 결과에 기초하여 상기 프로그램 동작 수행 결과에 대한 검증 동작을 수행하는 검증부
를 더 포함하는 메모리 장치.
- ◈청구항 15은(는) 설정등록료 납부시 포기되었습니다.◈제13항에 있어서,
상기 온도 비교부의 온도 비교 동작 수행 이전에 상기 제1 온도 센싱 결과에 기초하여 상기 프로그램 동작 수행 결과에 대한 검증 동작을 수행하는 검증부를 더 포함하되,
상기 온도 비교부는 상기 검증부의 검증 동작 수행 결과 프로그램 패스로 판정되면 상기 온도 비교 동작을 수행하는
메모리 장치.
- ◈청구항 16은(는) 설정등록료 납부시 포기되었습니다.◈제14항에 있어서,
상기 제1 온도 센싱 결과에 기초하여 프로그램 전압 및 검증 전압을 결정하는 바이어스 세팅부
를 더 포함하는 메모리 장치. - ◈청구항 17은(는) 설정등록료 납부시 포기되었습니다.◈제16항에 있어서,
상기 프로그램부는
워드라인에 상기 결정된 프로그램 전압을 인가함으로써 상기 제1 온도 센싱 결과에 기초한 프로그램 동작을 수행하는
메모리 장치.
- ◈청구항 18은(는) 설정등록료 납부시 포기되었습니다.◈제13항에 있어서,
상기 페일 처리 이후에 상기 온도 센서는 상기 제1 온도 센싱 동작을 다시 수행하고,
상기 프로그램부는 상기 다시 수행된 제1 온도 센싱 결과에 기초하여 상기 프로그램 데이터에 대한 프로그램 동작을 수행하고, 상기 제2 온도 센싱 동작을 다시 수행하고,
상기 온도 비교부는 상기 다시 수행된 제1 및 제2 온도에 기초하여 온도 비교 동작을 수행하는
메모리 장치.
- ◈청구항 19은(는) 설정등록료 납부시 포기되었습니다.◈제16항에 있어서,
상기 검증부는
워드라인에 상기 결정된 검증 전압을 인가하며, 상기 검증 전압에 따라 비트라인에 흐르는 전류의 양에 따라 프로그램 패스 여부를 판단함으로써 상기 제1 온도 센싱 결과에 기초한 검증 동작을 수행하는
메모리 장치. - ◈청구항 20은(는) 설정등록료 납부시 포기되었습니다.◈제18항에 있어서,
상기 온도 센서가 상기 제1 및 제2 온도 센싱 동작을 다시 수행하기 이전에 상기 메모리 장치는 상기 컨트롤러로부터 새로운 메모리 어드레스를 수신하는
메모리 장치.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020180062518A KR102639679B1 (ko) | 2018-05-31 | 2018-05-31 | 메모리 장치 및 메모리 장치의 동작방법 |
US16/223,656 US10685719B2 (en) | 2018-05-31 | 2018-12-18 | Memory device and operation method thereof |
CN201811637537.3A CN110556153B (zh) | 2018-05-31 | 2018-12-29 | 存储器装置及该存储器装置的操作方法 |
US16/866,776 US10803960B2 (en) | 2018-05-31 | 2020-05-05 | Memory device and operation method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020180062518A KR102639679B1 (ko) | 2018-05-31 | 2018-05-31 | 메모리 장치 및 메모리 장치의 동작방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20190136596A KR20190136596A (ko) | 2019-12-10 |
KR102639679B1 true KR102639679B1 (ko) | 2024-02-23 |
Family
ID=68694282
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020180062518A Active KR102639679B1 (ko) | 2018-05-31 | 2018-05-31 | 메모리 장치 및 메모리 장치의 동작방법 |
Country Status (3)
Country | Link |
---|---|
US (2) | US10685719B2 (ko) |
KR (1) | KR102639679B1 (ko) |
CN (1) | CN110556153B (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102753219B1 (ko) * | 2019-11-21 | 2025-01-14 | 에스케이하이닉스 주식회사 | 메모리 장치 및 그것의 동작 방법 |
TWI694456B (zh) * | 2019-12-03 | 2020-05-21 | 華騰國際科技股份有限公司 | 反及閘型快閃記憶體控制系統及其方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070291567A1 (en) | 2006-06-16 | 2007-12-20 | Nima Mokhlesi | System for operating non-volatile memory using temperature compensation of voltages of unselected word lines and select gates |
US20100073069A1 (en) | 2008-09-22 | 2010-03-25 | Yuxin Wang | On-Chip Bias Voltage Temperature Coefficient Self-Calibration Mechanism |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101464256B1 (ko) * | 2008-06-13 | 2014-11-25 | 삼성전자주식회사 | 온도 센서를 포함하는 메모리 시스템 |
US7184313B2 (en) * | 2005-06-17 | 2007-02-27 | Saifun Semiconductors Ltd. | Method circuit and system for compensating for temperature induced margin loss in non-volatile memory cells |
KR101802448B1 (ko) * | 2010-10-12 | 2017-11-28 | 삼성전자주식회사 | 상변화 메모리 장치 및 상변화 메모리 장치의 리라이트 동작 방법 |
JP5126346B2 (ja) | 2010-11-24 | 2013-01-23 | カシオ計算機株式会社 | 撮像装置、画像処理方法、及び、プログラム |
KR20130127686A (ko) * | 2012-05-15 | 2013-11-25 | 삼성전자주식회사 | 비휘발성 메모리 장치의 데이터 프로그래밍 수행 방법 및 장치와 이에 이용되는 데이터 프로그래밍 모드 설정 방법 및 장치 |
US20150092488A1 (en) * | 2013-09-27 | 2015-04-02 | Yogesh Wakchaure | Flash memory system endurance improvement using temperature based nand settings |
KR102211126B1 (ko) * | 2014-04-17 | 2021-02-02 | 삼성전자주식회사 | 동작 성능을 조절하는 메모리 시스템 및 메모리 시스템의 동작방법 |
KR102248276B1 (ko) * | 2014-05-26 | 2021-05-07 | 삼성전자주식회사 | 스토리지 장치의 동작 방법 |
KR20160121204A (ko) * | 2015-04-10 | 2016-10-19 | 에스케이하이닉스 주식회사 | 집적 회로 |
KR20160129418A (ko) * | 2015-04-30 | 2016-11-09 | 에스케이하이닉스 주식회사 | 데이터 저장 장치 및 그것의 동작 방법 |
KR20170039451A (ko) * | 2015-10-01 | 2017-04-11 | 삼성전자주식회사 | 메모리 모듈 및 이를 포함하는 반도체 메모리 시스템 |
KR102456118B1 (ko) * | 2016-02-24 | 2022-10-19 | 에스케이하이닉스 주식회사 | 데이터 저장 장치 및 그것의 동작 방법 |
KR102512448B1 (ko) * | 2016-03-28 | 2023-03-22 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 그의 동작 방법 |
US9891859B1 (en) | 2016-08-09 | 2018-02-13 | Apple Inc. | Systems and methods for managing non-volatile memory based on temperature |
US10146460B1 (en) * | 2017-06-01 | 2018-12-04 | Apple Inc. | Programming schemes for avoidance or recovery from cross-temperature read failures |
-
2018
- 2018-05-31 KR KR1020180062518A patent/KR102639679B1/ko active Active
- 2018-12-18 US US16/223,656 patent/US10685719B2/en active Active
- 2018-12-29 CN CN201811637537.3A patent/CN110556153B/zh active Active
-
2020
- 2020-05-05 US US16/866,776 patent/US10803960B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070291567A1 (en) | 2006-06-16 | 2007-12-20 | Nima Mokhlesi | System for operating non-volatile memory using temperature compensation of voltages of unselected word lines and select gates |
US20100073069A1 (en) | 2008-09-22 | 2010-03-25 | Yuxin Wang | On-Chip Bias Voltage Temperature Coefficient Self-Calibration Mechanism |
Also Published As
Publication number | Publication date |
---|---|
KR20190136596A (ko) | 2019-12-10 |
US10803960B2 (en) | 2020-10-13 |
US10685719B2 (en) | 2020-06-16 |
CN110556153A (zh) | 2019-12-10 |
CN110556153B (zh) | 2023-03-10 |
US20200265901A1 (en) | 2020-08-20 |
US20190371412A1 (en) | 2019-12-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102681659B1 (ko) | 메모리 시스템 및 메모리 시스템의 동작 방법 | |
KR102795652B1 (ko) | 메모리 시스템 및 그의 동작 방법 | |
KR102730871B1 (ko) | 메모리 시스템 및 메모리 시스템의 동작 방법 | |
KR102529696B1 (ko) | 메모리 시스템 및 메모리 시스템의 동작 방법 | |
US10324630B2 (en) | Memory system and operating method thereof | |
KR20200084201A (ko) | 컨트롤러 및 컨트롤러의 동작방법 | |
KR102639696B1 (ko) | 메모리 시스템, 컨트롤러 및 그 동작방법 | |
KR102711037B1 (ko) | 메모리 시스템 및 메모리 시스템의 동작 방법 | |
KR20200011831A (ko) | 메모리 시스템 및 메모리 시스템의 동작 방법 | |
KR20190040604A (ko) | 메모리 시스템 및 메모리 시스템의 동작 방법 | |
KR20180030319A (ko) | 메모리 시스템 및 메모리 시스템의 동작방법 | |
KR102431238B1 (ko) | 메모리 시스템 및 메모리 시스템의 동작 방법 | |
KR20190073768A (ko) | 메모리 시스템과 메모리 시스템의 동작방법 및 메모리 시스템을 포함하는 데이터 처리 시스템 | |
KR102612918B1 (ko) | 컨트롤러 및 컨트롤러의 동작방법 | |
KR102430798B1 (ko) | 메모리 시스템 및 메모리 시스템의 동작방법 | |
KR20250001967A (ko) | 컨트롤러 및 컨트롤러의 동작방법 | |
KR102579824B1 (ko) | 메모리 시스템 및 메모리 시스템의 동작방법 | |
KR20200008273A (ko) | 메모리 시스템 및 메모리 시스템의 동작방법 | |
KR102671760B1 (ko) | 컨트롤러 및 컨트롤러의 동작 방법 | |
KR20190073824A (ko) | 메모리 시스템 및 메모리 시스템의 동작 방법 | |
KR20200088564A (ko) | 컨트롤러, 컨트롤러의 동작방법 및 메모리 시스템 | |
KR20190102791A (ko) | 메모리 장치, 메모리 컨트롤러 및 이들을 포함하는 메모리 시스템과, 이들의 동작 방법 | |
KR20190086921A (ko) | 메모리 시스템 및 메모리 시스템의 동작 방법 | |
KR20190083862A (ko) | 메모리 시스템 및 메모리 시스템의 동작방법 | |
KR20190005307A (ko) | 메모리 시스템 및 메모리 시스템의 동작 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20180531 |
|
PG1501 | Laying open of application | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20210528 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20180531 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20230414 Patent event code: PE09021S01D |
|
E90F | Notification of reason for final refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Final Notice of Reason for Refusal Patent event date: 20230825 Patent event code: PE09021S02D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20231124 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20240219 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20240220 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration |