KR102451170B1 - 3차원 반도체 메모리 장치 - Google Patents
3차원 반도체 메모리 장치 Download PDFInfo
- Publication number
- KR102451170B1 KR102451170B1 KR1020150134073A KR20150134073A KR102451170B1 KR 102451170 B1 KR102451170 B1 KR 102451170B1 KR 1020150134073 A KR1020150134073 A KR 1020150134073A KR 20150134073 A KR20150134073 A KR 20150134073A KR 102451170 B1 KR102451170 B1 KR 102451170B1
- Authority
- KR
- South Korea
- Prior art keywords
- spacer
- insulating
- structures
- layer
- stacked
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 147
- 125000006850 spacer group Chemical group 0.000 claims abstract description 218
- 230000001681 protective effect Effects 0.000 claims abstract description 93
- 239000000758 substrate Substances 0.000 claims abstract description 61
- 238000011049 filling Methods 0.000 claims abstract description 22
- 238000000034 method Methods 0.000 claims description 53
- 229910052751 metal Inorganic materials 0.000 claims description 44
- 239000002184 metal Substances 0.000 claims description 44
- 238000013500 data storage Methods 0.000 claims description 26
- 230000004888 barrier function Effects 0.000 claims description 24
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 19
- 229910052710 silicon Inorganic materials 0.000 claims description 19
- 239000010703 silicon Substances 0.000 claims description 19
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 10
- 229910052732 germanium Inorganic materials 0.000 claims description 10
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 claims description 10
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 10
- 229910000577 Silicon-germanium Inorganic materials 0.000 claims description 9
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 claims description 7
- 238000009413 insulation Methods 0.000 claims description 5
- 239000010410 layer Substances 0.000 description 349
- 230000002093 peripheral effect Effects 0.000 description 31
- 238000005530 etching Methods 0.000 description 30
- 239000010408 film Substances 0.000 description 27
- 239000010409 thin film Substances 0.000 description 24
- 239000000463 material Substances 0.000 description 23
- 230000008569 process Effects 0.000 description 22
- 230000000903 blocking effect Effects 0.000 description 19
- 239000012535 impurity Substances 0.000 description 18
- 238000005229 chemical vapour deposition Methods 0.000 description 16
- 238000000151 deposition Methods 0.000 description 16
- 238000000231 atomic layer deposition Methods 0.000 description 13
- 239000008186 active pharmaceutical agent Substances 0.000 description 12
- 238000003860 storage Methods 0.000 description 11
- 101100481702 Arabidopsis thaliana TMK1 gene Proteins 0.000 description 9
- 238000010586 diagram Methods 0.000 description 9
- 239000013078 crystal Substances 0.000 description 8
- 238000004519 manufacturing process Methods 0.000 description 8
- 101100481704 Arabidopsis thaliana TMK3 gene Proteins 0.000 description 6
- 229910052581 Si3N4 Inorganic materials 0.000 description 6
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 6
- 239000000126 substance Substances 0.000 description 6
- 230000010354 integration Effects 0.000 description 5
- 239000011229 interlayer Substances 0.000 description 5
- 230000015572 biosynthetic process Effects 0.000 description 4
- 239000004020 conductor Substances 0.000 description 4
- 239000013256 coordination polymer Substances 0.000 description 4
- 230000007423 decrease Effects 0.000 description 4
- 239000007789 gas Substances 0.000 description 4
- 239000012212 insulator Substances 0.000 description 4
- 239000007769 metal material Substances 0.000 description 4
- 230000003647 oxidation Effects 0.000 description 4
- 238000007254 oxidation reaction Methods 0.000 description 4
- 230000000149 penetrating effect Effects 0.000 description 4
- 238000002230 thermal chemical vapour deposition Methods 0.000 description 4
- 229910052721 tungsten Inorganic materials 0.000 description 4
- 239000011800 void material Substances 0.000 description 4
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 229910000449 hafnium oxide Inorganic materials 0.000 description 3
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 3
- 239000011810 insulating material Substances 0.000 description 3
- 239000000203 mixture Substances 0.000 description 3
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 3
- 239000010936 titanium Substances 0.000 description 3
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 2
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 2
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 description 2
- KXNLCSXBJCPWGL-UHFFFAOYSA-N [Ga].[As].[In] Chemical compound [Ga].[As].[In] KXNLCSXBJCPWGL-UHFFFAOYSA-N 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- 229910021417 amorphous silicon Inorganic materials 0.000 description 2
- 150000004767 nitrides Chemical class 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 238000005240 physical vapour deposition Methods 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 2
- 239000012495 reaction gas Substances 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 229910010271 silicon carbide Inorganic materials 0.000 description 2
- 229910052715 tantalum Inorganic materials 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- NXHILIPIEUBEPD-UHFFFAOYSA-H tungsten hexafluoride Chemical compound F[W](F)(F)(F)(F)F NXHILIPIEUBEPD-UHFFFAOYSA-H 0.000 description 2
- 230000005641 tunneling Effects 0.000 description 2
- 229910000980 Aluminium gallium arsenide Inorganic materials 0.000 description 1
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910004200 TaSiN Inorganic materials 0.000 description 1
- 229910008482 TiSiN Inorganic materials 0.000 description 1
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 1
- FTWRSWRBSVXQPI-UHFFFAOYSA-N alumanylidynearsane;gallanylidynearsane Chemical compound [As]#[Al].[As]#[Ga] FTWRSWRBSVXQPI-UHFFFAOYSA-N 0.000 description 1
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 238000005452 bending Methods 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 125000001309 chloro group Chemical class Cl* 0.000 description 1
- 239000008367 deionised water Substances 0.000 description 1
- 229910021641 deionized water Inorganic materials 0.000 description 1
- 238000007667 floating Methods 0.000 description 1
- -1 for example Substances 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 125000004435 hydrogen atom Chemical class [H]* 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- QRXWMOHMRWLFEY-UHFFFAOYSA-N isoniazide Chemical compound NNC(=O)C1=CC=NC=C1 QRXWMOHMRWLFEY-UHFFFAOYSA-N 0.000 description 1
- 238000005499 laser crystallization Methods 0.000 description 1
- 239000011259 mixed solution Substances 0.000 description 1
- 229910021423 nanocrystalline silicon Inorganic materials 0.000 description 1
- 239000002105 nanoparticle Substances 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 239000011148 porous material Substances 0.000 description 1
- 229910000077 silane Inorganic materials 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 238000005979 thermal decomposition reaction Methods 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Chemical compound O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
- 238000009279 wet oxidation reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B43/23—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B43/27—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H01L27/11556—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76829—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
- H01L21/76831—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers in via holes or trenches, e.g. non-conductive sidewall liners
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body (electrodes)
- H01L23/485—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body (electrodes) consisting of layered constructions comprising conductive layers and insulating layers, e.g. planar contacts
-
- H01L27/11521—
-
- H01L27/11551—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/143—Digital devices
- H01L2924/1434—Memory
- H01L2924/1435—Random access memory [RAM]
- H01L2924/1438—Flash memory
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/143—Digital devices
- H01L2924/1434—Memory
- H01L2924/1435—Random access memory [RAM]
- H01L2924/1443—Non-volatile random-access memory [NVRAM]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/10—EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
- Geometry (AREA)
Abstract
Description
도 2는 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치의 셀 어레이를 나타내는 회로도이다.
도 3은 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치의 평면도이다.
도 4 내지 도 12는 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치의 제조 방법을 설명하기 위한 도면들로서, 도 3의 I-I' 선을 따라 자른 단면들이다.
도 13a 내지 도 13d, 도 14a 내지 도 14c, 및 도 15는 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치에서 스페이서를 형성하는 방법을 설명하기 위한 도면들로서, 도 12의 A 부분을 나타낸다.
도 16a 내지 도 16e는 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치에서 데이터 저장막을 설명하기 위한 도면들로서, 도 12의 B 부분을 확대한 도면들이다.
도 17은 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치의 단면도로서, 도 3의 I-I'선을 따라 자른 단면을 나타낸다.
도 18은 도 17의 A 부분을 확대한 도면이다.
도 19는 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치의 개략 블록도이다.
도 20은 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치의 평면도이다.
도 21은 본 발명의 실시예들에 따른 3차원 반도체 메모리 장치의 단면도로서, 도 20의 I-I'선을 따라 자른 단면을 나타낸다.
Claims (10)
- 기판 상에서 일 방향으로 연장되며 서로 이격되어 배치된 적층 구조체들로서, 상기 적층 구조체들은 수직적으로 서로 이격된 리세스 영역들을 포함하는 측벽을 갖는 것;
상기 적층 구조체들을 관통하는 수직 구조체들;
상기 수직 구조체들과 이격되어 상기 적층 구조체들을 관통하며, 상기 적층 구조체들과 나란히 연장되는 공통 소오스 플러그; 및
상기 적층 구조체들과 상기 공통 소오스 플러그 사이에 배치되어, 상기 적층 구조체들의 상기 측벽들을 덮는 스페이서 구조체를 포함하되,
상기 스페이서 구조체는,
상기 적층 구조체들의 상기 측벽 상에서 상기 리세스 영역들을 채우되, 그루브들(grooves)을 갖는 표면을 포함하는 절연 스페이서; 및
상기 절연 스페이서의 상기 표면 상에서 상기 그루브들을 채우되, 실질적으로 평탄한 표면을 갖는 보호 스페이서를 포함하고,
상기 공통 소오스 플러그는 상기 적층 구조체들을 관통하는 금속막, 및 상기 금속막의 측벽들 및 바닥면을 컨포말하게 덮는 배리어 금속막을 포함하되,
상기 배리어 금속막은 상기 보호 스페이서의 상기 평탄한 표면과 접촉하는 3차원 반도체 메모리 장치. - 제 1 항에 있어서,
상기 보호 스페이서의 상기 평탄한 표면은 상기 공통 소오스 플러그와 접촉하는 3차원 반도체 메모리 장치. - 삭제
- 제 1 항에 있어서,
상기 적층 구조체들 각각은 상기 기판 상에 번갈아 수직적으로 적층된 절연막들 및 전극들을 포함하되, 상기 전극들의 일측벽들은 상기 절연막들의 일측벽들로부터 수평적으로 리세스되어 상기 리세스 영역들이 정의되고,
상기 절연 스페이서는 상기 전극들과 인접한 제 1 부분들 및 상기 절연막들과 인접한 제 2 부분들을 포함하되, 상기 제 1 부분의 표면과 상기 제 2 부분의 표면 사이의 수평적 거리는 상기 절연 스페이서와 인접한 상기 절연막들 및 상기 전극들의 측벽들 간의 수평적 거리보다 작은 3차원 반도체 메모리 장치. - 제 1 항에 있어서,
상기 절연 스페이서는 실리콘 산화물로 이루어지고, 상기 보호 스페이서는 실리콘, 게르마늄, 또는 실리콘 게르마늄으로 이루어지는 3차원 반도체 메모리 장치. - 제 1 항에 있어서,
상기 보호 스페이서는 상기 절연 스페이서의 상기 그루브들을 채우는 제 1 보호 스페이서 및 상기 제 1 보호 스페이서와 상기 공통 소오스 플러그 사이에 배치되며, 상기 평탄한 표면을 갖는 제 2 보호 스페이서를 포함하는 3차원 반도체 메모리 장치. - 제 6 항에 있어서,
상기 제 1 보호 스페이서는 실리콘막으로 이루어지고, 상기 제 2 보호 스페이서는 실리콘 산화막으로 이루어지는 3차원 반도체 메모리 장치. - 제 1 항에 있어서,
상기 수직 구조체들과 상기 적층 구조체 사이에 배치된 데이터 저장막을 더 포함하되,
상기 적층 구조체들 각각은 상기 기판 상에 번갈아 수직적으로 적층된 절연막들 및 전극들을 포함하며,
상기 데이터 저장막은 상기 적층 구조체를 관통하며 상기 수직 구조체들을 감싸는 수직 절연 패턴 및 상기 수직 절연 패턴과 상기 전극들 사이에서 상기 전극들과 상기 절연막들 사이로 수평적으로 연장되는 수평 절연 패턴을 포함하는 3차원 반도체 메모리 장치. - 제 8 항에 있어서,
상기 수평 절연 패턴은 상기 절연막들과 상기 스페이서 구조체 사이로 연장되는 3차원 반도체 메모리 장치. - 제 1 항에 있어서,
서로 인접하는 상기 적층 구조체들 사이의 상기 기판 내에 형성된 공통 소오스 영역을 더 포함하되,
상기 공통 소오스 플러그는 상기 공통 소오스 영역과 접촉하는 3차원 반도체 메모리 장치.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020150134073A KR102451170B1 (ko) | 2015-09-22 | 2015-09-22 | 3차원 반도체 메모리 장치 |
US15/239,434 US9831267B2 (en) | 2015-09-22 | 2016-08-17 | Three-dimensional semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020150134073A KR102451170B1 (ko) | 2015-09-22 | 2015-09-22 | 3차원 반도체 메모리 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20170035412A KR20170035412A (ko) | 2017-03-31 |
KR102451170B1 true KR102451170B1 (ko) | 2022-10-06 |
Family
ID=58283197
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020150134073A Active KR102451170B1 (ko) | 2015-09-22 | 2015-09-22 | 3차원 반도체 메모리 장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9831267B2 (ko) |
KR (1) | KR102451170B1 (ko) |
Families Citing this family (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102563924B1 (ko) * | 2016-08-05 | 2023-08-04 | 삼성전자 주식회사 | 수직형 메모리 소자 |
KR102630954B1 (ko) * | 2016-11-08 | 2024-01-31 | 에스케이하이닉스 주식회사 | 반도체 장치 및 그 제조방법 |
KR102270458B1 (ko) * | 2017-06-05 | 2021-06-29 | 어플라이드 머티어리얼스, 인코포레이티드 | 워드라인 저항을 낮추는 방법들 |
KR102423766B1 (ko) * | 2017-07-26 | 2022-07-21 | 삼성전자주식회사 | 3차원 반도체 소자 |
KR102442933B1 (ko) * | 2017-08-21 | 2022-09-15 | 삼성전자주식회사 | 3차원 반도체 장치 |
US10685914B2 (en) * | 2017-08-31 | 2020-06-16 | SK Hynix Inc. | Semiconductor device and manufacturing method thereof |
KR102524614B1 (ko) * | 2017-11-24 | 2023-04-24 | 삼성전자주식회사 | 반도체 메모리 소자 |
KR102533145B1 (ko) * | 2017-12-01 | 2023-05-18 | 삼성전자주식회사 | 3차원 반도체 메모리 장치 |
KR102380824B1 (ko) * | 2017-12-04 | 2022-03-31 | 삼성전자주식회사 | 반도체 소자 |
US10497715B2 (en) | 2017-12-27 | 2019-12-03 | Micron Technology, Inc. | Memory arrays |
US10438962B2 (en) | 2017-12-27 | 2019-10-08 | Micron Technology, Inc. | Memory arrays, and methods of forming memory arrays |
US10903221B2 (en) | 2017-12-27 | 2021-01-26 | Micron Technology, Inc. | Memory cells and memory arrays |
JP2019160922A (ja) * | 2018-03-09 | 2019-09-19 | 東芝メモリ株式会社 | 半導体装置 |
KR102614728B1 (ko) * | 2018-04-04 | 2023-12-19 | 삼성전자주식회사 | 3차원 반도체 메모리 장치 및 그 제조 방법 |
KR102667899B1 (ko) * | 2018-10-02 | 2024-05-23 | 삼성전자주식회사 | 3차원 반도체 메모리 장치 |
KR102710363B1 (ko) * | 2018-12-13 | 2024-09-27 | 삼성전자주식회사 | 3차원 반도체 메모리 장치 |
CN110114880B (zh) * | 2019-03-29 | 2020-10-30 | 长江存储科技有限责任公司 | 具有氮化硅栅极到栅极电介质层的存储堆叠体及其形成方法 |
CN110114879B (zh) | 2019-03-29 | 2021-01-26 | 长江存储科技有限责任公司 | 具有氮氧化硅栅极到栅极电介质层的存储堆叠体及其形成方法 |
KR102698151B1 (ko) | 2019-05-17 | 2024-08-23 | 삼성전자주식회사 | 수직형 메모리 장치 및 그 제조 방법 |
KR102725903B1 (ko) * | 2019-06-25 | 2024-11-05 | 삼성전자주식회사 | 3차원 반도체 메모리 장치 및 그 제조 방법 |
KR20210015343A (ko) * | 2019-08-01 | 2021-02-10 | 에스케이하이닉스 주식회사 | 반도체 장치 및 반도체 장치의 제조 방법 |
KR102791603B1 (ko) * | 2019-11-29 | 2025-04-08 | 에스케이하이닉스 주식회사 | 수직형 반도체 장치 및 그 제조 방법 |
KR102807556B1 (ko) * | 2020-01-28 | 2025-05-13 | 삼성전자주식회사 | 비휘발성 메모리 장치 및 그 제조 방법 |
KR102766497B1 (ko) * | 2020-06-05 | 2025-02-12 | 에스케이하이닉스 주식회사 | 반도체 장치의 제조 방법 |
KR20220006384A (ko) * | 2020-07-08 | 2022-01-17 | 에스케이하이닉스 주식회사 | 반도체 장치 및 반도체 장치의 제조 방법 |
JP2022041699A (ja) * | 2020-09-01 | 2022-03-11 | キオクシア株式会社 | 半導体装置 |
KR102742792B1 (ko) * | 2020-12-01 | 2024-12-16 | 에스케이하이닉스 주식회사 | 반도체 장치의 제조 방법 |
CN116193858A (zh) * | 2021-01-29 | 2023-05-30 | 长江存储科技有限责任公司 | 三维存储器及其制备方法 |
JP2022118667A (ja) | 2021-02-02 | 2022-08-15 | キオクシア株式会社 | 半導体記憶装置 |
JP2023142103A (ja) * | 2022-03-24 | 2023-10-05 | キオクシア株式会社 | 半導体記憶装置、及び、半導体記憶装置の製造方法 |
US20240021247A1 (en) * | 2022-07-13 | 2024-01-18 | Yangtze Memory Technologies Co., Ltd. | Three-dimensional memory devices and methods for forming the same |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20170154895A1 (en) | 2014-06-23 | 2017-06-01 | Institute of Microelectronics, Chinese Academy of Sciences | Three-Dimensional Semiconductor Device and Manufacturing Method Therefor |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100312384B1 (ko) | 1999-06-30 | 2001-11-03 | 박종섭 | 반도체 소자의 캐패시터 형성 방법 |
KR100474507B1 (ko) | 2000-12-29 | 2005-03-08 | 주식회사 하이닉스반도체 | 플래쉬 메모리 소자 제조 방법 |
KR100466191B1 (ko) | 2002-07-16 | 2005-01-13 | 주식회사 하이닉스반도체 | 플래쉬 메모리 소자의 제조 방법 |
JP4484641B2 (ja) | 2004-09-10 | 2010-06-16 | Okiセミコンダクタ株式会社 | 強誘電体メモリの製造方法 |
US20080217775A1 (en) | 2007-03-07 | 2008-09-11 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of forming contact plugs for eliminating tungsten seam issue |
KR101226685B1 (ko) | 2007-11-08 | 2013-01-25 | 삼성전자주식회사 | 수직형 반도체 소자 및 그 제조 방법. |
KR101477661B1 (ko) | 2008-07-17 | 2014-12-31 | 삼성전자주식회사 | 텅스텐 재성장을 통한 심 없는 텅스텐 패턴 및 그 패턴형성 방법 |
US9548228B2 (en) | 2009-08-04 | 2017-01-17 | Lam Research Corporation | Void free tungsten fill in different sized features |
KR101691092B1 (ko) | 2010-08-26 | 2016-12-30 | 삼성전자주식회사 | 불휘발성 메모리 장치, 그것의 동작 방법, 그리고 그것을 포함하는 메모리 시스템 |
US8553466B2 (en) | 2010-03-04 | 2013-10-08 | Samsung Electronics Co., Ltd. | Non-volatile memory device, erasing method thereof, and memory system including the same |
US9536970B2 (en) | 2010-03-26 | 2017-01-03 | Samsung Electronics Co., Ltd. | Three-dimensional semiconductor memory devices and methods of fabricating the same |
KR101682666B1 (ko) | 2010-08-11 | 2016-12-07 | 삼성전자주식회사 | 비휘발성 메모리 장치, 그것의 채널 부스팅 방법, 그것의 프로그램 방법 및 그것을 포함하는 메모리 시스템 |
KR101731060B1 (ko) * | 2010-09-27 | 2017-04-28 | 삼성전자주식회사 | 수직형 반도체 소자 및 그 제조 방법 |
KR101774477B1 (ko) * | 2010-11-29 | 2017-09-20 | 삼성전자주식회사 | 3차원 반도체 기억 소자 |
US8909501B2 (en) | 2010-11-03 | 2014-12-09 | Eplan Partners, Ltd. | Method and apparatus for optimization of floor covering and system for user configuration and real time pricing information |
US8792283B2 (en) | 2012-06-21 | 2014-07-29 | Intel Corporation | Extended select gate lifetime |
KR102001228B1 (ko) | 2012-07-12 | 2019-10-21 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
US9093480B2 (en) | 2013-04-01 | 2015-07-28 | Sandisk Technologies Inc. | Spacer passivation for high aspect ratio etching of multilayer stacks for three dimensional NAND device |
KR101449933B1 (ko) | 2013-09-02 | 2014-10-15 | (주)피델릭스 | 노이즈 피크를 줄이면서 프로그램 소요시간을 저감하는 플래시 메모리 장치 및 그의 프로그램 방법 |
KR102190647B1 (ko) * | 2014-02-24 | 2020-12-14 | 삼성전자주식회사 | 반도체 메모리 장치 및 그 제조 방법 |
US9679650B1 (en) * | 2016-05-06 | 2017-06-13 | Micron Technology, Inc. | 3D NAND memory Z-decoder |
-
2015
- 2015-09-22 KR KR1020150134073A patent/KR102451170B1/ko active Active
-
2016
- 2016-08-17 US US15/239,434 patent/US9831267B2/en active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20170154895A1 (en) | 2014-06-23 | 2017-06-01 | Institute of Microelectronics, Chinese Academy of Sciences | Three-Dimensional Semiconductor Device and Manufacturing Method Therefor |
Also Published As
Publication number | Publication date |
---|---|
US20170084626A1 (en) | 2017-03-23 |
KR20170035412A (ko) | 2017-03-31 |
US9831267B2 (en) | 2017-11-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102451170B1 (ko) | 3차원 반도체 메모리 장치 | |
US10103170B2 (en) | Semiconductor device having a vertical pillar connected to the substrate | |
US10790358B2 (en) | Three-dimensional semiconductor memory devices | |
US9911745B2 (en) | Three-dimensionally integrated circuit devices including oxidation suppression layers | |
KR102365114B1 (ko) | 반도체 장치 및 그 제조 방법 | |
KR102461150B1 (ko) | 3차원 반도체 메모리 장치 | |
KR102505240B1 (ko) | 3차원 반도체 메모리 장치 | |
KR102427324B1 (ko) | 3차원 반도체 메모리 장치 | |
US9847346B2 (en) | Three-dimensional semiconductor memory device | |
KR102437779B1 (ko) | 3차원 반도체 메모리 장치 | |
US10763222B2 (en) | Three-dimensional semiconductor devices having vertical structures of different lengths | |
US9472568B2 (en) | Semiconductor device and method of fabricating the same | |
US20190304991A1 (en) | Three-dimensional semiconductor memory devices | |
US20170033044A1 (en) | Semiconductor device and method for fabricating the same | |
KR102532496B1 (ko) | 3차원 반도체 메모리 장치 | |
KR20120040761A (ko) | 비휘발성 메모리 소자의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20150922 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20200915 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20150922 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20220129 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20220701 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20220929 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20220930 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration |