KR102049740B1 - 액정표시장치 및 그 제조방법 - Google Patents
액정표시장치 및 그 제조방법 Download PDFInfo
- Publication number
- KR102049740B1 KR102049740B1 KR1020120145649A KR20120145649A KR102049740B1 KR 102049740 B1 KR102049740 B1 KR 102049740B1 KR 1020120145649 A KR1020120145649 A KR 1020120145649A KR 20120145649 A KR20120145649 A KR 20120145649A KR 102049740 B1 KR102049740 B1 KR 102049740B1
- Authority
- KR
- South Korea
- Prior art keywords
- source
- active layer
- gate
- liquid crystal
- array substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13454—Drivers integrated on the active matrix substrate
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13452—Conductors connecting driver circuitry and terminals of panels
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
Abstract
Description
도 2는 본 발명의 실시예에 따른 GIP 방식의 액정표시장치의 구조를 개략적으로 나타내는 예시도.
도 3은 본 발명의 실시예에 따른 GIP 회로부 박막 트랜지스터의 구조를 개략적으로 나타내는 평면도.
도 4는 상기 도 3에 도시된 본 발명의 실시예에 따른 GIP 회로부 박막 트랜지스터의 A-A'선에 따른 단면을 개략적으로 나타내는 도면.
도 5a 내지 도 5d는 상기 도 3에 도시된 본 발명의 실시예에 따른 GIP 회로부 박막 트랜지스터의 제조방법을 순차적으로 나타내는 평면도.
도 6a 내지 도 6d는 상기 도 4에 도시된 본 발명의 실시예에 따른 GIP 회로부 박막 트랜지스터의 제조방법을 순차적으로 나타내는 단면도.
122 : 소오스전극 122a : 소오스영역
123 : 드레인전극 123a : 드레인영역
124 : 채널영역
Claims (13)
- 화상이 표시되는 화소부와 게이트 드라이버가 실장되는 게이트 인 패널(Gate In Panel; GIP) 회로부로 구분되는 어레이 기판;
상기 어레이 기판과 대향하여 합착되는 컬러필터 기판;
상기 GIP 회로부의 어레이 기판 위에 산화물 반도체로 형성되는 액티브층;
게이트절연막을 개재하여 상기 액티브층 상부에 형성되되, U자 형태와 역U자 형태가 일방향을 따라 교대로 배열된 요철 형상으로 형성되어 상기 요철 형상의 채널영역을 정의하는 게이트전극;
상기 게이트전극이 형성된 어레이 기판 위에 형성되며, 상기 채널영역 이외의 상기 액티브층의 소오스/드레인영역을 노출시키는 제 1, 제 2 콘택홀을 포함하는 보호막; 및
상기 보호막 위에 형성되며, 상기 제 1, 제 2 콘택홀을 통해 상기 액티브층의 소오스/드레인영역에 전기적으로 접속하는 소오스/드레인전극을 포함하며, 상기 소오스/드레인영역은 상기 요철 형상의 게이트전극 사이에 교대로 엇갈리게 배치되는 것을 특징으로 하는 액정표시장치. - 제 1 항에 있어서, 상기 액티브층은 비정질 아연 산화물 반도체로 이루어진 것을 특징으로 하는 액정표시장치.
- 제 1 항에 있어서, 상기 게이트전극의 폭에 의해 박막 트랜지스터의 채널 길이가 결정되며, 상기 액티브층 위에 형성되는 상기 게이트전극의 길이에 의해 상기 박막 트랜지스터의 채널 폭이 결정되는 것을 특징으로 하는 액정표시장치.
- 삭제
- 제 1 항에 있어서, 상기 소오스/드레인영역은 플라즈마나 열처리를 통해 상기 소오스/드레인전극과 함께 전극을 구성하는 것을 특징으로 하는 액정표시장치.
- 화상이 표시되는 화소부와 게이트 드라이버가 실장되는 GIP 회로부로 구분되는 어레이 기판을 제공하는 단계;
상기 GIP 회로부의 어레이 기판 위에 산화물 반도체로 이루어진 액티브층을 형성하는 단계;
게이트절연막을 개재한 상태에서 상기 액티브층 상부에 U자 형태와 역U자 형태가 일방향을 따라 교대로 배열된 요철 형상의 게이트전극을 형성하여 상기 요철 형상의 채널영역을 정의하는 단계;
상기 채널영역 이외의 상기 액티브층에 소오스/드레인영역을 형성하는 단계;
상기 게이트전극이 형성된 어레이 기판 위에 보호막을 형성하는 단계;
상기 보호막을 선택적으로 제거하여 상기 액티브층의 소오스/드레인영역을 노출시키는 제 1, 제 2 콘택홀을 형성하는 단계;
상기 제 1, 제 2 콘택홀을 통해 상기 액티브층의 소오스/드레인영역에 전기적으로 접속하는 소오스/드레인전극을 형성하는 단계; 및
상기 어레이 기판과 컬러필터 기판을 합착하는 단계를 포함하며, 상기 소오스/드레인영역은 상기 요철 형상의 게이트전극 사이에 교대로 엇갈리게 배치되는 것을 특징으로 하는 액정표시장치의 제조방법. - 제 6 항에 있어서, 상기 게이트절연막을 패터닝할 때, 노출된 상기 액티브층에 저항이 감소된 상기 소오스/드레인영역을 형성하는 것을 특징으로 하는 액정표시장치의 제조방법.
- 제 6 항에 있어서, 상기 게이트절연막을 패터닝한 후에 노출된 상기 액티브층에 플라즈마 또는 열처리를 통해 저항이 감소된 상기 소오스/드레인영역을 형성하는 것을 특징으로 하는 액정표시장치의 제조방법.
- 제 8 항에 있어서, 상기 플라즈마 처리 시 가스는 수소, 헬륨, 질소 등을 이용하는 것을 특징으로 하는 액정표시장치의 제조방법.
- 제 6 항에 있어서, 상기 게이트전극의 폭에 의해 박막 트랜지스터의 채널 길이가 결정되며, 상기 액티브층 위에 형성되는 상기 게이트전극의 길이에 의해 상기 박막 트랜지스터의 채널 폭이 결정되는 것을 특징으로 하는 액정표시장치의 제조방법.
- 삭제
- 제 1 항에 있어서, 상기 소오스/드레인전극은 상기 게이트전극과 중첩되지 않고 이격되는 액정표시장치.
- 제 6 항에 있어서, 상기 소오스/드레인전극은 상기 게이트전극과 중첩되지 않고 이격되는 액정표시장치의 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020120145649A KR102049740B1 (ko) | 2012-12-13 | 2012-12-13 | 액정표시장치 및 그 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020120145649A KR102049740B1 (ko) | 2012-12-13 | 2012-12-13 | 액정표시장치 및 그 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20140076997A KR20140076997A (ko) | 2014-06-23 |
KR102049740B1 true KR102049740B1 (ko) | 2019-11-28 |
Family
ID=51129105
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020120145649A Active KR102049740B1 (ko) | 2012-12-13 | 2012-12-13 | 액정표시장치 및 그 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR102049740B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102481378B1 (ko) | 2015-12-10 | 2022-12-27 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판, 및 표시 장치 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100429943B1 (ko) * | 1994-08-19 | 2004-05-04 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 액티브 매트릭스형의 표시 장치 |
JP2005228805A (ja) * | 2004-02-10 | 2005-08-25 | Chi Mei Electronics Corp | 薄膜トランジスタおよび液晶表示装置 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101048365B1 (ko) * | 2004-09-09 | 2011-07-11 | 삼성전자주식회사 | 트랜지스터와 이를 갖는 표시장치 |
KR101074962B1 (ko) * | 2004-11-25 | 2011-10-18 | 엘지디스플레이 주식회사 | 액정표시장치 및 그 제조방법 |
-
2012
- 2012-12-13 KR KR1020120145649A patent/KR102049740B1/ko active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100429943B1 (ko) * | 1994-08-19 | 2004-05-04 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 액티브 매트릭스형의 표시 장치 |
JP2005228805A (ja) * | 2004-02-10 | 2005-08-25 | Chi Mei Electronics Corp | 薄膜トランジスタおよび液晶表示装置 |
Also Published As
Publication number | Publication date |
---|---|
KR20140076997A (ko) | 2014-06-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11327378B2 (en) | Array substrate, display panel and display device | |
US9595543B2 (en) | Array substrate for liquid crystal display devices and method of manufacturing the same | |
TWI490600B (zh) | 具有最小化遮光板之液晶顯示裝置 | |
US9059296B2 (en) | Oxide thin film transistor and method of fabricating the same | |
EP2782153B1 (en) | Display device, thin film transistor, array substrate and manufacturing method thereof | |
US10310340B2 (en) | Liquid crystal display device and manufacturing method thereof | |
KR20150078248A (ko) | 표시소자 | |
KR20110125105A (ko) | 산화물 박막 트랜지스터 및 그 제조방법 | |
KR101375855B1 (ko) | 산화물 박막 트랜지스터의 제조방법 | |
CN106876479A (zh) | 薄膜晶体管及其制备方法、阵列基板及其制备方法、显示面板 | |
US9618809B2 (en) | Liquid crystal display and method for manufacturing same | |
CN107340653A (zh) | 阵列基板和具有该阵列基板的液晶显示装置 | |
KR20150045677A (ko) | 표시 패널 및 이의 제조 방법 | |
CN108701720A (zh) | 薄膜晶体管基板和显示面板 | |
KR101697588B1 (ko) | 액정표시장치 및 그 제조방법 | |
JP7037268B2 (ja) | 表示装置 | |
KR101996038B1 (ko) | 평판표시장치 | |
KR101946927B1 (ko) | 액정표시장치용 어레이기판 및 이의 제조방법 | |
KR102049740B1 (ko) | 액정표시장치 및 그 제조방법 | |
KR102175279B1 (ko) | 액정표시장치 | |
KR101951298B1 (ko) | 액정표시장치 및 그 제조방법 | |
US9018623B2 (en) | Array substrate, display panel having the same and method of manufacturing the array substrate | |
WO2018225645A1 (ja) | 液晶表示装置 | |
KR101232149B1 (ko) | 액정표시소자 및 그 제조방법 | |
KR20090111730A (ko) | 액정표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20121213 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20171205 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20121213 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20190311 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20190927 |
|
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20191122 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20191122 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20221017 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20231016 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20241015 Start annual number: 6 End annual number: 6 |