[go: up one dir, main page]

KR101848506B1 - 유기발광 표시장치 - Google Patents

유기발광 표시장치 Download PDF

Info

Publication number
KR101848506B1
KR101848506B1 KR1020110121202A KR20110121202A KR101848506B1 KR 101848506 B1 KR101848506 B1 KR 101848506B1 KR 1020110121202 A KR1020110121202 A KR 1020110121202A KR 20110121202 A KR20110121202 A KR 20110121202A KR 101848506 B1 KR101848506 B1 KR 101848506B1
Authority
KR
South Korea
Prior art keywords
transistor
node
line
reference voltage
disposed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
KR1020110121202A
Other languages
English (en)
Other versions
KR20130055450A (ko
Inventor
이정민
서인교
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020110121202A priority Critical patent/KR101848506B1/ko
Publication of KR20130055450A publication Critical patent/KR20130055450A/ko
Application granted granted Critical
Publication of KR101848506B1 publication Critical patent/KR101848506B1/ko
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/081Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit
    • H03K17/0812Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit
    • H03K17/08122Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit in field-effect transistor switches
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0294Details of sampling or holding circuits arranged for use in a driver for data electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Geometry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)

Abstract

유기발광 표시장치는 다수의 화소를 포함한다. 각 화소는 유기발광 소자를 발광시키기 위한 구동 전류를 생성하는 구동 트랜지스터와, 제1 및 제2 노드 사이에 배치된 스토리지 캐패시터와, 구동 트랜지스터의 문턱 전압을 검출하는 제1 트랜지스터와, 구동 전류의 유기발광 소자로의 공급을 제어하는 제2 트랜지스터와, 스토리지 캐패시터에 연결된 제2 노드의 초기화를 제어하는 제3 트랜지스터와, 유기발광 소자와 제2 트랜지스터 사이에 연결된 제3 노드의 초기화를 제어하는 제4 트랜지스터와, 데이터 전압의 제2 노드로의 공급을 제어하는 제5 트랜지스터와, 스토리지 캐패시터와 구동 트랜지스터 사이에 연결된 제1 노드의 초기화를 제어하는 제6 트랜지스터를 포함한다.

Description

유기발광 표시장치{Organic light-emitting display device}
실시예는 유기발광 표시장치에 관한 것이다.
정보를 표시하기 위한 표시장치가 널리 개발되고 있다.
표시장치는 액정표시장치, 유기발광 표시장치, 전기영동 표시장치, 전계방출 표시장치, 플라즈마 표시장치를 포함한다.
이 중에서, 유기발광 표시장치는 액정표시장치에 비해, 소비 전력이 낮고, 시야각이 넓으며, 더욱 가볍고, 휘도가 높아, 차세대 표시장치로서 각광받고 있다.
영상을 표시하기 위해 유기발광 표시 장치는 다수의 화소들을 포함한다.
각 화소는 유기발광 소자를 구동하기 위한 구동 트랜지스터, 상기 구동 트랜지스터를 제어하는 적어도 하나 이상의 스위칭 트랜지스터 및 구동 트랜지스터의 게이트 단자와 함께 노드에 연결되어 한 프레임의 데이터를 저장하는 스토리지 캐패시터를 포함할 수 있다.
이러한 유기발광 표시장치의 화소는 초기화 구간, 샘플링 구간 및 발광 구간으로 나뉘어 구동된다.
매 프레임 마다 초기화 구간에 상기 노드를 초기화한다.
하지만, 종래의 유기발광 표시장치에 있어서 상기 노드의 초기화가 용이하지 않았다. 완전한 초기화를 위해 초기화 구간을 증가시킬 수도 있지만, 이러한 경우 초기화 전류가 오래도록 흐르게 되어 이러한 초기화 전류에 의해 예컨대 터치 동작시 노이즈가 발생하는 문제가 있다.
아울러, 상기 노드가 완전하게 초기화되지 않는 경우, 초기화 전압보다 높은 전압이 상기 노드에 남아 있는 상태에서 데이터가 공급됨에 따라 원하는 계조 이하의 빛이 발광되는 문제가 있다.
게다가, 상기 노드의 초기화시 데이터 전압(Vdata), 전원 전압(Vdd) 등이 스위칭 트랜지스터의 턴온에 의해 라인을 통해 초기화를 위한 기준 전압(Vref)으로 흐르게 되고, 이러한 데이터 전압(Vdata), 전원 전압(Vdd)에 의해 기준 전압(Vref) 단자에 과전류가 흐르게 되며, 이러한 과전류에 의해 유기발광 소자가 발광되는 경우가 발생할 수 있다.
실시예는 완전한 초기화를 통해 응답 특성을 향상시킬 수 있는 유기발광 표시장치를 제공한다.
실시예는 초기화시에 발생하는 과전류를 방지하는 유기발광 표시장치를 제공한다.
실시예에 따르면, 유기발광 표시장치는 다수의 화소를 포함하고, 상기 각 화소는, 제1 내지 제4 노드들; 상기 제3 노드에 연결된 유기발광 소자; 상기 제1 및 4 노드 및 전원 공급 라인 사이에 배치되어, 상기 유기발광 소자를 발광시키기 위한 구동 전류를 생성하는 구동 트랜지스터; 상기 제1 및 제2 노드 사이에 배치된 스토리지 캐패시터; 상기 제1 및 제4 노드에 배치되어, 상기 구동 트랜지스터의 문턱 전압을 검출하는 제1 트랜지스터; 상기 제3 및 제4 노드 사이에 배치되어, 상기 구동 전류의 상기 유기발광 소자로의 공급을 제어하는 제2 트랜지스터; 상기 제2 노드 및 기준 전압 라인 사이에 배치되어, 상기 제2 노드의 초기화를 제어하는 제3 트랜지스터; 상기 제3 노드 및 상기 기준 전압 라인 사이에 배치되어, 상기 제3 노드의 초기화를 제어하는 제4 트랜지스터; 데이터 라인과 상기 제2 노드 사이에 배치되어, 데이터 전압의 상기 제2 노드로의 공급을 제어하는 제5 트랜지스터; 및 상기 기준 전압 라인 및 상기 제1 노드 사이에 배치되어, 상기 제1 노드의 초기화를 제어하는 제6 트랜지스터를 포함한다.
실시예에 따르면, 유기발광 표시장치는 다수의 화소를 포함하고, 상기 각 화소는, 제1 내지 제4 노드들; 상기 제3 노드에 연결된 유기발광 소자; 상기 제1 및 4 노드 및 전원 공급 라인 사이에 배치되어, 상기 유기발광 소자를 발광시키기 위한 구동 전류를 생성하는 구동 트랜지스터; 상기 제1 및 제2 노드 사이에 배치된 스토리지 캐패시터; 상기 제1 및 제4 노드에 배치되어, 상기 구동 트랜지스터의 문턱 전압을 검출하는 제1 트랜지스터; 상기 제3 및 제4 노드 사이에 배치되어, 상기 구동 전류의 상기 유기발광 소자로의 공급을 제어하는 제2 트랜지스터; 상기 제3 노드 및 기준 전압 라인 사이에 배치되어, 상기 제3 노드의 초기화를 제어하는 제4 트랜지스터; 데이터 라인과 상기 제2 노드 사이에 배치되어, 데이터 전압의 상기 제2 노드로의 공급을 제어하는 제5 트랜지스터; 상기 기준 전압 라인 및 상기 제1 노드 사이에 배치되어, 상기 제1 노드의 초기화를 제어하는 제6 트랜지스터; 및 상기 제2 노드 및 상기 기준 전압 라인 사이에 배치되어, 상기 제2 노드의 초기화를 제어하는 제7 트랜지스터를 포함한다.
실시예에 따르면, 유기발광 표시장치는 다수의 화소를 포함하고, 상기 각 화소는, 제1 내지 제4 노드들; 상기 제3 노드에 연결된 유기발광 소자; 상기 제1 및 4 노드 및 전원 공급 라인 사이에 배치되어, 상기 유기발광 소자를 발광시키기 위한 구동 전류를 생성하는 구동 트랜지스터; 상기 제1 및 제2 노드 사이에 배치된 스토리지 캐패시터; 상기 제1 및 제4 노드에 배치되어, 상기 구동 트랜지스터의 문턱 전압을 검출하는 제1 트랜지스터; 상기 제3 및 제4 노드 사이에 배치되어, 상기 구동 전류의 상기 유기발광 소자로의 공급을 제어하는 제2 트랜지스터; 상기 제2 노드 및 기준 전압 라인 사이에 배치되어, 상기 제2 노드의 초기화를 제어하는 제3 트랜지스터; 상기 제3 노드 및 상기 기준 전압 라인 사이에 배치되어, 상기 제3 노드의 초기화를 제어하는 제4 트랜지스터; 데이터 라인과 상기 제2 노드 사이에 배치되어, 데이터 전압의 상기 제2 노드로의 공급을 제어하는 제5 트랜지스터; 및 상기 데이터 라인 및 상기 제1 노드 사이에 배치되어, 상기 제1 노드의 초기화를 제어하는 제6 트랜지스터를 포함한다.
실시예에 따르면, 초기화 구간 동안 상기 제6 트랜지스터의 턴온에 의해 상기 제1 노드가 직접 상기 기준 전압으로 초기화되므로, 제1 노드의 초기화가 신속하고 완전하게 이루어질 수 있다. 이에 따라, 데이터 전압이 손실 없이 상기 제1 노드에 충전되어 제1 노드에 충전된 데이터 전압에 따른 구동 트랜지스터의 구동 전류에 의해 유기발광 소자가 원하는 계조의 빛으로 정확하게 발광될 수 있다.
실시예에 따르면, 초기화 구간 동안 상기 제2 및 제5 트랜지스터가 턴오프되어, 데이터 전압과 전원 전압이 기준 전압 라인으로 공급되지 않게 되므로, 기준 전압 라인에 과전류가 흐르지 않게 될 수 있다. 다시 말해, 실시예는 초기화 동안 기준 전압 라인에 과전류가 흐르는 것을 방지하여 줄 수 있다.
실시예에 따르면, 초기화 구간의 폭을 좁게 설정하여 줌으로서, 기준 전압 라인에 과전류가 발생할 가능성을 원천적으로 차단할 수 있다.
도 1은 제1 실시예에 따른 유기발광 표시장치를 도시한 회로도이다.
도 2는 도 1의 유기발광 표시장치를 구동하기 위한 파형도이다.
도 3은 시간별로 화소의 트랜지스터의 스위칭 모습을 도시한 회로도이다.
도 4는 제2 실시예에 따른 유기발광 표시장치를 도시한 회로도이다.
도 5는 도 4의 유기발광 표시장치를 구동하기 위한 파형도이다.
도 6은 초기화 구간에서 화소의 트랜지스터의 스위칭 모습을 도시한 회로도이다.
도 7은 제3 실시예에 따른 유기발광 표시장치를 도시한 회로도이다.
도 8은 도 7의 유기발광 표시장치를 구동하기 위한 파형도이다.
도 9는 초기화 구간에서 화소의 트랜지스터의 스위칭 모습을 도시한 회로도이다.
도 10은 제4 실시예에 따른 유기발광 표시장치를 도시한 회로도이다.
도 11은 도 10의 유기발광 표시장치를 구동하기 위한 파형도이다.
도 12는 초기화 구간에서 화소의 트랜지스터의 스위칭 모습을 도시한 회로도이다.
도 13은 종래와 실시예의 응답 특성을 도시한 도면이다.
도 14는 종래와 실시예에서 초기화시에 유기발광 소자에 흐르는 누설 전류를 도시한 도면이다.
발명에 따른 실시 예의 설명에 있어서, 각 구성 요소의 " 상(위) 또는 하(아래)"에 형성되는 것으로 기재되는 경우에 있어, 상(위) 또는 하(아래)는 두개의 구성 요소들이 서로 직접 접촉되거나 하나 이상의 또 다른 구성 요소가 두 개의 구성 요소들 사이에 배치되어 형성되는 것을 모두 포함한다. 또한 "상(위) 또는 하(아래)"으로 표현되는 경우 하나의 구성 요소를 기준으로 위쪽 방향 뿐만 아니라 아래쪽 방향의 의미도 포함할 수 있다.
도 1은 제1 실시예에 따른 유기발광 표시장치를 도시한 회로도이다.
도 1을 참조하면, 제1 실시예에 따른 유기발광 표시장치는 영상을 표시하기 위한 다수의 화소들을 포함하는 표시 패널과, 상기 표시 패널을 구동하기 위한 스캔 드라이버 및 데이터 드라이버 그리고 상기 스캔 드라이버와 상기 데이터 드라이버를 제어하기 위한 타이밍 콘트롤러를 포함할 수 있다.
상기 표시 패널은 다수의 신호 라인들을 포함한다. 다수의 신호 라인은 다수의 스캔 라인, 다수의 데이터 라인, 다수의 EM 라인, 다수의 전원 전압 라인, 다수의 기준 전압 라인 등을 포함할 수 있다.
제1 실시예에 따르면, 제1 및 제2 스캔 라인, 데이터 라인, 제1 및 제2 EM 라인, 기준 전압 라인 및 전원 전압 라인은 상기 각 화소에 연결될 수 있다.
상기 제1 스캔 라인으로 제1 스캔 신호(Scan(N))가 공급되고, 상기 제2 스캔 라인으로 제2 스캔 신호(Scan(N-1))가 공급될 수 있다. 상기 제1 및 제2 EM 라인으로 제1 및 제2 EM 신호(EM1, EM2)가 공급되고, 상기 기준 전압 라인으로 기준 전압(Vref)이 공급되고, 상기 전원 전압 라인으로 전원 전압(Vdd)이 공급되며, 상기 데이터 라인으로 데이터 전압(Vdata)이 공급될 수 있다.
상기 제2 스캔 신호(Scan(N-1))는 전 단의 제1 스캔 신호(Scan(N))일 수 있다. 여기서 전단이라 함은 스캔 라인 단위로 영상이 표시될 때, 이전 스캔 라인에 연결된 다수의 화소들을 포함하는 화소 열을 의미할 수 있다.
현재 스캔 라인 또한 도 1에 도시된 화소가 다수 연결되어 또 다른 화소 열을 형성할 수 있다.
이러한 경우, 이전 스캔 라인의 화소 열에 공급된 제1 스캔 신호(Scan(N))가 현재 스캔 라인의 화소 열에 제2 스캔 신호(Scan(N-1))로서 공급될 수 있다.
마찬가지로, 현재 스캔 라인의 화소 열에 공급된 제1 스캔 신호(Scan(N))는 다음 스캔 라인의 화소 열에 제2 스캔 신호(Scan(N-1))로서 공급될 수 있다.
상기 전원 전압(Vdd)과 기준 전압(Vref)은 일정한 레벨을 갖는 직류 전압일 수 있다. 상기 기준 전압(Vref)은 유기발광 소자(OLED)의 턴온 전압보다 작게 설정되므로, 상기 기준 전압(Vref)이 상기 유기발광 소자(OLED)로 공급되더라도 상기 유기발광 소자(OLED)는 발광되지 않는다. 상기 턴온 전압은 상기 유기발광 소자(OLED)에서 빛이 발광되기 위한 최소 전압으로 정의될 수 있다.
상기 제1 및 제2 스캔 신호(Scan(N), Scan(N-1))와 상기 제1 및 제2 EM 신호(EM1, EM2)는 하이 레벨 또는 로우 레벨을 가질 수 있다.
상기 데이터 전압(Vdata)은 표현하고자 하는 계조에 따라 상이한 레벨을 가질 수 있다.
상기 각 화소는 도 1에 도시한 바와 같이, 유기발광 소자(OLED), 상기 유기발광 소자(OLED)를 구동하기 위한 구동 트랜지스터(D-TR), 상기 구동 트랜지스터(D-TR)에 공급할 데이터 전압(Vdata)을 한 프레임 동안 유지시켜 주는 스토리지 캐패시터(Cst), 상기 구동 트랜지스터(D-TR)를 제어하기 위한 제1 내지 제6 트랜지스터(T1 내지 T6)를 포함할 수 있다.
상기 제1 트랜지스터(T1)는 제1 스캔 신호(Scan(N))에 응답하여 턴온되어, 상기 구동 트랜지스터(D-TR)의 문턱 전압이 감지될 수 있다.
상기 제2 트랜지스터(T2)는 제1 EM 신호(EM1)에 응답하여 턴온되어, 상기 구동 트랜지스터(D-TR)에서 상기 유기발광 소자(OLED)로의 구동 전류(Ioled)의 공급이 제어될 수 있다.
상기 제3 트랜지스터(T3)는 제2 EM 신호(EM2)에 응답하여 턴온되어, 상기 스토리지 캐패시터(Cst)의 제1 단에 연결된 제2 노드(B)가 초기화될 수 있다.
상기 제4 트랜지스터(T4)는 제2 스캔 신호(Scan(N-1))에 응답하여 턴온되어, 상기 유기발광 소자(OLED)에 연결된 제3 노드(C)가 초기화될 수 있다.
상기 제5 트랜지스터(T5)는 상기 제1 스캔 신호(Scan(N))에 응답하여 턴온되어, 데이터 전압(Vdata)이 상기 제2 노드(B)에 공급될 수 있다.
상기 제6 트랜지스터(T6)는 상기 제2 스캔 신호(Scan(N-1))에 응답하여 턴온되어, 상기 스토리지 캐패시터(Cst)의 제2 단에 연결된 제1 노드(A)가 초기화될 수 있다.
상기 제1 내지 제6 트랜지스터들(T1 내지 T6)은 PMOS형 트랜지스터일 수 있다. 따라서, 상기 제1 및 제2 스캔 신호(Scan(N), Scan(N-1))와 상기 제1 및 제2 EM 신호(EM1, EM2)가 로우 레벨일 때 상기 제1 내지 제6 트랜지스터들(T1 내지 T6)은 턴온되고, 상기 제1 및 제2 스캔 신호(Scan(N), Scan(N-1))와 상기 제1 및 제2 EM 신호(EM1, EM2)가 하이 레벨일 때 상기 제1 내지 제6 트랜지스터들(T1 내지 T6)은 턴오프될 수 있다.
상기 제1 스캔 신호(Scan(N))가 로우 레벨일 때 상기 제1 및 제5 트랜지스터들(T1, T5)이 턴온될 수 있다.
상기 제2 스캔 신호(Scan(N-1))가 로우 레벨일 때 상기 제4 및 제6 트랜지스터들(T4, T6)이 턴온될 수 있다.
상기 제1 EM 신호(EM1)가 로우 레벨일 때 상기 제2 트랜지스터(T2)가 턴온되고, 상기 제2 EM 신호(EM2)가 로우 레벨일 때 상기 제3 트랜지스터(T3)가 턴온될 수 있다.
제1 실시예는 PMOS형 트랜지스터로 한정하여 설명하고 있지만, 제1 실시예의 제1 내지 제6 트랜지스터(T1 내지 T6)는 NMOS형 트랜지스터일 수도 있다.
상기 구동 트랜지스터(D-TR) 또한 NMOS형 트랜지스터이거나 PMOS형 트랜지스터일 수 있다.
상기 제1 트랜지스터(T1)에서, 게이트 전극은 제1 스캔 신호(Scan(N))가 공급되는 제1 스캔 신호 라인에 전기적으로 연결되고, 소오스 전극은 상기 제1 노드(A)에 전기적으로 연결되며, 드레인 전극은 제4 노드(D)에 전기적으로 연결될 수 있다.
상기 제1 트랜지스터(T1)가 상기 제1 스캔 신호(Scan(N))의 로우 레벨에 의해 턴온됨에 따라, 상기 구동 트랜지스터(D-TR)의 게이트 전극과 드레인 전극이 전기적으로 연결되게 된다. 따라서, 상기 구동 트랜지스터(D-TR)는 다이오드형 트랜지스터(diode-type transistor))가 되므로, 상기 드레인 전극, 즉 제4 노드(D)에 의해 상기 구동 트랜지스터(D-TR)의 문턱 전압이 검출될 수 있다.
상기 제1 트랜지스터(T1)는 샘플링 구간 동안 턴온되어, 상기 구동 트랜지스터(D-TR)의 문턱 전압이 검출될 수 있다.
상기 제2 트랜지스터(T2)에서, 게이트 전극은 상기 제1 EM 신호(EM1)가 공급되는 제1 EM 신호(EM1) 라인에 전기적으로 연결되고, 소오스 전극은 상기 제4 노드(D)에 전기적으로 연결되며, 드레인 전극은 상기 제3 노드(C)에 전기적으로 연결될 수 있다.
상기 제2 트랜지스터(T2)가 상기 제1 EM 신호(EM1)의 로우 레벨에 의해 턴온될 때, 상기 구동 트랜지스터(D-TR)의 구동 전류(Ioled)가 상기 제2 트랜지스터(T2)를 경유하여 상기 유기발광 소자(OLED)로 공급될 수 있다. 상기 유기발광 소자(OLED)는 상기 구동 트랜지스터(D-TR)의 구동 전류(Ioled)에 의해 발광될 수 있다. 상기 유기발광 소자(OLED)의 휘도 또는 계조는 상기 구동 트랜지스터(D-TR)의 구동 전류(Ioled)의 세기에 의해 결정될 수 있다.
상기 제2 트랜지스터(T2)가 상기 제1 EM 신호(EM1)의 하이 레벨에 의해 턴오프될 때, 상기 구동 트랜지스터(D-TR)와 상기 유기발광 소자(OLED) 사이는 전기적으로 단선된다. 따라서, 상기 구동 트랜지스터(D-TR)의 어떠한 신호, 예컨대 잔류 전류가 상기 유기발광 소자(OLED)로 공급되지 않게 되므로, 상기 유기발광 소자(OLED)가 발광 구간 이외에 발광되지 않게 된다. 이를 위해, 초기화 구간과 샘플링 구간 동안 상기 제2 트랜지스터(T2)는 턴오프되고, 발광 구간 동안 상기 제2 트래지스터가 턴온될 수 있다.
상기 제3 트랜지스터(T3)에서, 게이트 전극은 상기 제2 EM 신호(EM2)가 공급되는 제2 EM 신호(EM2) 라인에 전기적으로 연결되고, 소오스 전극은 상기 제2 노드(B)에 전기적으로 연결되며, 드레인 전극은 상기 기준 전압(Vref)이 공급되는 기준 전압 라인에 전기적으로 연결될 수 있다.
상기 제3 트랜지스터(T3)가 상기 제2 EM 신호(EM2)의 로우 레벨에 의해 턴온될 때, 기준 전압(Vref)이 상기 제3 트랜지스터(T3)를 경유하여 제2 노드(B)로 공급되어, 상기 제2 노드(B)가 상기 기준 전압(Vref)으로 초기화될 수 있다.
상기 제2 노드(B)의 초기화는 초기화 구간과 발광 구간 동안 수행될 수 있으므로, 상기 제3 트랜지스터(T3)는 상기 초기화 구간과 발광 구간 동안 턴온될 수 있다.
상기 제4 트랜지스터(T4)에서, 게이트 전극은 상기 제2 스캔 신호(Scan(N-1))가 공급되는 제2 스캔 신호(Scan(N-1)) 라인에 전기적으로 연결되고, 소오스 전극은 상기 기준 전압 라인에 전기적으로 연결되며, 드레인 전극은 제3 노드(C)에 전기적으로 연결될 수 있다.
상기 제4 트랜지스터(T4)가 상기 제2 스캔 신호(Scan(N-1))의 로우 레벨에 의해 턴온될 때, 상기 기준 전압(Vref)은 상기 제4 트랜지스터(T4)를 경유하여 상기 제3 노드(C)로 공급되어, 상기 제3 노드(C)가 상기 기준 전압(Vref)으로 초기화될 수 있다.
상기 제3 노드(C)의 초기화는 초기화 구간 동안 수행될 수 있으므로, 상기 제4 트랜지스터(T4)는 상기 초기화 구간 동안 턴온될 수 있다.
앞서 설명한 바와 같이, 상기 기준 전압(Vref)은 상기 유기발광 소자(OLED)의 턴온 전압보다 작으므로, 상기 제2 노드(B)가 상기 기준 전압(Vref)으로 초기화되더라도 상기 제2 노드(B)에 연결된 유기발광 소자(OLED)는 발광되지 않게 된다.
상기 제5 트랜지스터(T5)에서, 게이트 전극은 상기 제1 스캔 신호 라인에 전기적으로 연결되고, 소오스 전극은 데이터 전압(Vdata)이 공급되는 데이터 라인에 전기적으로 연결되며, 드레인 전극은 상기 제2 노드(B)에 전기적으로 연결될 수 있다.
상기 제5 트랜지스터(T5)가 상기 제1 스캔 신호(Scan(N))의 로우 레벨에 의해 턴온될 때, 데이터 전압(Vdata)이 제5 트랜지스터(T5)를 경유하여 제2 노드(B)에 공급될 수 있다.
상기 제2 노드(B)로의 데이터 전압(Vdata)의 공급은 샘플링 구간에 수행되므로, 상기 제5 트랜지스터(T5)는 샘플링 구간 동안 턴온될 수 있다.
상기 제6 트랜지스터(T6)에서, 게이트 전극은 상기 제2 스캔 신호 라인에 전기적으로 연결되고, 소오스 전극은 기준 전압 라인에 전기적으로 연결되며, 드레인 전극은 상기 제1 노드(A)에 전기적으로 연결될 수 있다.
상기 제6 트랜지스터(T6)는 상기 제2 스캔 신호(Scan(N-1))의 로우 레벨에 의해 턴온될 때, 상기 기준 전압(Vref)이 상기 제6 트랜지스터(T6)를 경유하여 상기 제1 노드(A)로 공급되어, 상기 제1 노드(A)가 상기 기준 전압(Vref)으로 초기화될 수 있다.
상기 제1 노드(A)의 초기화는 초기화 구간 동안 수행되므로, 상기 제6 트랜지스터(T6)는 초기화 구간 동안 턴온될 수 있다.
정리하면, 상기 제1 트랜지스터(T1)는 상기 제1 및 제4 노드(A, D) 사이에 배치되어, 상기 구동 트랜지스터(D-TR)의 문턱 전압을 검출할 수 있다.
상기 제2 트랜지스터(T2)는 상기 제3 및 제4 트랜지스터(T3, T4) 사이에 배치되어, 상기 구동 전류(Ioled)의 상기 유기발광 소자(OLED)로의 공급을 제어할 수 있다.
상기 제3 트랜지스터(T3)는 상기 제2 노드(B) 및 기준 전압 라인 사이에 배치되어, 상기 제2 노드(B)의 초기화를 제어할 수 있다.
상기 제4 트랜지스터(T4)는 상기 제3 노드(C) 및 상기 기준 전압 라인 사이에 배치되어, 상기 제3 노드(C)의 초기화를 제어할 수 있다.
상기 제5 트랜지스터(T5)는 데이터 라인과 상기 제2 노드(B) 사이에 배치되어, 데이터 전압(Vdata)의 상기 제2 노드(B)로의 공급을 제어할 수 있다.
상기 제6 트랜지스터(T6)는 상기 기준 전압 라인 및 상기 제1 노드(A) 사이에 배치되어, 상기 제1 노드(A)의 초기화를 제어할 수 있다.
상기 제1 내지 제6 트랜지스터들(T1 내지 T6)은 서로 상이한 구간에 턴온될 수 있다.
상기 각 화소는 도 2에 도시한 바와 같이 3개의 구간, 예컨대 초기화 구간, 샘플링 구간 및 발광 구간으로 구동될 수 있다.
도 3a에 도시한 바와 같이, 초기화 구간 동안 상기 제2 EM 신호(EM2)의 로우 레벨과 상기 제2 스캔 신호(Scan(N-1))의 로우 레벨에 의해상기 제3, 4 및 6 트랜지스터들이 턴온될 수 있다. 상기 제1 EM 신호(EM1)의 하이 레벨과 상기 제1 스캔 신호(Scan(N))의 하이 레벨에 의해 상기 제1, 2 및 제5 트랜지스터들(T1, T2, T5)이 턴오프될 수 있다.
상기 제2 EM 신호(EM2)의 로우 레벨에 의해 상기 제3 트랜지스터(T3)가 턴온되어, 상기 제2 노드(B)가 상기 기준 전압(Vref)으로 초기화될 수 있다.
상기 제2 스캔 신호(Scan(N-1))의 로우 레벨에 의해 상기 제4 트랜지스터(T4)가 턴온되어, 상기 제3 노드(C)가 상기 기준 전압(Vref)으로 초기화될 수 있다.
상기 제2 스캔 신호(Scan(N-1))의 로우 레벨에 의해 상기 제6 트랜지스터(T6)가 턴온되어, 상기 제1 노드(A)가 상기 기준 전압(Vref)으로 초기화될 수 있다.
제1 실시예에 따르면, 초기화 구간 동안 상기 제6 트랜지스터(T6)의 턴온에 의해 상기 제1 노드(A)가 직접 상기 기준 전압(Vref)으로 초기화되므로, 상기 제1 노드(A)의 초기화가 신속하고 완전하게 이루어질 수 있다. 이에 따라, 샘플링 전압(Vdd-Vth)이 왜곡없이 상기 제1 노드(A)에 충전되어 제2 노드(B)에 충전된 데이터 전압(Vdata)에 따른 구동 트랜지스터(D-TR)의 구동 전류(Ioled)에 의해 유기발광 소자(OLED)가 원하는 계조의 빛으로 정확하게 발광될 수 있다.
제1 실시예에 따르면, 초기화 구간 동안 상기 제2 및 제5 트랜지스터(T2, T5)가 턴오프되어, 데이터 전압(Vdata)과 전원 전압(Vdd)이 상기 기준 전압 라인으로 공급되지 않게 되므로, 상기 기준 전압 라인에 과전류가 흐르지 않게 될 수 있다. 다시 말해, 제1 실시예는 초기화 동안 기준 전압 라인에 과전류가 흐르는 것을 방지하여 줄 수 있다.
도 3b에 도시한 바와 같이, 샘플링 구간 동안 상기 제1 스캔 신호(Scan(N))의 로우 레벨에 의해 상기 제1 및 제5 트랜지스터들(T1, T5)이 턴온될 수 있다. 상기 제1 및 제2 EM 신호들(EM1, EM2)의 하이 레벨과 상기 제2 스캔 신호(Scan(N-1))의 하이 레벨에 의해 상기 제2 내지 제4 그리고 제6 트랜지스터(T2 내지 T4, T6)가 턴오프될 수 있다.
상기 제1 스캔 신호(Scan(N))의 로우 레벨에 의해 상기 제5 트랜지스터(T5)가 턴온되어, 상기 데이터 전압(Vdata)이 상기 제2 노드(B)로 공급될 있다.
상기 제1 스캔 신호(Scan(N))의 로우 레벨에 의해 상기 제1 트랜지스터(T1)가 턴온되어, 상기 구동 트랜지스터(D-TR)의 문턱 전압이 검출될 수 있다.
도 3c에 도시한 바와 같이, 발광 구간 동안 상기 제1 및 제2 EM 신호(EM1, EM2)의 로우 레벨에 의해 상기 제2 및 제3 트랜지스터(T2, T3)가 턴온될 수 있다. 상기 제1 및 제2 스캔 신호(Scan(N-1))의 하이 레벨에 의해 상기 제1 및 제4 내지 제6 트랜지스터들(T1, T4 내지 T6)이 턴오프될 수 있다.
상기 제2 EM 신호(EM2)의 로우 레벨에 의해 상기 제3 트랜지스터(T3)가 턴온되어, 상기 제2 노드(B)가 상기 기준 전압(Vref)으로 초기화될 수 있다. 상기 제2 노드(B)가 초기화됨에 따라, 상기 스토리지 캐패시터(Cst)에 의해 상기 제1 노드(A)에 데이터 전압(Vdata)이 충전되게 될 수 있다. 따라서, 상기 구동 트랜지스터(D-TR)에서 상기 제1 노드(A)의 데이터 전압(Vdata)에 따른 구동 전류(Ioled)가 생성될 수 있다. 상기 샘플링 구간에서 검출된 상기 구동 트랜지스터(D-TR)의 문턱 전압이 보상되므로, 상기 구동 전류(Ioled)에는 상기 구동 트랜지스터(D-TR)의 문턱 전압과 관련되지 않게 된다. 이에 따라, 각 화소마다 상이한 구동 트랜지스터(D-TR)의 문턱 전압에 의한 휘도 불균일이 방지될 수 있다.
상기 제1 EM 신호(EM1)의 로우 레벨에 의해 상기 제2 트랜지스터(T2)가 턴온되어, 상기 구동 트랜지스터(D-TR)의 구동 전류(Ioled)가 상기 유기발광 소자(OLED)로 공급될 수 있다. 상기 유기발광 소자(OLED)는 상기 구동 전류(Ioled)에 따른 휘도를 갖는 빛이 발광될 수 있다.
제2 실시예는 제2 및 제3 트랜지스터(T2, T3)가 EM 신호 라인에 공통으로 연결되고, 제7 트랜지스터(T7)가 추가되며, 제6 및 제7 트랜지스터(T6, T7)가 제2 스캔 신호 라인에 공통으로 연결되는 것을 제외하고는 제1 실시예와 거의 유사하다.
제2 실시예는 제1 실시예와 기술적으로 차이가 있는 구성 요소들을 중심으로 설명한다.
도 4는 제2 실시예에 따른 유기발광 표시장치를 도시한 회로도이고, 도 5는 도 4의 유기발광 표시장치를 구동하기 위한 파형도이다.
도 4를 참조하면, 제2 실시예에 따른 유기발광 표시장치에 따르면, EM 신호 라인, 제1 및 제2 스캔 신호 라인, 데이터 라인, 기준 전압 라인 및 전원 전압 라인이 각 화소에 전기적으로 연결될 수 있다.
제2 트랜지스터(T2)는 EM 신호 라인 및 제3 및 제4 노드(C, D)에 전기적으로 연결될 수 있다.
제3 트랜지스터(T3)는 상기 EM 신호 라인, 제2 노드(B) 및 기준 전압 라인에 전기적으로 연결될 수 있다.
상기 EM 신호 라인은 상기 제2 및 제3 트랜지스터(T2, T3)에 공통으로 연결될 수 있다. 따라서, 상기 EM 신호 라인으로 공급된 EM 신호(EM)에 따라 상기 제2 및 제3 트랜지스터(T2, T3)는 턴온 또는 턴오프될 수 있다.
상기 EM 신호 라인의 로우 레벨에 의해 상기 제2 및 제3 트랜지스터(T2, T3)가 턴온될 수 있다. 상기 제3 트랜지스터(T3)의 턴온에 의해 상기 제2 노드(B)는 상기 기준 전압(Vref)으로 초기화되고, 상기 제2 트랜지스터(T2)의 턴온에 의해 구동 트랜지스터(D-TR)의 구동 전류(Ioled)가 유기발광 소자(OLED)로 공급될 수 있다.
제4 트랜지스터(T4)는 제2 스캔 신호 라인, 기준 전압 라인 및 제3 노드(C)에 전기적으로 연결될 수 있다.
제6 트랜지스터(T6)는 상기 제2 스캔 신호 라인, 상기 기준 전압 라인 및 제1 노드(A)에 전기적으로 연결될 수 있다.
제7 트랜지스터(T7)는 상기 제2 스캔 신호 라인, 상기 기준 전압 라인 및 제2 노드(B)에 전기적으로 연결될 수 있다.
상기 제2 스캔 신호 라인은 상기 제4, 제6 및 제7 트랜지스터(T4, T6, T7)에 공통으로 연결되며, 상기 기준 전압 라인은 상기 제6 및 제7 트랜지스터(T6, T7)에 공통으로 연결될 수 있다.
상기 제2 스캔 신호 라인으로 공급된 제2 스캔 신호(Scan(N-1))에 따라 제4, 제6 및 제7 트랜지스터(T4, T6, T7)가 턴온 또는 턴오프될 수 있다.
상기 제2 스캔 신호(Scan(N-1))의 로우 레벨에 의해 상기 제4, 제6 및 제7 트랜지스터(T4, T6, T7)가 턴온될 수 있다. 상기 제4 트랜지스터(T4)의 턴온에 의해 상기 제3 노드(C)가 상기 기준 전압(Vref)으로 초기화되고, 상기 제6 트랜지스터(T6)의 턴온에 의해 상기 제1 노드(A)가 상기 기준 전압(Vref)으로 초기화되며, 상기 제7 트랜지스터(T7)의 턴온에 의해 상기 제2 노드(B)가 상기 기준 전압(Vref)으로 초기화될 수 있다.
도 5 및 도 6에 도시한 바와 같이, 초기화 구간 동안 상기 제2 스캔 신호(Scan(N-1))의 로우 레벨에 의해 상기 제4, 제6 및 제7 트랜지스터(T4, T6, T7)가 턴온될 수 있다. 상기 EM 신호(EM)의 하이 레벨에 의해 상기 제2 및 제3 트랜지스터(T2, T3)가 턴오프되며, 제1 스캔 신호(Scan(N))의 하이 레벨에 의해 제1 및 제5 트랜지스터(T1, T5)가 턴오프될 수 있다.
상기 제4 트랜지스터(T4)의 턴온에 의해 상기 제3 노드(C)가 상기 기준 전압(Vref)으로 초기화되고, 상기 제6 트랜지스터(T6)의 턴온에 의해 상기 제1 노드(A)가 상기 기준 전압(Vref)으로 초기화되며, 상기 제7 트랜지스터(T7)의 턴온에 의해 상기 제2 노드(B)가 상기 기준 전압(Vref)으로 초기화될 수 있다.
제2 실시예에 따르면, 초기화 구간 동안 상기 제6 트랜지스터(T6)의 턴온에 의해 상기 제1 노드(A)가 직접 상기 기준 전압(Vref)으로 초기화되므로, 상기 제1 노드(A)의 초기화가 신속하고 완전하게 이루어질 수 있다. 이에 따라, 샘플링 전압(Vdd-Vth)이 왜곡없이 상기 제1 노드(A)에 충전되어 제2 노드(B)에 충전된 데이터 전압(Vdata)에 따른 구동 트랜지스터(D-TR)의 구동 전류(Ioled)에 의해 유기발광 소자(OLED)가 원하는 계조의 빛으로 정확하게 발광될 수 있다.
제2 실시예에 따르면, 초기화 구간 동안 상기 제2 및 제5 트랜지스터(T2, T5)가 턴오프되어, 데이터 전압(Vdata)과 전원 전압(Vdd)이 상기 기준 전압 라인으로 공급되지 않게 되므로, 상기 기준 전압 라인에 과전류가 흐르지 않게 될 수 있다. 다시 말해, 제2 실시예는 초기화 동안 기준 전압 라인에 과전류가 흐르는 것을 방지하여 줄 수 있다.
한편, 샘플링 구간 동안 제1 스캔 신호(Scan(N))의 로우 레벨에 의해 상기 제1 및 제5 트랜지스터(T1, T5)가 턴온되어, 상기 제2 노드(B)로 데이터 전압(Vdata)이 공급되는 한편, 구동 트랜지스터(D-TR)의 구동 전류(Ioled)가 제4 노드(D)에서 검출될 수 있다.
발광 구간 동안 EM 신호(EM)의 로우 레벨에 의해 상기 제2 및 제3 트랜지스터(T2, T3)가 턴온되어, 상기 제2 노드(B)가 상기 기준 전압(Vref)으로 초기화되는 한편, 상기 구동 트랜지스터(D-TR)의 구동 전류(Ioled)가 상기 제2 트랜지스터(T2)를 경유하여 유기발광 소자(OLED)로 공급될 수 있다.
제2 실시예는 2개의 EM 신호 라인들을 갖는 제1 실시예에 비교하여 한 개의 EM 신호 라인을 가지므로, 라인 수를 줄여 화소의 레이아웃 설계마진을 확보할 수 있고 비용을 줄여줄 수 있다.
제3 실시예는 제2 및 제3 트랜지스터(T2, T3)가 EM 신호 라인에 공통으로 연결되고, 초기화 구간의 폭이 줄어든 것을 제외하고는 제1 실시예와 유사하다.
제3 실시예는 제1 실시예와 기술적으로 차이가 있는 구성 요소들을 중심으로 설명한다.
도 7은 제3 실시예에 따른 유기발광 표시장치를 도시한 회로도이고, 도 8은 도 7의 유기발광 표시장치를 구동하기 위한 파형도이다.
도 7을 참조하면, 제3 실시예에 따른 유기발광 표시장치에 따르면, EM 신호 라인, 제1 및 제2 스캔 신호 라인, 데이터 라인, 기준 전압 라인 및 전원 전압 라인이 각 화소에 전기적으로 연결될 수 있다.
제2 트랜지스터(T2)는 EM 신호 라인 및 제3 및 제4 노드(C, D)에 전기적으로 연결될 수 있다.
제3 트랜지스터(T3)는 상기 EM 신호 라인, 제2 노드(B) 및 기준 전압 라인에 전기적으로 연결될 수 있다.
상기 EM 신호 라인은 상기 제2 및 제3 트랜지스터(T2, T3)에 공통으로 연결될 수 있다. 따라서, 상기 EM 신호 라인으로 공급된 EM 신호(EM)에 따라 상기 제2 및 제3 트랜지스터(T2, T3)는 턴온 또는 턴오프될 수 있다.
상기 EM 신호 라인의 로우 레벨에 의해 상기 제2 및 제3 트랜지스터(T2, T3)가 턴온될 수 있다. 상기 제3 트랜지스터(T3)의 턴온에 의해 상기 제2 노드(B)는 상기 기준 전압(Vref)으로 초기화되고, 상기 제2 트랜지스터(T2)의 턴온에 의해 구동 트랜지스터(D-TR)의 구동 전류(Ioled)가 유기발광 소자(OLED)로 공급될 수 있다.
한편, 제 3 실시예에서 초기화 구간의 폭은 제1 실시예에 비교하여 현저하게 줄어들었다.
예컨대, 상기 초기화 구간의 폭은 1H 내지 5H의 범위를 가질 수 있다. 예컨대, 상기 초기화 구간의 폭은 1H일 수 있다. 여기서, H는 하나의 스캔 라인에 연결된 화소 열에 영상을 표시하도록 정의된 시간을 의미할 수 있다.
예컨대, 유기발광 표시장치의 표시 패널이 192개의 스캔 라인을 구비한다고 하자. 이러한 경우, 각 스캔 라인에 할당된 1H는 한 프레임의 시간을 192로 나눈 값일 될 수 있다. 따라서, 상기 표시 패널에 구비된 스캔 라인의 개수에 따라 1H의 시간 폭은 가변될 수 있다.
도 8 및 도 9에 도시한 바와 같이, 초기화 구간 동안 EM 신호(EM), 및 제1 및 제2 스캔 신호(Scan(N), Scan(N-1)) 모두 로우 레벨을 가질 수 있다. 따라서, 상기 EM 신호(EM) 및 상기 제1 및 제2 스캔 신호(Scan(N), Scan(N-1))의 로우 레벨에 의해 제1 내지 제6 트랜지스터들(T1 내지 T6)이 턴온될 수 있다.
상기 제3 트랜지스터(T3)의 턴온에 의해 제2 노드(B)가 기준 전압(Vref)으로 초기화되고, 상기 제6 트랜지스터(T6)의 턴온에 의해 제1 노드(A)가 기준 전압(Vref)에 의해 초기화될 수 있다.
상기 제4 트랜지스터(T4)의 턴온에 의해 제3 노드(C)가 기준 전압(Vref)으로 초기화될 수 있다.
상기 제2 트랜지스터(T2)가 턴온되어 전원 전압(Vdd)이 상기 제2 및 제4 트랜지스터(T2, T4)를 경유하여 기준 전압 라인으로 공급될 수 있다.
또한, 상기 제5 트랜지스터(T5)가 턴온되어 데이터 전압(Vdata)이 상기 제5 및 제3 트랜지스터(T5, T3)를 경유하여 상기 기준 전압 라인으로 공급될 수 있다.
상기 데이터 전압(Vdata)과 상기 전원 전압(Vdd) 모두가 기준 전압 라인으로 공급됨에 따라, 상기 기준 전압 라인에 과전류가 발생할 가능성이 있다.
하지만, 제3 실시예는 초기화 구간의 폭을 1H가 되도록 설정하여 매우 짧은 시간 동안만 초기화를 수행하여, 상기 기준 전압 라인에 과전류가 발생할 가능성을 원천적으로 차단할 수 있다.
아울러, 제3 실시예는 초기화가 매우 짧은 구간에서 수행되더라도, 제1 노드(A)가 직접 기준 전압(Vref)으로 초기화되므로, 상기 제1 노드(A)의 초기화가 신속하고 완전하게 이루어질 수 있다. 이에 따라, 데이터 전압(Vdata)이 손실 없이 상기 제1 노드(A)에 충전되어 제1 노드(A)에 충전된 데이터 전압(Vdata)에 따른 구동 트랜지스터(D-TR)의 구동 전류(Ioled)에 의해 유기발광 소자(OLED)가 원하는 계조의 빛으로 정확하게 발광될 수 있다.
제4 실시예는 제3 실시예에서 기준 전압 라인으로 최소한의 과전류 발생 가능성이 있다는 가정 하에서, 이러한 과전류가 원천적으로 발생되지 않도로 하기 위해 제안되었다.
제4 실시예는 제6 트랜지스터(T6)가 기준 전압 라인에 연결되는 대신에 데이터 라인에 연결되고, 초기화 구간 동안 제1 및 제2 노드(A, B)가 데이터 전압(Vdata)으로 초기화되며, 기준 전압 라인으로 과전류가 흐르지 않도록 하기 위해 제2 및 제3 트랜지스터(T2, T3)를 턴오프되는 것을 제외하고는 제3 실시예와 거의 유사하다.
제4 실시예는 제3 실시예와 기술적으로 차이가 있는 구성 요소들을 중심으로 설명한다.
도 10은 제4 실시예에 따른 유기발광 표시장치를 도시한 회로도이고, 도 11은 도 10의 유기발광 표시장치를 구동하기 위한 파형도이다.
도 10을 참조하면, 제4 실시예에 따른 유기발광 표시장치에 따르면, EM 신호 라인, 제1 및 제2 스캔 신호 라인, 데이터 라인, 기준 전압 라인 및 전원 전압 라인이 각 화소에 전기적으로 연결될 수 있다.
제6 트랜지스터(T6)에서, 게이트 전극은 상기 제2 스캔 신호 라인에 전기적으로 연결되고, 소오스 전극은 상기 데이터 라인에 전기적으로 연결되며, 드레인 전극은 제1 노드(A)에 전기적으로 연결될 수 있다.
도 11 및 도 12에 도시한 바와 같이, 초기화 구간 동안 제1 및 제2 스캔 신호(Scan(N), Scan(N-1))는 로우 레벨을 가지고 EM 신호(EM)를 하이 레벨을 가질 수 있다. 상기 제1 스캔 신호(Scan(N))의 로우 레벨에 의해 제1, 제4 및 제5 트랜지스터(T1, T4, T5)가 턴온되고, 상기 제2 스캔 신호(Scan(N-1))의 로우 레벨에 의해 제6 트랜지스터(T6)가 턴온될 수 있다.
상기 EM 신호(EM)의 하이 레벨에 의해 상기 제2 및 제3 트랜지스터(T2, T3)가 턴오프될 수 있다.
제1 및 제2 노드(A, B)는 데이터 전압(Vdata)으로 초기화될 수 있다. 이때의 상기 데이터 전압(Vdata)은 초기화를 위한 전압으로서, 영상을 표시하기 위한 전압보다 작으며 예컨대 기준 전압(Vref)과 동일하거나 유사한 전압일 수 있다.
상기 제3 노드(C)는 기준 전압(Vref)으로 초기화될 수 있다.
상기 제2 및 제3 트랜지스터(T2, T3)가 턴오프되었기 때문에, 데이터 전압(Vdata)이나 전원 전압(Vdd)이 기준 전압 라인으로 공급되지 않게 되어, 기준 전압 라인에서의 과전류가 원천적으로 차단될 수 있다.
제4 실시예에서, 데이터 전압(Vdata)은 초기화 구간 동안 초기화를 위한 전압으로서 공급되고 샘플링 구간 동안 영상을 표시하기 위한 전압으로서 공급될 수 있다.
초기화를 위한 전압으로서의 데이터 전압(Vdata)은 예컨대 기준 전압(Vref)과 동일하거나 유사한 전압일 수 있다.
도 13은 종래와 실시예의 응답 특성을 도시한 도면이다.
도 13a에 도시한 바와 같이, 종래의 유기발광 표시장치에서는 제1 노드(A)에 예컨대 6V의 목표 화이트 데이터 전압를 충전함에 있어서, 이전에 화이트 데이터 전압인 경우에는 5.94V의 데이터 전압이 제1 노드(A)에 충전되고, 이전에 블랙 데이터 전압인 경우에는 6.04V의 데이터 전압이 제1 노드(A)에 충전된다.
따라서, 종래의 유기발광 표시장치에서는 목표 데이터 전압보다 0.4V 내지 0.6V의 편차가 발생되어, 동일한 계조의 영상을 얻기가 어렵다.
이에 반해, 도 13b에 도시한 바와 같이, 실시예에 따른 유기발광 표시장치에서는 제1 노드(A)에 예컨대 6.18V의 목표 화이트 데이터 전압을 충전함에 있어서, 이전에 화이트 데이터 전압인 경우에는 6.18V의 데이터 전압이 제1 노드(A)에 충전되어 목표 화이트 데이터 전압과 동일하며, 이전에 블랙 데이터 전압인 경우에는 6.19V의 데이터 전압이 제1 노드(A)에 충전될 수 있다.
따라서, 실시예에 따른 유기발광 표시장치에서는 목표 데이터 전압과 거의 편차가 발생하지 않아, 동일한 계조의 영상을 얻을 수 있다.
도 14는 종래와 실시예에서 초기화시에 유기발광 소자(OLED)에 흐르는 누설 전류를 도시한 도면이다.
도 14에 도시한 바와 같이, 종래 1은 초기화 구간이 0.5μs에서의 누설 전류이고, 종래 2는 초기화 구간이 1μs에서의 누설 전류이며, 실시예는 초기화 구간이 10μs에서의 누설 전류일 수 있다.
실시예는 종래 1 및 종래 2에 비교하여 초기화 구간의 폭이 10배 내지 20배 증가함에도 불구하고, 누설 전류는 오히려 현저하게 줄어들게 됨을 알 수 있다.
이러한 누설 전류의 현저한 감소는 제1 및 제4 실시예에서 설명한 바와 같이, 기준 전압 라인으로 과전류가 흐르지 않도록 하기 위해 초기화 구간 동안 제2 및 제3 트랜지스터(T2, T3)를 턴오프시켜 준데 기인한다.
실시예는 이와 같이 누설 전류가 미세하므로, 유기발광 소자(OLED)가 발광되지 않게 되고, 터치 동작시 발생하는 노이즈도 방지하여 줄 수 있다.

Claims (23)

  1. 다수의 화소를 포함하고,
    상기 각 화소는,
    제1 내지 제4 노드들;
    상기 제3 노드에 연결된 유기발광 소자;
    상기 제1 및 4 노드 및 전원 공급 라인 사이에 배치되어, 상기 유기발광 소자를 발광시키기 위한 구동 전류를 생성하는 구동 트랜지스터;
    상기 제1 및 제2 노드 사이에 배치된 스토리지 캐패시터;
    상기 제1 및 제4 노드에 배치되어, 상기 구동 트랜지스터의 문턱 전압을 검출하는 제1 트랜지스터;
    상기 제3 및 제4 노드 사이에 배치되어, 상기 구동 전류의 상기 유기발광 소자로의 공급을 제어하는 제2 트랜지스터;
    상기 제2 노드 및 기준 전압 라인 사이에 배치되어, 상기 제2 노드의 초기화를 제어하는 제3 트랜지스터;
    상기 제3 노드 및 상기 기준 전압 라인 사이에 배치되어, 상기 제3 노드의 초기화를 제어하는 제4 트랜지스터;
    데이터 라인과 상기 제2 노드 사이에 배치되어, 데이터 전압의 상기 제2 노드로의 공급을 제어하는 제5 트랜지스터; 및
    상기 기준 전압 라인 및 상기 제1 노드 사이에 배치되어, 상기 제1 노드의 초기화를 제어하는 제6 트랜지스터를 포함하는 유기발광 표시장치.
  2. 제1항에 있어서,
    상기 제1 및 제5 트랜지스터는 제1 스캔 신호 라인에 연결되며,
    상기 제4 및 제6 트랜지스터는 제2 스캔 신호 라인에 연결되는 유기발광 표시장치.
  3. 제2항에 있어서,
    상기 제2 및 제3 트랜지스터는 서로 상이한 제1 및 제2 EM 신호 라인에 연결되는 유기발광 표시장치.
  4. 제3항에 있어서,
    제1 구간 동안 상기 제3, 제4 및 제6 트랜지스터가 턴온되고 상기 제1, 제2 및 제5 트랜지스터가 턴오프되어, 상기 제1 내지 제3 노드가 초기화되는 유기발광 표시장치.
  5. 제4항에 있어서,
    상기 제1 내지 제3 노드는 상기 기준 전압 라인으로 공급된 기준 전압에 의해 초기화되는 유기발광 표시장치.
  6. 제3항에 있어서,
    제2 구간 동안 상기 제1 및 제5 트랜지스터가 턴온되고 상기 제2 내지 제4 및 제6 트랜지스터가 턴오프되어, 상기 데이터 라인으로 공급된 데이터 전압이 상기 제2 노드로 공급되고 상기 구동 트랜지스터의 문턱 전압이 검출되는 유기발광 표시장치.
  7. 제3항에 있어서,
    제3 구간 동안 상기 제2 및 제3 트랜지스터가 턴온되고 상기 제1 및 제4 내지 제6 트랜지스터가 턴오프되어, 상기 제2 노드가 초기화되고 상기 구동 트랜지스터의 구동 전류가 상기 유기발광 소자로 공급되는 유기발광 표시장치.
  8. 제1항에 있어서,
    상기 제2 및 제3 트랜지스터는 EM 신호 라인에 연결되는 유기발광 표시장치.
  9. 제8항에 있어서,
    제1 구간 동안 상기 제1 내지 제6 트랜지스터가 턴온되어, 상기 제1 내지 제3 노드가 초기화되는 유기발광 표시장치.
  10. 제9항에 있어서,
    상기 제1 내지 제3 노드는 상기 기준 전압 라인으로 공급된 기준 전압에 의해 초기화되는 유기발광 표시장치.
  11. 제9항에 있어서,
    상기 제1 구간의 폭은 1H 내지 5H의 범위인 유기발광 표시장치.
  12. 다수의 화소를 포함하고,
    상기 각 화소는,
    제1 내지 제4 노드들;
    상기 제3 노드에 연결된 유기발광 소자;
    상기 제1 및 4 노드 및 전원 공급 라인 사이에 배치되어, 상기 유기발광 소자를 발광시키기 위한 구동 전류를 생성하는 구동 트랜지스터;
    상기 제1 및 제2 노드 사이에 배치된 스토리지 캐패시터;
    상기 제1 및 제4 노드에 배치되어, 상기 구동 트랜지스터의 문턱 전압을 검출하는 제1 트랜지스터;
    상기 제3 및 제4 노드 사이에 배치되어, 상기 구동 전류의 상기 유기발광 소자로의 공급을 제어하는 제2 트랜지스터;
    상기 제3 노드 및 기준 전압 라인 사이에 배치되어, 상기 제3 노드의 초기화를 제어하는 제4 트랜지스터;
    데이터 라인과 상기 제2 노드 사이에 배치되어, 데이터 전압의 상기 제2 노드로의 공급을 제어하는 제5 트랜지스터;
    상기 기준 전압 라인 및 상기 제1 노드 사이에 배치되어, 상기 제1 노드의 초기화를 제어하는 제6 트랜지스터; 및
    상기 제2 노드 및 상기 기준 전압 라인 사이에 배치되어, 상기 제2 노드의 초기화를 제어하는 제7 트랜지스터를 포함하는 유기발광 표시장치.
  13. 제12항에 있어서,
    상기 제2 노드 및 기준 전압 라인 사이에 배치되어, 상기 제2 트랜지스터와 연동되는 제3 트랜지스터를 더 포함하는 유기발광 표시장치.
  14. 제13항에 있어서,
    상기 제2 및 제3 트랜지스터는 EM 신호 라인에 연결되는 유기발광 표시장치.
  15. 제13항에 있어서,
    상기 제1 및 제5 트랜지스터는 제1 스캔 라인에 연결되고,
    상기 제4, 제6 및 제7 트랜지스터는 제2 스캔 라인에 연결되는 유기발광 표시장치.
  16. 제13항에 있어서,
    상기 제4, 제6 및 제7 트랜지스터가 턴온되고 상기 제1 내지 제3 및 제5 트랜지스터가 턴오프되어, 상기 제1 내지 제3 노드가 초기화되는 유기발광 표시장치.
  17. 제16항에 있어서,
    상기 제1 내지 제3 노드는 상기 기준 전압 라인으로 공급된 기준 전압에 의해 초기화되는 유기발광 표시장치.
  18. 다수의 화소를 포함하고,
    상기 각 화소는,
    제1 내지 제4 노드들;
    상기 제3 노드에 연결된 유기발광 소자;
    상기 제1 및 4 노드 및 전원 공급 라인 사이에 배치되어, 상기 유기발광 소자를 발광시키기 위한 구동 전류를 생성하는 구동 트랜지스터;
    상기 제1 및 제2 노드 사이에 배치된 스토리지 캐패시터;
    상기 제1 및 제4 노드에 배치되어, 상기 구동 트랜지스터의 문턱 전압을 검출하는 제1 트랜지스터;
    상기 제3 및 제4 노드 사이에 배치되어, 상기 구동 전류의 상기 유기발광 소자로의 공급을 제어하는 제2 트랜지스터;
    상기 제2 노드 및 기준 전압 라인 사이에 배치되어, 상기 제2 노드의 초기화를 제어하는 제3 트랜지스터;
    상기 제3 노드 및 상기 기준 전압 라인 사이에 배치되어, 상기 제3 노드의 초기화를 제어하는 제4 트랜지스터;
    데이터 라인과 상기 제2 노드 사이에 배치되어, 데이터 전압의 상기 제2 노드로의 공급을 제어하는 제5 트랜지스터; 및
    상기 데이터 라인 및 상기 제1 노드 사이에 배치되어, 상기 제1 노드의 초기화를 제어하는 제6 트랜지스터를 포함하는 유기발광 표시장치.
  19. 제18항에 있어서,
    상기 데이터 라인으로 공급되는 데이터 전압은 제1 구간 동안 초기화를 위한 전압으로 공급되고 제2 구간 동안 영상을 표시하기 위한 전압으로 공급되는 유기발광 표시장치.
  20. 제19항에 있어서,
    상기 초기화를 위한 전압은 상기 기준 전압 라인으로 공급되는 기준 전압과 동일한 전압인 유기발광 표시장치.
  21. 제19항에 있어서,
    상기 제1 구간 동안 상기 제1, 제4, 제5 및 제6 트랜지스터가 턴온되고 상기 제2 및 제3 트랜지스터가 턴오프되어, 상기 제1 내지 제3 노드가 초기화되는 유기발광 표시장치.
  22. 제21항에 있어서,
    상기 제1 및 제2 노드는 상기 초기화를 위한 전압으로 초기화되고, 상기 제3 노드는 상기 기준 전압 라인으로 공급되는 기준 전압으로 초기화되는 유기발광 표시장치.
  23. 제1항, 제13항 및 제18항의 어느 한 항에 있어서,
    상기 제1 내지 제6 트랜지스터 및 상기 구동 트랜지스터는 PMOS형 트랜지스터인 유기발광 표시장치.
KR1020110121202A 2011-11-18 2011-11-18 유기발광 표시장치 Active KR101848506B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020110121202A KR101848506B1 (ko) 2011-11-18 2011-11-18 유기발광 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110121202A KR101848506B1 (ko) 2011-11-18 2011-11-18 유기발광 표시장치

Publications (2)

Publication Number Publication Date
KR20130055450A KR20130055450A (ko) 2013-05-28
KR101848506B1 true KR101848506B1 (ko) 2018-04-12

Family

ID=48663935

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110121202A Active KR101848506B1 (ko) 2011-11-18 2011-11-18 유기발광 표시장치

Country Status (1)

Country Link
KR (1) KR101848506B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12236829B2 (en) 2021-07-30 2025-02-25 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel driving circuit and driving method thereof, and display panel

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104167168B (zh) * 2014-06-23 2016-09-07 京东方科技集团股份有限公司 像素电路及其驱动方法和显示装置
KR102218779B1 (ko) * 2014-07-04 2021-02-19 엘지디스플레이 주식회사 Oled 표시 장치
KR102202798B1 (ko) * 2014-08-11 2021-01-15 엘지디스플레이 주식회사 유기발광다이오드 표시장치
KR102274740B1 (ko) * 2014-10-13 2021-07-08 삼성디스플레이 주식회사 표시 장치
CN104485067A (zh) * 2014-12-08 2015-04-01 上海大学 一种oled像素驱动电路
CN104464630B (zh) * 2014-12-23 2018-07-20 昆山国显光电有限公司 像素电路及其驱动方法和有源矩阵有机发光显示器
CN104715724B (zh) * 2015-03-25 2017-05-24 北京大学深圳研究生院 像素电路及其驱动方法和一种显示装置
KR102338942B1 (ko) * 2015-06-26 2021-12-14 엘지디스플레이 주식회사 유기발광다이오드 표시장치 및 이의 구동방법
JP6572738B2 (ja) * 2015-10-30 2019-09-11 セイコーエプソン株式会社 電気光学装置、電子機器、及び電気光学装置の駆動方法
KR102560028B1 (ko) * 2015-11-27 2023-07-26 엘지디스플레이 주식회사 디스플레이 장치의 화소 구동 회로 및 화소 구동 방법
CN106531067B (zh) * 2016-12-23 2019-08-30 上海天马有机发光显示技术有限公司 一种像素电路及其显示装置
KR102604731B1 (ko) * 2018-05-30 2023-11-22 엘지디스플레이 주식회사 표시 장치
CN112117785B (zh) * 2019-06-19 2022-09-09 Oppo广东移动通信有限公司 充电电路、充电芯片、移动终端及充电系统
KR102715248B1 (ko) * 2019-11-11 2024-10-11 삼성디스플레이 주식회사 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
WO2023004813A1 (zh) * 2021-07-30 2023-02-02 京东方科技集团股份有限公司 像素电路、驱动方法和显示装置
US12223906B2 (en) 2021-07-30 2025-02-11 Boe Technology Group Co., Ltd. Pixel circuit, driving method and display device
KR102751107B1 (ko) 2022-05-31 2025-01-06 엘지디스플레이 주식회사 화소 회로 및 화소 회로를 포함하는 표시 장치
KR20240003321A (ko) 2022-06-30 2024-01-08 엘지디스플레이 주식회사 표시 장치
CN115171608B (zh) 2022-09-08 2022-12-23 惠科股份有限公司 驱动电路、驱动方法及显示面板

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010026488A (ja) 2008-07-18 2010-02-04 Samsung Mobile Display Co Ltd 画素及びこれを用いた有機電界発光表示装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010026488A (ja) 2008-07-18 2010-02-04 Samsung Mobile Display Co Ltd 画素及びこれを用いた有機電界発光表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12236829B2 (en) 2021-07-30 2025-02-25 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel driving circuit and driving method thereof, and display panel

Also Published As

Publication number Publication date
KR20130055450A (ko) 2013-05-28

Similar Documents

Publication Publication Date Title
KR101848506B1 (ko) 유기발광 표시장치
GB2563958B (en) Display panel and electroluminescence display using the same
US10056034B2 (en) Organic light-emitting pixel driving circuit, driving method and organic light-emitting display device
US9508287B2 (en) Pixel circuit and driving method thereof, display apparatus
EP2581899B1 (en) Light emitting display device
KR102509185B1 (ko) 유기발광다이오드 표시 패널, 이를 구비하는 유기발광다이오드 표시 장치 및 이의 구동 방법
US11551606B2 (en) LED driving circuit, display panel, and pixel driving device
US20170263187A1 (en) Organic light-emitting pixel driving circuit, driving method thereof, and organic light-emitting display panel
KR101399159B1 (ko) 유기발광 표시장치
JP5560206B2 (ja) 有機el表示装置及びその制御方法
US9842546B2 (en) Organic light emitting display device for improving a contrast ratio
US10339862B2 (en) Pixel and organic light emitting display device using the same
CN101996582B (zh) 有机发光二极管的像素驱动电路
US20150243217A1 (en) Pixel and organic light emitting display including the same
CA2518276A1 (en) Compensation technique for luminance degradation in electro-luminance devices
US20170148384A1 (en) Organic light-emitting diode display
KR20190034729A (ko) 화소 및 이를 포함하는 전계발광 표시장치
KR101507259B1 (ko) 화상 표시 장치
KR20100124338A (ko) Pwm 제어를 가지는 oled 디스플레이 패널
CN104751777A (zh) 像素电路、像素及包括该像素的amoled显示装置及其驱动方法
KR20080048876A (ko) 유기전계발광 표시장치의 화소 구동 회로 및 방법
KR102715269B1 (ko) 게이트 드라이버, 유기발광표시장치 및 그의 구동방법
KR102569729B1 (ko) 표시 장치 및 표시 장치의 제어 방법
KR20120125294A (ko) 디스플레이 디바이스
US9396680B2 (en) Display device and driving method thereof

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20111118

PG1501 Laying open of application
A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20161018

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 20111118

Comment text: Patent Application

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20171107

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20180122

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20180406

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20180406

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20210315

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 20220314

Start annual number: 5

End annual number: 5

PR1001 Payment of annual fee

Payment date: 20230315

Start annual number: 6

End annual number: 6

PR1001 Payment of annual fee

Payment date: 20240315

Start annual number: 7

End annual number: 7

PR1001 Payment of annual fee

Payment date: 20250318

Start annual number: 8

End annual number: 8