[go: up one dir, main page]

KR101692856B1 - 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 - Google Patents

표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 Download PDF

Info

Publication number
KR101692856B1
KR101692856B1 KR1020100031166A KR20100031166A KR101692856B1 KR 101692856 B1 KR101692856 B1 KR 101692856B1 KR 1020100031166 A KR1020100031166 A KR 1020100031166A KR 20100031166 A KR20100031166 A KR 20100031166A KR 101692856 B1 KR101692856 B1 KR 101692856B1
Authority
KR
South Korea
Prior art keywords
voltage
pixel
data
display panel
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
KR1020100031166A
Other languages
English (en)
Other versions
KR20110111864A (ko
Inventor
이형래
김성일
신승운
구정훈
김충화
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020100031166A priority Critical patent/KR101692856B1/ko
Priority to US12/962,452 priority patent/US8520035B2/en
Publication of KR20110111864A publication Critical patent/KR20110111864A/ko
Application granted granted Critical
Publication of KR101692856B1 publication Critical patent/KR101692856B1/ko
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

표시 패널의 구동 방법은 제1 제어 신호를 근거로 게이트 신호를 표시 패널에 출력한다. 감마 전압을 생성한다. 제2 제어 신호, 데이터 신호 및 감마 전압을 근거로 1 수평 주기 동안 데이터 신호에 대응하는 계조 전압 및 계조 전압과 다른 레벨을 갖는 보상 전압을 포함하는 데이터 전압을 하나의 데이터 라인이 제1 화소열 및 제1 화소열과 인접하는 제2 화소열에 교대로 연결되는 화소 구조를 포함하는 표시 패널에 출력한다. 이와 같은 구동 방법에 따르면, 표시 패널의 화소 간의 충전율의 차이로 인한 표시 불량을 개선하여 표시 패널의 표시 품질을 향상시킬 수 있다.

Description

표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치{METHOD OF DRIVING DISPLAY PANEL AND DISPLAY APPARATUS FOR PERFORMING THE METHOD}
본 발명은 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치에 관한 것으로, 보다 상세하게는 표시 품질을 향상시키기 위한 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치에 관한 것이다.
일반적으로, 액정 표시 장치는 화소 전극을 포함하는 제1 기판, 공통 전극을 포함하는 제2 기판 및 상기 기판들 사이에 개재되는 액정층을 포함한다. 상기 두 전극에 전압을 인가하여 액정층에 전계를 생성하고, 이 전계의 세기를 조절하여 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻는다.
상기 액정층에 일정 방향의 전계가 계속하여 인가되면 액정 특성이 열화된다. 상기 액정의 열화를 방지하기 위해 상기 액정에 인가되는 데이터 전압을 공통 전압에 대해 일정한 주기로 위상을 반전시키는 반전 구동 방식이 채용되고 있다. 상기 반전 구동 방식으로는 화소 단위로 반전시키는 도트 반전 방식이 있다.
상기 도트 반전 방식을 채용하는 경우 액정의 열화를 방지할 수 있으나 데이터 전압 인가 동작이 복잡해지고 데이터 라인의 신호 지연 문제가 있으며, 전력 소모가 큰 단점이 있다. 이러한 단점을 보완하기 위해 서로 인접한 데이터 라인들에 서로 다른 극성의 데이터 전압을 인가하는 컬럼 반전 방식이 채용되고 있다. 컬럼 반전 방식을 채용하는 경우, 한 데이터 라인을 통해 흐르는 데이터 전압의 극성은 프레임 별로만 반전되므로 데이터 전압 인가 동작이 간단하고 데이터 라인의 신호 지연 문제가 감소한다. 이러한 컬럼 반전 구동을 통해 도트 반전 구동의 효과를 얻기 위해 수직열의 화소들을 인접한 데이터 라인들에 교대로 연결하는 구조를 채용하고 있다.
또한, 액정 표시 장치의 해상도가 높을수록 고화질의 영상을 제공할 수 있으므로 액정 표시 장치의 해상도는 높아지는 추세에 있다. 해상도가 높아짐에 따라 화소를 충전하는데 걸리는 시간은 짧아지고 있다.
짧아진 충전 시간을 보상하기 위하여 일반적으로 프리차지 구동 방법이 사용되고 있다. 상기 프리차지 구동방법은 화소의 데이터 전압이 전달되기 전에 프리차지 전압을 미리 충전하여 충전 시간이 짧더라도 화소의 데이터 전압이 충분히 전달될 수 있도록 도와 준다.
그러나, 프리차지 구동 방법에서는 프리차지를 위해 사용하는 이전 데이터 전압의 값에 따라 특정 행의 화소는 충분히 프리차지 되는 반면, 다른 행의 화소는 충분히 프리차지 되지 못하여 각 행마다 충전율의 차이가 발생할 수 있다. 이러한 충전율의 차이는 행간의 휘도 편차를 일으키고, 가로줄 얼룩으로 시인되어 표시 장치의 표시 불량을 일으킬 수 있다.
이에 본 발명의 기술적 과제는 이러한 점에 착안한 것으로, 본 발명의 목적은 표시 품질을 향상시키기 위한 표시 패널의 구동 방법을 제공하는 것이다.
본 발명의 다른 목적은 상기 구동 방법을 수행하기 위한 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따르면, 표시 패널의 구동 방법은 제1 제어 신호를 근거로 게이트 신호를 표시 패널에 출력한다. 감마 전압을 생성한다. 제2 제어 신호, 데이터 신호 및 상기 감마 전압을 근거로 1 수평 주기 동안 상기 데이터 신호에 대응하는 계조 전압 및 상기 계조 전압과 다른 레벨을 갖는 보상 전압을 포함하는 데이터 전압을 하나의 데이터 라인이 제1 화소열 및 상기 제1 화소열과 인접하는 제2 화소열에 교대로 연결되는 화소 구조를 포함하는 상기 표시 패널에 출력한다.
상기 표시 패널은 복수의 화소 유닛을 포함하며, 상기 각각의 화소 유닛은 제1 화소, 제2 화소, 제3 화소 및 제4 화소를 포함할 수 있다. 상기 제1 화소는 제1 게이트 라인 및 제1 데이터 라인에 연결될 수 있다. 상기 제2 화소는 상기 제1 게이트 라인과 인접한 제2 게이트 라인 및 상기 제1 데이터 라인에 인접한 제2 데이터 라인에 연결될 수 있다. 상기 제3 화소는 상기 제1 게이트 라인 및 상기 제2 데이터 라인에 연결될 수 있다. 상기 제4 화소는 상기 제2 게이트 라인 및 상기 제2 데이터 라인에 인접한 제3 데이터 라인에 연결될 수 있다.
1 수평 주기 동안 하나의 데이터 신호에 대응하는 적어도 2 종류의 레벨을 갖는 상기 감마 전압을 생성할 수 있다.
1 수평 주기 중 제1 구간 동안 상기 계조 전압을 출력하기 위해 제1 레벨을 갖는 기준 감마 전압, 및 1 수평 주기 중 제2 구간 동안 상기 보상 전압을 출력하기 위해 상기 제1 레벨과 다른 제2 레벨을 갖는 보상 감마 전압을 포함하는 상기 감마 전압을 생성할 수 있다.
상기 제2 구간이 상기 제1 구간 보다 시간적으로 앞설 수 있다.
상기 제2 구간이 상기 제1 구간 보다 짧을 수 있다.
상기 제2 레벨은 상기 제1 레벨보다 높을 수 있다. 상기 계조 전압 및 상기 계조 전압보다 높은 상기 보상 전압을 포함하는 상기 데이터 전압을 상기 표시 패널에 출력할 수 있다.
상기 표시 패널은 제1 화소 유닛 및 상기 제1 화소 유닛과 인접한 제2 화소 유닛을 포함할 수 있다. 상기 제2 화소 유닛의 제3 화소에 3 수평 주기 동안 연속하여 온(ON)이 되는 상기 게이트 신호를 출력할 수 있다. 상기 제2 화소 유닛의 상기 제3 화소에 제1 수평 주기 동안 상기 제1 화소 유닛의 제3 화소에 대응하는 프리차지 데이터 전압을 출력하며, 제2 수평 주기 동안 상기 제1 화소 유닛의 제2 화소에 대응하는 프리차지 데이터 전압을 출력하고, 제3 수평 주기 동안 상기 제2 화소 유닛의 상기 제3 화소에 대응하는 데이터 전압을 출력할 수 있다. 상기 제2 수평 주기 동안 출력하는 상기 프리차지 데이터 전압의 계조 전압이 저계조 전압일 수 있다.
상기 제2 레벨은 상기 제1 레벨보다 낮을 수 있다. 상기 계조 전압 및 상기 계조 전압보다 낮은 상기 보상 전압을 포함하는 상기 데이터 전압을 상기 표시 패널에 출력할 수 있다.
상기 표시 패널은 제1 화소 유닛 및 상기 제1 화소 유닛과 인접한 제2 화소 유닛을 포함할 수 있다. 상기 제2 화소 유닛의 제3 화소에 3 수평 주기 동안 연속하여 온(ON)이 되는 상기 게이트 신호를 출력할 수 있다. 상기 제2 화소 유닛의 상기 제3 화소에 제1 수평 주기 동안 상기 제1 화소 유닛의 제3 화소에 대응하는 프리차지 데이터 전압을 출력하며, 제2 수평 주기 동안 상기 제1 화소 유닛의 제2 화소에 대응하는 프리차지 데이터 전압을 출력하고, 제3 수평 주기 동안 상기 제2 화소 유닛의 상기 제3 화소에 대응하는 데이터 전압을 출력할 수 있다. 상기 제1 및 제2 수평 주기 동안 출력하는 상기 프리차지 데이터 전압의 계조 전압이 고계조 전압일 수 있다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따르면, 표시 장치는 표시 패널, 타이밍 제어부, 게이트 구동부, 감마 전압 생성부 및 데이터 구동부를 포함한다. 상기 표시 패널은 하나의 데이터 라인이 제1 화소열 및 상기 제1 화소열과 인접하는 제2 화소열에 교대로 연결된다. 상기 타이밍 제어부는 제1 제어 신호, 제2 제어 신호 및 데이터 신호를 생성한다. 상기 게이트 구동부는 상기 제1 제어 신호를 근거로 게이트 신호를 상기 표시 패널에 출력한다. 상기 감마 전압 생성부는 감마 전압을 생성한다. 상기 데이터 구동부는 상기 제2 제어 신호, 상기 데이터 신호 및 상기 감마 전압을 근거로 1 수평 주기 동안 상기 데이터 신호에 대응하는 계조 전압 및 상기 계조 전압과 다른 레벨을 갖는 보상 전압을 포함하는 데이터 전압을 상기 표시 패널에 출력한다.
상기 표시 패널은 복수의 화소 유닛을 포함하며, 상기 각각의 화소 유닛은 제1 화소, 제2 화소, 제3 화소 및 제4 화소를 포함할 수 있다. 상기 제1 화소는 제1 게이트 라인 및 제1 데이터 라인에 연결될 수 있다. 상기 제2 화소는 상기 제1 게이트 라인과 인접한 제2 게이트 라인 및 상기 제1 데이터 라인에 인접한 제2 데이터 라인에 연결될 수 있다. 상기 제3 화소는 상기 제1 게이트 라인 및 상기 제2 데이터 라인에 연결될 수 있다. 상기 제4 화소는 상기 제2 게이트 라인 및 상기 제2 데이터 라인에 인접한 제3 데이터 라인에 연결될 수 있다.
상기 표시 패널은 제1 화소 유닛 및 상기 제1 화소 유닛과 인접한 제2 화소 유닛을 포함할 수 있다. 상기 제2 화소 유닛의 제3 화소에 대응하는 상기 게이트 신호가 3 수평 주기 동안 연속하여 온(ON)이 될 수 있다. 상기 제2 화소 유닛의 상기 제3 화소에는 3 수평 주기 중 제1 수평 주기 동안 상기 제1 화소 유닛의 제3 화소에 대응하는 프리차지 데이터 전압이 출력되고, 제2 수평 주기 동안 상기 제1 화소 유닛의 제2 화소에 대응하는 프리차지 데이터 전압이 출력되며, 제3 수평 주기 동안 상기 제2 화소 유닛의 상기 제3 화소에 대응하는 데이터 전압이 출력될 수 있다.
하나의 데이터 신호에 대응하는 상기 감마 전압은 1 수평 주기 동안 적어도 2 종류의 레벨을 가질 수 있다.
상기 감마 전압은 1 수평 주기 중 제1 구간 동안 상기 계조 전압을 출력하기 위해 제1 레벨을 갖는 기준 감마 전압, 및 1 수평 주기 중 제2 구간 동안 상기 보상 전압을 출력하기 위해 상기 제1 레벨과 다른 제2 레벨을 갖는 보상 감마 전압을 포함할 수 있다.
상기 제2 구간이 상기 제1 구간 보다 시간적으로 앞설 수 있다.
상기 제2 수평 주기 동안 출력되는 상기 프리차지 데이터 전압의 계조 전압이 저계조 전압일 수 있다. 상기 제2 레벨은 상기 제1 레벨보다 높을 수 있다. 상기 보상 전압은 상기 계조 전압보다 높을 수 있다.
상기 제1 및 제2 수평 주기 동안 출력되는 상기 프리차지 데이터 전압의 계조 전압이 고계조 전압일 수 있다. 상기 제2 레벨은 상기 제1 레벨보다 낮을 수 있다. 상기 보상 전압은 상기 계조 전압보다 낮을 수 있다.
이러한 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치에 의하면, 화소 간 충전율의 차이를 보상할 수 있으므로, 휘도 편차로 인한 가로줄 표시 불량을 방지할 수 있다. 따라서, 표시 패널의 표시 품질을 향상시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 패널의 구동 방법을 나타내는 흐름도이다.
도 2는 본 발명의 도 1의 구동 방법을 수행하는 표시 장치를 나타내는 블록도이다.
도 3은 도 2에 도시된 표시 패널의 화소 배열을 나타내는 평면도이다.
도 4는 도 2에 도시된 데이터 구동부의 상세한 블록도이다.
도 5는 3 라인 프리차지 구동을 설명하기 위한 타이밍도이다.
도 6은 3 라인 프리차지 구동을 설명하기 위해 도 2의 표시 패널의 화소 배열의 일부를 나타내는 평면도이다.
도 7은 3 라인 프리차지 구동에서 나타나는 표시 불량을 설명하기 위해 도 2에 도시된 표시 패널의 일부를 나타내는 평면도이다.
도 8a는 오버슈트 구동을 나타내는 데이터 전압의 타이밍도이다.
도 8b는 언더슈트 구동을 나타내는 데이터 전압의 타이밍도이다.
도 9a는 오버슈트 구동을 위한 감마 전압의 타이밍도이다.
도 9b는 언더슈트 구동을 위한 감마 전압의 타이밍도이다.
이하, 도면들을 참조하여 본 발명의 표시 장치의 바람직한 실시예들을 보다 상세하게 설명하기로 한다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다. 각 도면을 설명하면서 유사한 참조부호를 유사한 구성요소에 대해 사용하였다. 첨부된 도면에 있어서, 구조물들의 치수는 본 고안의 명확성을 기하기 위하여 실제보다 확대하여 도시한 것이다. 제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다. 또한, 다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 고안이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
도 1은 본 발명의 일 실시예에 따른 표시 패널의 구동 방법을 나타내는 흐름도이다. 도 2는 본 발명의 도 1의 구동 방법을 수행하는 표시 장치를 나타내는 블록도이다.
도 1 및 도 2를 참조하면, 상기 표시 장치(1000)는 표시 패널(100), 타이밍 제어부(200), 게이트 구동부(300), 감마 전압 생성부(400) 및 데이터 구동부(500)를 포함한다. 상기 표시 패널(100)의 구동 방법은 상기 게이트 구동부(300)는 제1 제어 신호(CONT1)를 근거로 게이트 신호를 표시 패널(100)에 출력한다(단계 S10). 상기 감마 전압 생성부(400)는 감마 전압(VGREF)을 생성한다(단계 S20). 상기 데이터 구동부(500)는 제2 제어 신호(CONT2), 데이터 신호(DATA) 및 상기 감마 전압(VGREF)을 근거로 1 수평 주기 동안 상기 데이터 신호(DATA)에 대응하는 계조 전압 및 상기 계조 전압과 다른 레벨을 갖는 보상 전압을 포함하는 데이터 전압을 하나의 데이터 라인이 제1 화소열 및 상기 제1 화소열과 인접하는 제2 화소열에 교대로 연결되는 화소 구조를 포함하는 상기 표시 패널에 출력한다(단계 S30).
도 3은 도 2에 도시된 표시 패널의 화소 배열을 나타내는 평면도이다.
도 2 및 도 3을 참조하면, 상기 표시 패널(100)은 복수의 게이트 라인들(GL1 내지 GLN), 복수의 데이터 라인들(DL1 내지 DLM) 및 복수의 화소(P)들을 포함한다. 상기 게이트 라인들(GL1 내지 GLN)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL1 내지 DLM)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다. 각 화소(P)는 구동 소자(TR), 상기 구동 소자에 전기적으로 연결된 액정 커패시터 및 스토리지 커패시터를 포함한다. 상기 화소들은 상기 제2 방향(D2)으로 배열된 복수의 화소열들을 포함한다. 각 화소열의 화소들은 인접한 두 개의 데이터 라인들에 교대로 연결되는 구조를 갖는다.
예를 들면, 제1 데이터 라인(DL1)과 제2 데이터 라인(DL2) 사이에는 제1 화소열(C1)이 배치된다. 상기 제2 데이터 라인(DL2)과 제3 데이터 라인(DL3) 사이에는 상기 제1 화소열(C1)과 인접한 제2 화소열(C2)이 배치된다. 상기 제1 화소열(C1)의 화소들은 상기 제1 및 제2 데이터 라인들(DL1, DL2)에 교대로 연결되고, 상기 제2 화소열(C2)의 화소들은 상기 제2 및 제3 데이터 라인들(DL2, DL3)에 교대로 연결된다. 상기 인접한 데이터 라인들에는 서로 반대되는 극성의 데이터 전압들이 인가된다. 예를 들면, 상기 제1 데이터 라인(DL1)에 양(+) 극성의 데이터 전압이 인가되는 경우, 상기 제2 데이터 라인(DL2)에는 음(-) 극성의 데이터 전압이 인가된다. 상기 제3 데이터 라인(DL3)에는 다시 상기 양(+) 극성의 데이터 전압이 인가된다. 이에 따라 상기 제1 화소열(C1)의 화소들에는 “+, -, +, -, +”와 같이 반전된 데이터 전압이 인가되고, 상기 제2 화소열(C2)에 포함된 화소들에는 “-, +, -, +, -”와 같이 반전된 데이터 전압이 인가된다. 상기 제1 화소열(C1)은 제1 게이트 라인(GL1) 및 상기 제1 데이터 라인(DL1)에 연결된 제1 화소(P1), 제2 게이트 라인(GL2) 및 상기 제2 데이터 라인(DL2)에 연결된 제2 화소(P2)를 포함한다.
결과적으로, 상기 표시 패널(100)은 컬럼 반전 방식을 통해 상기 제1 방향(D1) 및 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 화소 반전하는 도트 반전 효과를 얻는다.
또한, 다음 프레임에서는 상기 제1 데이터 라인(DL1)에는 음(-) 극성의 데이터 전압이 인가되고, 상기 제2 데이터 라인(DL2)에는 양(+) 극성의 데이터 전압이 인가되며, 상기 제3 데이터 라인(DL3)에는 음(-) 극성의 데이터 전압이 인가된다. 이에 따라 상기 제1 화소열(C1)의 화소들에는 “-, +, -, +, -”와 같이 반전된 데이터 전압이 인가되고, 상기 제2 화소열(C2)의 화소들에는 “+, -, +, -, +”와 같이 반전된 데이터 전압이 인가된다. 즉, 상기 표시 패널(100)은 각 화소(P)에 프레임 별로 반전된 데이터 전압이 인가된다.
도 1 내지 도 3을 참조하면, 상기 타이밍 제어부(200)는 제1 제어 신호(CONT1), 제2 제어 신호(CONT2) 및 데이터 신호(DATA)를 생성한다. 상기 타이밍 제어부(200)는 외부로부터 제공되는 제어 신호를 근거로 상기 게이트 구동부(300)의 구동 타이밍을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성하여 상기 게이트 구동부(300)에 출력하고, 상기 데이터 구동부(500)의 구동 타이밍을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성하여 상기 데이터 구동부(500)에 출력한다. 또한, 상기 타이밍 제어부(200)는 외부로부터 제공되는 입력 영상 신호를 근거로 상기 표시 패널(100)의 동작 조건에 맞는 디지털 형태의 데이터 신호(DATA)로 처리하여 상기 데이터 구동부(500)에 출력한다.
상기 제1 제어신호(CONT1)는 수직개시신호, 게이트 클럭신호, 제1, 제2 및 제3 게이트 온(ON) 신호를 포함할 수 있다. 상기 제2 제어신호(CONT2)는 수평개시신호, 로드 신호, 반전신호 및 데이터 클럭신호를 포함할 수 있다.
상기 게이트 구동부(300)는 상기 타이밍 제어부(200)로부터 입력 받은 상기 제1 제어신호(CONT1)에 응답하여 상기 게이트 라인들(GL1 내지 GLN)을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(300)는 상기 게이트 신호들을 상기 게이트 라인들(GL1 내지 GLN)에 순차적으로 출력한다(단계 S10).
상기 게이트 구동부(300)는 상기 표시 패널(100)에 직접 집적될 수 있다. 즉, 상기 게이트 구동부(300)는 상기 표시 패널(100)의 화소에 형성되는 박막 트랜지스터(TFT)와 동일한 공정으로 형성된 복수의 박막 트랜지스터를 포함할 수 있다. 예를 들어, 아몰퍼스 실리콘 박막 트랜지스터를 이용하여 게이트 구동부(300)를 액정 표시 패널 상에 집적하여 구현할 수 있다(ASG 방식). 이 경우, 게이트 구동 집적 회로를 별도로 사용하지 않게 되어 공정 측면에서 유리하다. 물론, 상기 게이트 구동부(300)는 칩(chip) 형태로 상기 표시 패널(100)에 실장되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 실장될 수 있다.
상기 감마전압 생성부(400)는 감마 전압(VGREF)을 생성한다 (단계 S20). 상기 감마전압 생성부(400)는 상기 감마 전압(VGREF)을 상기 데이터 구동부(500)에 제공한다. 상기 감마 전압(VGREF)은 각각의 데이터 신호(DATA)에 대응하는 값을 갖는다. 예를 들어, 상기 감마전압 생성부(400)는 복수의 저항들이 직렬로 연결되어, 전원전압 및 접지전압을 상기 감마 전압들(VGREF)로 전압 분배하여 출력하는 저항 스트링 회로를 포함할 수 있다. 상기 감마전압 생성부(400)는 상기 데이터 구동부(500) 내에 배치될 수 있다.
상기 데이터 구동부(500)는 상기 타이밍 제어부(200)로부터 상기 제2 제어신호(CONT2) 및 상기 데이터 신호(DATA)를 입력 받고, 상기 감마전압 생성부(400)로부터 상기 감마 전압들(VGREF)을 입력 받는다. 상기 데이터 구동부(500)는 상기 데이터 신호(DATA)를 상기 감마 전압들(VGREF)을 이용하여 아날로그 형태의 데이터 전압으로 변환하여 상기 데이터 라인들(DL1 내지 DLM)에 출력한다(단계 S30).
도 4는 도 2에 도시된 데이터 구동부의 상세한 블록도이다.
도 2 내지 도 4을 참조하면, 상기 데이터 구동부(500)는 쉬프트 레지스터(520), 래치(540), 신호 처리부(560) 및 버퍼부(580)를 포함한다.
상기 쉬프트 레지스터(520)는 래치 펄스를 상기 래치(540)에 출력한다.
상기 래치(540)는 데이터 신호들을 일시 저장한 후 출력한다.
상기 신호 처리부(560)는 상기 디지털 형태인 상기 데이터 신호 및 감마 전압들(VGREF)을 근거로, 아날로그 형태의 상기 데이터 전압으로 변환하여 출력한다. 상기 신호 처리부(560)는 상기 데이터 신호를 제1 극성의 데이터 전압으로 변환하여 출력하는 제1 디지털-아날로그 변환부와 상기 데이터 신호를 상기 제1 극성에 대해 반전된 제2 극성의 데이터 전압으로 변환하여 출력하는 제2 디지털-아날로그 변환부를 포함할 수 있다.
상기 버퍼부(580)는 상기 신호 처리부(560)에서 출력되는 상기 데이터 전압의 레벨이 일정한 레벨을 갖도록 보상하여 상기 데이터 전압을 출력한다.
도 5는 3 라인 프리차지 구동을 설명하기 위한 타이밍도이다.
도 2 및 도 5를 참조하면, 타이밍 제어부(200)는 데이터 구동부(500)로 로드 신호(TP)를 출력한다. 상기 로드 신호(TP)는 상기 데이터 구동부(500)의 각 화소 별 데이터 전압의 출력을 지시하는 신호이다. 제1 로드 신호의 라이징 시점에서 다음 로드 신호의 라이징 시점을 1 수평 주기(1H)로 정의한다.
본 실시예의 표시 패널(100)은 3 라인 프리차지 방식으로 구동된다. 상기 3라인 프리차지 방식은 충전율 향상을 위해 게이트 신호가 3 수평 주기(3H) 동안 연속하여 온(ON)이 되도록 구동하는 방식이다. 예를 들어, 제1 게이트 신호(GS1)는 제1 수평 주기로부터 제3 수평 주기까지 연속하여 3 수평 주기(3H) 동안 하이(HIGH)가 되고, 제2 게이트 신호(GS2)는 제2 수평 주기부터 제4 수평 주기까지 연속하여 3 수평 주기(3H) 동안 하이(HIGH)가 되며, 제3 게이트 신호(GS3)는 제3 수평 주기부터 제5 수평 주기까지 연속하여 3 수평 주기(3H) 동안 하이(HIGH)가 된다.
예를 들어, 상기 제1 게이트 신호(GS1)가 인가되는 제1 게이트 라인에 연결된 화소에는 3 수평 주기(3H) 중 상기 제1 및 제2 수평 주기 동안은 이전 화소에 대응하는 데이터 전압이 프리차지 되고, 상기 제3 수평 주기 동안 상기 화소의 데이터 전압이 출력된다. 상기 제2 게이트 신호(GS2)가 인가되는 제2 게이트 라인에 연결된 화소에는 3 수평 주기(3H) 중 상기 제2 및 제3 수평 주기 동안은 이전 화소에 대응하는 데이터 전압이 프리차지 되고, 상기 제4 수평 주기 동안 상기 화소의 데이터 전압이 출력된다. 상기 제3 게이트 신호(GS3)가 인가되는 제3 게이트 라인에 연결된 화소에는 3 수평 주기(3H) 중 상기 제3 및 제4 수평 주기 동안은 이전 화소에 대응하는 데이터 전압이 프리차지 되고, 상기 제5 수평 주기 동안 상기 화소의 데이터 전압이 출력된다.
도 6은 3 라인 프리차지 구동을 설명하기 위해 도 2의 표시 패널의 화소 배열의 일부를 나타내는 평면도이다.
도 5 및 도 6을 참조하면, 표시 패널(100)의 일부는 제1 내지 제4 적색 화소들(R1, R2, R3, R4), 제1 내지 제4 녹색 화소들(G1, G2, G3, G4), 제1 내지 제4 청색 화소들(B1, B2, B3, B4), 제q 번째 게이트 라인(GLq), 제q+1 번째 게이트 라인(GLq+1), 제q+2 번째 게이트 라인(GLq+2), 제q+3 번째 게이트 라인(GLq+3), 제p 번째 데이터 라인(DLp) 및 제p+1 번째 데이터 라인(DLp+1)을 포함한다.
예를 들어, 상기 제p 번째 데이터 라인(DLp)은 상기 제1 적색 화소(R1), 상기 제2 녹색 화소(G2), 상기 제3 적색 화소(R3), 상기 제4 녹색 화소(G4)에 교대로 연결 되어, 각 화소의 데이터 전압을 출력한다. 상기 제p+1 번째 데이터 라인(DLp+1)은 상기 제1 녹색 화소(G1), 상기 제2 청색 화소(B2), 상기 제3 녹색 화소(G3), 상기 제4 청색 화소(B4)에 교대로 연결 되어, 각 화소의 데이터 전압을 출력한다.
상기한 바와 같이, 본 실시예에 따른 표시 패널(100)은 3 라인 프리차지 방식으로 구동되므로, 예를 들어, 제q+2 번째 게이트 라인(GLq+2)은 3 수평 주기(3H) 동안 온이 된다. 즉, 상기 제3 적색 화소(R3)의 경우, 3 수평 주기(3H) 중 제1 수평 주기 동안 제1 적색 화소(R1)의 데이터 전압이 프리차지 되고, 제2 수평 주기 동안 제2 녹색 화소(G2)의 데이터 전압이 프리차지 되며, 비로소 제3 수평 주기 동안 제3 적색 화소(R3)의 데이터 전압이 출력된다. 또한, 상기 제3 녹색 화소(G3)의 경우, 3 수평 주기(3H) 중 제1 수평 주기 동안 제1 녹색 화소(G1)의 데이터 전압이 프리차지 되고, 제2 수평 주기 동안 제2 청색 화소(B2)의 데이터 전압이 프리차지 되며, 비로소 제3 수평 주기 동안 제3 녹색 화소(G3)의 데이터 전압이 출력된다.
도 7은 3 라인 프리차지 구동에서 나타나는 표시 불량을 설명하기 위해 도 2에 도시된 표시 패널의 일부를 나타내는 평면도이다.
도 5 내지 도 7을 참조하면, 상기 제1 내지 제4 적색 화소들(R1, R2, R3, R4) 및 상기 제1 내지 제4 녹색 화소들(G1, G2, G3, G4)의 데이터 전압은 고계조 전압이고, 상기 제1 내지 제4 청색 화소들(B1, B2, B3, B4)은 저계조 전압인 경우를 예시한다. 상기 제1 내지 제4 적색 화소들(R1, R2, R3, R4) 및 상기 제1 내지 제4 녹색 화소들(G1, G2, G3, G4)은 최고 계조 전압인 화이트 전압에 대응하여 최고 휘도를 표시할 수 있고, 상기 제1 내지 제4 청색 화소들(B1, B2, B3, B4)의 데이터 전압은 최저 계조 전압인 블랙 전압 또는 공통 전압에 대응하여 블랙을 표시할 수 있다.
상기 제3 녹색 화소(G3)의 경우, 3 수평 주기(3H) 중 제1 수평 주기 동안 제1 녹색 화소(G1)의 데이터 전압인 고계조 전압이 프리차지 되고, 제2 수평 주기 동안 제2 청색 화소(B2)의 데이터 전압인 저계조 전압이 프리차지 되며, 제3 수평 주기 동안 제3 녹색 화소(G3)의 데이터 전압인 고계조 전압이 출력된다. 이 경우, 상기 제2 수평 주기 동안 저계조 전압이 프리차지 되므로, 프리차지의 효과가 나타나지 않아, 상기 제3 녹색 화소(G3)는 상대적으로 어두운 녹색을 표시한다.
상기 제4 녹색 화소(G4)의 경우, 3 수평 주기(3H) 중 제1 수평 주기 동안 제2 녹색 화소(G2)의 데이터 전압인 고계조 전압이 프리차지 되고, 제2 수평 주기 동안 제3 적색 화소(R3)의 데이터 전압인 고계조 전압이 프리차지 되며, 제3 수평 주기 동안 제4 녹색 화소(G4)의 데이터 전압인 고계조 전압이 출력된다. 이 경우, 상기 제4 녹색 화소(G4)에는 상기 제1 및 제2 수평 주기 동안 고계조 전압이 프리차지 되므로, 3 라인 프리차지의 효과가 최대로 나타나게 되어, 상기 제4 녹색 화소(G4)는 상대적으로 밝은 녹색을 표시한다.
결과적으로, 상기 제3 및 제4 녹색 화소(G3, G4)의 행 간의 충전율의 차이로 인해, 가로줄 얼룩이 시인되며, 표시 불량을 유발할 수 있다.
본 발명은 상기 예와 같이, 화소열들이 적색, 녹색, 검정색을 표시하는 경우에 제한되지 않는다. 예를 들어, 상기 화소열들은 황색(Yellow), 청록색(Cyan) 및 마젠타색(Magenta)을 표시하도록 구성될 수 있다.
도 8a는 오버슈트 구동을 나타내는 데이터 전압의 타이밍도이다. 도 8b는 언더슈트 구동을 나타내는 데이터 전압의 타이밍도이다.
도 1 및 도 7 내지 도 8b를 참조하면, 데이터 전압(VD)은 1 수평 주기 동안 적어도 2 종류의 레벨을 가진다. 상기 데이터 전압(VD)은 1 수평 주기 동안 데이터 신호에 대응하는 계조 전압 및 상기 계조 전압과 다른 레벨을 갖는 보상 전압을 출력한다 (단계 S30).
도 8a의 경우는 도 7의 제3 녹색 화소(G3)에 해당하는 데이터 전압(VD)을 도시한다. 상기 데이터 전압(VD)은 3 수평 주기(3H) 중 제1 수평 주기(H1) 및 제3 수평 주기(H3)에는 기본적으로 고계조 전압이 출력되고, 제2 수평 주기(H2) 동안에는 저계조 전압이 출력된다. 상기 제1 수평 주기(H1)를 보면, 상기 데이터 전압의 상기 계조 전압이 고계조 전압으로 수렴하기에 앞서, 상기 보상 전압으로 오버슈트된 전압을 갖는다. 이를 오버슈트 구동이라고 한다. 상기 제3 녹색 화소(G3)의 경우, 상기 제2 수평 주기(H2) 동안에 프리차지의 효과가 없으므로 충전율이 낮아지고 상대적으로 어두운 녹색이 시인된다. 이와 같이 충전율이 낮은 화소의 충전율을 높이기 위해 제1 수평 주기(H1)의 초기에 상기 계조 전압보다 높은 레벨을 갖는 상기 보상 전압을 인가한다. 충전율이 낮은 화소의 충전율이 높아져 다른 화소와의 충전율의 차이를 줄여 표시 불량을 개선할 수 있다.
도 8b의 경우는 도 7의 제4 녹색 화소(G4)에 해당하는 데이터 전압(VD)을 도시한다. 상기 데이터 전압(VD)은 3 수평 주기(3H) 중 제1 내지 제3 수평 주기(H1, H2, H3) 동안 기본적으로 고계조 전압이 출력된다. 상기 제1 수평 주기(H1)를 보면, 상기 데이터 전압의 상기 계조 전압이 고계조 전압으로 수렴하기에 앞서, 상기 보상 전압으로 언더슈트된 전압을 갖는다. 이를 언더슈트 구동이라고 한다. 상기 제4 녹색 화소(G4)의 경우, 상기 제1 및 제2 수평 주기(H1, H2) 동안에 계속하여 프리차지가 되므로 충전율이 높고 상대적으로 밝은 녹색이 시인된다. 이와 같이 충전율이 높은 화소의 충전율을 낮추기 위해 제1 수평 주기(H1)의 초기에 계조 전압보다 낮은 레벨을 갖는 상기 보상 전압을 인가한다. 충전율이 높은 화소의 충전율이 낮아져 다른 화소와의 충전율의 차이를 줄여 표시 불량을 개선할 수 있다.
상기한 제3 및 제4 녹색 화소(G3, G4)의 예는 충전율의 차이가 크게 나타나는 일례이며, 본 발명은 위의 예시에 한정되지 않는다. 또한 본 발명은 3 라인 프리차지 구동 방식의 표시 불량에 한정되지 않는다. 즉, 상기 오버슈트 구동 및 언더슈트 구동은 프리차지 데이터에 따라 충전율의 차이가 나타나는 다양한 경우에 적용될 수 있다.
본 발명은 표시 패널(100)의 일부 또는 전체 데이터 라인에 오버슈트 구동만을 적용하여 표시 불량을 개선할 수 있고, 상기 표시 패널(100)의 일부 또는 전체 데이터 라인에 언더슈트 구동만을 적용하여 표시 불량을 개선할 수 있으며, 상기 표시 패널(100)의 일부 데이터 라인에 오버슈트 구동을 적용하고, 다른 일부 데이터 라인에 언더슈트 구동을 적용하여 표시 불량을 개선할 수 있다.
도 9a는 오버슈트 구동을 위한 감마 전압의 타이밍도이다. 도 9b는 언더슈트 구동을 위한 감마 전압의 타이밍도이다.
도 1 및 도 7 내지 도 9b를 참조하면, 감마 전압을 생성하는 단계(단계 S20)는 1 수평 주기 동안 하나의 데이터 신호에 대응하는 적어도 2 종류의 레벨을 갖는 상기 감마 전압(VGREF)을 생성한다. 하나의 데이터 신호에 대응하는 상기 감마 전압의 파형은 구형파 또는 펄스파일 수 있다.
도 9a의 경우는 도 8a의 오버슈트 데이터 전압을 출력하기 위한 상기 감마 전압(VGREF)을 도시한다. 감마 전압을 생성하는 단계(단계 S20)는 기준 감마 전압(VGREF1) 및 보상 감마 전압(VGREF2)을 포함하는 상기 감마 전압을 생성한다. 상기 기준 감마 전압(VGREF1)은 계조를 나타내는 일반적인 감마 전압이다. 상기 보상 감마 전압(VGREF2)은 상기 기준 감마 전압(VGREF1) 보다 큰 값을 가지며, 오버슈트 구동을 위한 감마 전압이다. 상기 기준 감마 전압(VGREF1)은 1 수평 주기(1H) 중 제1 구간(T1) 동안 출력되고, 상기 보상 감마 전압(VGREF2)은 1 수평 주기(1H) 중 제2 구간(T2) 동안 출력된다. 도시된 바와 같이, 상기 오버슈트 구동을 위한 제2 구간(T2)이 정상 상태의 감마 전압 출력을 위한 상기 제1 구간(T1) 보다 시간적으로 앞선다. 상기 제2 구간(T2)은 상기 제1 구간(T1) 보다 짧다. 예를 들어, 1 수평 주기(1H)가 7 μs일 때, 제2 구간(T2)은 2 μs, 제1 구간(T1)은 5 μs일 수 있다.
도 6 및 도 8a에서 검토한 바와 같이, 이와 같은 오버슈트 구동은 상기 3 수평 주기(3H) 중 제2 수평 주기(H2) 동안 출력되는 상기 데이터 전압(VD)의 상기 계조 전압이 저계조 전압인 경우에 수행될 수 있다.
도 9b의 경우는 도 8b의 언더슈트 데이터 전압을 출력하기 위한 상기 감마 전압(VGREF)을 도시한다. 감마 전압을 생성하는 단계(단계 S20)는 기준 감마 전압(VGREF1) 및 보상 감마 전압(VGREF2)을 포함하는 상기 감마 전압을 생성한다. 상기 기준 감마 전압(VGREF1)은 계조를 나타내는 일반적인 감마 전압이다. 상기 보상 감마 전압(VGREF2)은 상기 기준 감마 전압(VGREF1) 보다 작은 값을 가지며, 언더슈트 구동을 위한 감마 전압이다. 상기 기준 감마 전압(VGREF1)은 1 수평 주기(1H) 중 제1 구간(T1) 동안 출력되고, 상기 보상 감마 전압(VGREF2)은 1 수평 주기(1H) 중 제2 구간(T2) 동안 출력된다. 도시된 바와 같이, 상기 언더슈트 구동을 위한 제2 구간(T2)이 정상 상태의 감마 전압 출력을 위한 상기 제1 구간(T1) 보다 시간적으로 앞선다. 상기 제2 구간(T2)은 상기 제1 구간(T1) 보다 짧다. 예를 들어, 1 수평 주기(1H)가 7 μs일 때, 제2 구간(T2)은 2 μs, 제1 구간(T1)은 5 μs일 수 있다.
도 6 및 도 8b에서 검토한 바와 같이, 이와 같은 언더슈트 구동은 상기 3 수평 주기(3H) 중 제1 및 제2 수평 주기(H1, H2) 동안 출력되는 상기 데이터 전압(VD)의 상기 계조 전압이 고계조 전압인 경우에 수행될 수 있다.
이상의 실시예에서 상기 데이터 전압(VD) 및 상기 감마 전압(VGREF)의 레벨은 양(+) 극성으로 구동되는 경우를 전제한 것이며, 절대적인 레벨이 아닌 공통 전압과의 상대적인 레벨이다. 음(-) 극성으로 구동되는 경우, 상기 기준 감마 전압(VGREF1) 및 보상 감마 전압(VGREF2)의 상하 관계가 반전될 수 있다.
이상에서 설명한 바와 같이, 본 발명의 실시예들에 따르면, 화소 간 충전율의 차이를 보상할 수 있으므로, 휘도 편차로 인한 가로줄 표시 불량을 방지할 수 있다. 따라서, 표시 패널의 표시 품질을 향상시킬 수 있다.
이상에서는 본 발명의 바람직한 실시예들을 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자 또는 해당 기술분야에 통상의 지식을 갖는 자라면 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100 : 표시 패널 200 : 타이밍 제어부
300 : 게이트 구동부 400 : 감마 전압 생성부
500 : 데이터 구동부 520 : 쉬프트 레지스터
540 : 래치 560 : 신호 처리부
580 : 버퍼부 1000 : 표시 장치

Claims (18)

  1. 제1 제어 신호를 근거로 게이트 신호를 표시 패널에 출력하는 단계;
    감마 전압을 생성하는 단계; 및
    제2 제어 신호, 데이터 신호 및 상기 감마 전압을 근거로 1 수평 주기 동안 상기 데이터 신호에 대응하는 계조 전압 및 상기 계조 전압과 다른 레벨을 갖는 보상 전압을 포함하는 데이터 전압을 하나의 데이터 라인이 제1 화소열 및 상기 제1 화소열과 인접하는 제2 화소열에 교대로 연결되는 화소 구조를 포함하는 상기 표시 패널에 출력하는 단계를 포함하고,
    상기 표시 패널은 복수의 화소 유닛을 포함하며,
    상기 각각의 화소 유닛은,
    제1 게이트 라인 및 제1 데이터 라인에 연결된 제1 화소;
    상기 제1 게이트 라인과 인접한 제2 게이트 라인 및 상기 제1 데이터 라인에 인접한 제2 데이터 라인에 연결된 제2 화소;
    상기 제1 게이트 라인 및 상기 제2 데이터 라인에 연결된 제3 화소; 및
    상기 제2 게이트 라인 및 상기 제2 데이터 라인에 인접한 제3 데이터 라인에 연결된 제4 화소를 포함하며,
    상기 표시 패널은 제1 화소 유닛 및 상기 제1 화소 유닛과 인접한 제2 화소 유닛을 포함하고,
    상기 제2 화소 유닛의 제3 화소에 대응하는 상기 게이트 신호가 3 수평 주기 동안 연속하여 온(ON)이 되며,
    상기 제2 화소 유닛의 상기 제3 화소에는 3 수평 주기 중 제1 수평 주기 동안 상기 제1 화소 유닛의 제3 화소에 대응하는 프리차지 데이터 전압이 출력되고, 제2 수평 주기 동안 상기 제1 화소 유닛의 제2 화소에 대응하는 프리차지 데이터 전압이 출력되며, 제3 수평 주기 동안 상기 제2 화소 유닛의 상기 제3 화소에 대응하는 데이터 전압이 출력되는 것을 특징으로 하는 표시 패널의 구동 방법.
  2. 삭제
  3. 제1항에 있어서, 상기 감마 전압을 생성하는 단계는 1 수평 주기 동안 하나의 데이터 신호에 대응하는 적어도 2 종류의 레벨을 갖는 상기 감마 전압을 생성하는 단계인 것을 특징으로 하는 표시 패널의 구동 방법.
  4. 제3항에 있어서, 상기 감마 전압을 생성하는 단계는 1 수평 주기 중 제1 구간 동안 상기 계조 전압을 출력하기 위해 제1 레벨을 갖는 기준 감마 전압, 및 1 수평 주기 중 제2 구간 동안 상기 보상 전압을 출력하기 위해 상기 제1 레벨과 다른 제2 레벨을 갖는 보상 감마 전압을 포함하는 상기 감마 전압을 생성하는 단계인 것을 특징으로 하는 표시 패널의 구동 방법.
  5. 제4항에 있어서, 상기 제2 구간이 상기 제1 구간 보다 시간적으로 앞서는 것을 특징으로 하는 표시 패널의 구동 방법.
  6. 제4항에 있어서, 상기 제2 구간이 상기 제1 구간 보다 짧은 것을 특징으로 하는 표시 패널의 구동 방법.
  7. 제5항에 있어서, 상기 제2 레벨은 상기 제1 레벨보다 높고,
    상기 데이터 전압을 출력하는 단계는 상기 계조 전압 및 상기 계조 전압보다 높은 상기 보상 전압을 포함하는 상기 데이터 전압을 상기 표시 패널에 출력하는 단계인 것을 특징으로 하는 표시 패널의 구동 방법.
  8. 제 7항에 있어서, 상기 제2 수평 주기 동안 출력하는 상기 프리차지 데이터 전압의 계조 전압이 저계조 전압인 것을 특징으로 하는 표시 패널의 구동 방법.
  9. 제5항에 있어서, 상기 제2 레벨은 상기 제1 레벨보다 낮고,
    상기 데이터 전압을 출력하는 단계는 상기 계조 전압 및 상기 계조 전압보다 낮은 상기 보상 전압을 포함하는 상기 데이터 전압을 상기 표시 패널에 출력하는 단계인 것을 특징으로 하는 표시 패널의 구동 방법.
  10. 제 9항에 있어서, 상기 제1 및 제2 수평 주기 동안 출력하는 상기 프리차지 데이터 전압의 계조 전압이 고계조 전압인 것을 특징으로 하는 표시 패널의 구동 방법.
  11. 하나의 데이터 라인이 제1 화소열 및 상기 제1 화소열과 인접하는 제2 화소열에 교대로 연결되는 화소 구조를 포함하는 표시 패널;
    제1 제어 신호, 제2 제어 신호 및 데이터 신호를 생성하는 타이밍 제어부;
    상기 제1 제어 신호를 근거로 게이트 신호를 상기 표시 패널에 출력하는 게이트 구동부;
    감마 전압을 생성하는 감마 전압 생성부; 및
    상기 제2 제어 신호, 상기 데이터 신호 및 상기 감마 전압을 근거로 1 수평 주기 동안 상기 데이터 신호에 대응하는 계조 전압 및 상기 계조 전압과 다른 레벨을 갖는 보상 전압을 포함하는 데이터 전압을 상기 표시 패널에 출력하는 데이터 구동부를 포함하고,
    상기 표시 패널은 복수의 화소 유닛을 포함하며,
    상기 각각의 화소 유닛은,
    제1 게이트 라인 및 제1 데이터 라인에 연결된 제1 화소;
    상기 제1 게이트 라인과 인접한 제2 게이트 라인 및 상기 제1 데이터 라인에 인접한 제2 데이터 라인에 연결된 제2 화소;
    상기 제1 게이트 라인 및 상기 제2 데이터 라인에 연결된 제3 화소; 및
    상기 제2 게이트 라인 및 상기 제2 데이터 라인에 인접한 제3 데이터 라인에 연결된 제4 화소를 포함하며,
    상기 표시 패널은 제1 화소 유닛 및 상기 제1 화소 유닛과 인접한 제2 화소 유닛을 포함하고,
    상기 제2 화소 유닛의 제3 화소에 대응하는 상기 게이트 신호가 3 수평 주기 동안 연속하여 온(ON)이 되며,
    상기 제2 화소 유닛의 상기 제3 화소에는 3 수평 주기 중 제1 수평 주기 동안 상기 제1 화소 유닛의 제3 화소에 대응하는 프리차지 데이터 전압이 출력되고, 제2 수평 주기 동안 상기 제1 화소 유닛의 제2 화소에 대응하는 프리차지 데이터 전압이 출력되며, 제3 수평 주기 동안 상기 제2 화소 유닛의 상기 제3 화소에 대응하는 데이터 전압이 출력되는 것을 특징으로 하는 표시 장치.
  12. 삭제
  13. 삭제
  14. 제11항에 있어서, 하나의 데이터 신호에 대응하는 상기 감마 전압은 1 수평 주기 동안 적어도 2 종류의 레벨을 갖는 것을 특징으로 하는 표시 장치.
  15. 제14항에 있어서, 상기 감마 전압은 1 수평 주기 중 제1 구간 동안 상기 계조 전압을 출력하기 위해 제1 레벨을 갖는 기준 감마 전압, 및 1 수평 주기 중 제2 구간 동안 상기 보상 전압을 출력하기 위해 상기 제1 레벨과 다른 제2 레벨을 갖는 보상 감마 전압을 포함하는 것을 특징으로 하는 표시 장치.
  16. 제15항에 있어서, 상기 제2 구간이 상기 제1 구간 보다 시간적으로 앞서는 것을 특징으로 하는 표시 장치.
  17. 제16항에 있어서, 상기 제2 수평 주기 동안 출력되는 상기 프리차지 데이터 전압의 계조 전압이 저계조 전압이고,
    상기 제2 레벨은 상기 제1 레벨보다 높으며,
    상기 보상 전압은 상기 계조 전압보다 높은 것을 특징으로 하는 표시 장치.
  18. 제16항에 있어서, 상기 제1 및 제2 수평 주기 동안 출력되는 상기 프리차지 데이터 전압의 계조 전압이 고계조 전압이고,
    상기 제2 레벨은 상기 제1 레벨보다 낮으며,
    상기 보상 전압은 상기 계조 전압보다 낮은 것을 특징으로 하는 표시 장치.
KR1020100031166A 2010-04-06 2010-04-06 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 Expired - Fee Related KR101692856B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020100031166A KR101692856B1 (ko) 2010-04-06 2010-04-06 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
US12/962,452 US8520035B2 (en) 2010-04-06 2010-12-07 Method of driving column inversion display panel and display apparatus for performing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100031166A KR101692856B1 (ko) 2010-04-06 2010-04-06 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Publications (2)

Publication Number Publication Date
KR20110111864A KR20110111864A (ko) 2011-10-12
KR101692856B1 true KR101692856B1 (ko) 2017-01-06

Family

ID=44709124

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100031166A Expired - Fee Related KR101692856B1 (ko) 2010-04-06 2010-04-06 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Country Status (2)

Country Link
US (1) US8520035B2 (ko)
KR (1) KR101692856B1 (ko)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130044142A1 (en) * 2011-08-15 2013-02-21 Shenzhen China Star Optoelectronics Technology Co., Ltd. Method of driving a pixel and a system for the same
KR101945867B1 (ko) * 2012-06-29 2019-02-11 삼성디스플레이 주식회사 표시 장치의 구동 방법
CN103000154A (zh) * 2012-12-05 2013-03-27 京东方科技集团股份有限公司 一种液晶面板的驱动方法、装置及显示装置
KR102062776B1 (ko) * 2013-08-02 2020-01-07 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
US10008172B2 (en) * 2014-05-13 2018-06-26 Apple Inc. Devices and methods for reducing or eliminating mura artifact using DAC based techniques
US10147371B2 (en) * 2014-06-27 2018-12-04 Lg Display Co., Ltd. Display device having pixels with shared data lines
KR102340289B1 (ko) * 2014-08-20 2021-12-17 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR102370280B1 (ko) * 2014-10-24 2022-03-07 삼성디스플레이 주식회사 적응적 블랙 클리핑 회로, 이를 포함하는 디스플레이 장치 및 적응적 블랙 클리핑 방법
CN104461159B (zh) * 2014-12-23 2018-10-23 上海天马微电子有限公司 阵列基板、显示面板、触控显示装置及其驱动方法
CN104464637B (zh) * 2014-12-29 2017-02-22 深圳市华星光电技术有限公司 一种显示面板的缺陷的灰阶补偿方法及灰阶补偿系统
KR102274215B1 (ko) * 2015-01-09 2021-07-08 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
JP2016184098A (ja) * 2015-03-26 2016-10-20 株式会社ジャパンディスプレイ 表示装置
TWI566219B (zh) * 2016-02-04 2017-01-11 友達光電股份有限公司 顯示裝置及其驅動方法
US10643555B2 (en) * 2016-09-23 2020-05-05 Apple Inc. Internal gamma correction for electronic displays
CN106683629B (zh) * 2016-12-28 2019-10-25 武汉华星光电技术有限公司 液晶面板的驱动装置及驱动方法
JP6971031B2 (ja) * 2017-01-13 2021-11-24 シナプティクス・ジャパン合同会社 表示ドライバ、表示装置及び駆動方法
KR102622306B1 (ko) * 2017-01-25 2024-01-10 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
CN109272935B (zh) * 2018-11-23 2021-04-02 上海天马有机发光显示技术有限公司 显示面板的驱动方法、驱动芯片及显示装置
TWI738281B (zh) * 2020-04-01 2021-09-01 友達光電股份有限公司 顯示面板
WO2022187969A1 (en) * 2021-03-12 2022-09-15 Gohardehi Sheida Method and system for cmos-like logic gates using tfts and applications therefor
US11423819B1 (en) * 2021-10-07 2022-08-23 Synaptics Incorporated Overshoot driving technique for display panel with multiple regions with different pixel layouts
CN114944110A (zh) * 2022-05-25 2022-08-26 Tcl华星光电技术有限公司 显示面板及显示终端

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100634827B1 (ko) * 1999-09-07 2006-10-17 엘지.필립스 엘시디 주식회사 액정표시장치의 감마전압 보상 장치 및 방법
JP3986362B2 (ja) 2002-05-17 2007-10-03 シャープ株式会社 液晶表示装置
KR101002938B1 (ko) 2003-12-03 2010-12-21 삼성전자주식회사 액정표시장치 및 이의 구동방법
JP4170242B2 (ja) * 2004-03-04 2008-10-22 シャープ株式会社 液晶表示装置および液晶表示装置の駆動方法
KR20060010223A (ko) 2004-07-27 2006-02-02 삼성전자주식회사 어레이 기판과, 이를 갖는 표시 장치와, 이의 구동 장치및 구동 방법
JP2006215099A (ja) * 2005-02-01 2006-08-17 Tohoku Pioneer Corp 発光表示パネルの駆動装置および駆動方法
KR20070043314A (ko) * 2005-10-21 2007-04-25 삼성전자주식회사 액정 디스플레이 장치
KR20070063944A (ko) 2005-12-16 2007-06-20 삼성전자주식회사 표시 장치
KR101261607B1 (ko) * 2006-07-25 2013-05-08 삼성디스플레이 주식회사 액정 표시 장치
KR101343496B1 (ko) 2006-12-29 2013-12-19 엘지디스플레이 주식회사 액정표시장치
KR100891331B1 (ko) * 2007-03-13 2009-03-31 삼성전자주식회사 킥-백 전압 보상 방법 및 이를 이용한 액정 표시 장치
KR101287477B1 (ko) 2007-05-01 2013-07-19 엘지디스플레이 주식회사 액정표시장치
KR20090022471A (ko) 2007-08-30 2009-03-04 엘지디스플레이 주식회사 액정표시장치의 데이터 구동장치

Also Published As

Publication number Publication date
KR20110111864A (ko) 2011-10-12
US8520035B2 (en) 2013-08-27
US20110242140A1 (en) 2011-10-06

Similar Documents

Publication Publication Date Title
KR101692856B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR101240645B1 (ko) 표시 장치 및 그 구동 방법
KR101639308B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR101691153B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
EP1870876B1 (en) Apparatus and method for driving liquid crystal display device
KR102050850B1 (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
KR102525974B1 (ko) 표시 장치 및 이의 구동 방법
JP4431951B2 (ja) 表示装置
US10818258B2 (en) Liquid crystal display device
KR20110024993A (ko) 액정 표시장치의 구동장치와 그 구동방법
US7760196B2 (en) Impulsive driving liquid crystal display and driving method thereof
KR100496543B1 (ko) 액정 표시 장치 및 그 구동 방법
US20120256975A1 (en) Liquid crystal display device and drive method of liquid crystal display device
KR20080017626A (ko) 액정표시장치
US20140078188A1 (en) Driving device of display device
KR20080032388A (ko) 액정표시장치와 그 구동방법
KR100861270B1 (ko) 액정표시장치 및 그의 구동방법
KR102298315B1 (ko) 액정표시장치
KR20180014337A (ko) 액정표시장치
KR101201332B1 (ko) 액정표시장치와 그 구동방법
KR100945584B1 (ko) 액정 표시 장치의 구동 장치
KR102526019B1 (ko) 표시장치
KR20060012801A (ko) 액정표시장치의 구동부 및 이의 구동방법
KR101097585B1 (ko) 액정표시장치용 전압 발생 회로 및 이를 이용한액정표시장치
KR20080062935A (ko) 액정표시장치의 수평라인 딤 개선 장치

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20100406

PG1501 Laying open of application
N231 Notification of change of applicant
PN2301 Change of applicant

Patent event date: 20120913

Comment text: Notification of Change of Applicant

Patent event code: PN23011R01D

A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20150206

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 20100406

Comment text: Patent Application

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20160121

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20161010

PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20161229

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20161230

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PC1903 Unpaid annual fee