[go: up one dir, main page]

KR101502118B1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR101502118B1
KR101502118B1 KR1020100107826A KR20100107826A KR101502118B1 KR 101502118 B1 KR101502118 B1 KR 101502118B1 KR 1020100107826 A KR1020100107826 A KR 1020100107826A KR 20100107826 A KR20100107826 A KR 20100107826A KR 101502118 B1 KR101502118 B1 KR 101502118B1
Authority
KR
South Korea
Prior art keywords
data line
line
pixel electrode
gate
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
KR1020100107826A
Other languages
English (en)
Other versions
KR20120045932A (ko
Inventor
박지련
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020100107826A priority Critical patent/KR101502118B1/ko
Priority to US13/160,421 priority patent/US8513665B2/en
Priority to TW100135579A priority patent/TWI545384B/zh
Priority to CN2011103394459A priority patent/CN102540597A/zh
Publication of KR20120045932A publication Critical patent/KR20120045932A/ko
Priority to US13/922,134 priority patent/US9293649B2/en
Application granted granted Critical
Publication of KR101502118B1 publication Critical patent/KR101502118B1/ko
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H20/00Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
    • H10H20/80Constructional details
    • H10H20/81Bodies
    • H10H20/813Bodies having a plurality of light-emitting regions, e.g. multi-junction LEDs or light-emitting devices having photoluminescent regions within the bodies
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/13624Active matrix addressed cells having more than one switching element per pixel
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/441Interconnections, e.g. scanning lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/60Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/13606Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit having means for reducing parasitic capacitance
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136218Shield electrodes

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 세로줄 얼룩 불량을 방지할 수 있는 표시 장치를 개시한다. 그의 장치는, 제 1 방향으로 연장된 제 1 게이트 라인 및 제 2 게이트 라인과, 상기 제 1 방향에 교차하는 제 2 방향으로 연장된 데이터 라인 및 더미 데이터 라인과, 상기 제 1 게이트 라인과 상기 데이터 라인이 교차할 때마다 제공되는 복수 개의 화소들을 포함하고, 각 화소는: 상기 데이터 라인 및 상기 더미 데이터 라인 중 하나와, 상기 제 1 게이트 라인에 연결된 제 1 스위칭 소자와, 상기 데이터 라인 및 상기 더미 데이터 라인 중 나머지 하나와, 상기 제 2 게이트 라인에 연결된 제 2 스위칭 소자와, 상기 제 1 스위칭 소자에 연결되고, 상기 데이터 라인과 상기 더미 데이터 라인 사이에 제공된 제 1 화소 전극와, 상기 제 2 스위칭 소자에 연결되고, 상기 데이터 라인 또는 더미 데이터 라인 중 하나를 사이에 두고 상기 제 1 화소 전극으로부터 이격되는 제2 화소 전극을 포함하되, 상기 데이터 라인과 상기 더미 데이터 라인은 서로 연결된다.

Description

표시 장치{display device}
본 발명은 표시 장치에 관한 것으로서, 보다 구체적으로는 표시 기판을 포함하는 표시 장치에 관한 것이다.
일반적으로, 표시 장치는 표시 기판 상에서 복수의 데이터 배선들과 상기 데이터 배선들과 교차하는 복수개의 게이트 배선들을 포함할 수 있다. 복수개의 데이터 배선들과 게이트 배선들에 의해 복수개의 화소들이 정의될 수 있다. 표시 장치의 와이드화 및 구동 드라이브의 소형화 추세에 따라, 데이터 라인의 수를 절반으로 줄일 수 있는 표시 장치의 연구개발이 활발히 이루어지고 있다.
본 발명이 이루고자 하는 일 기술적 과제는 데이터 라인로부터 화소 전극들간의 기생정전용량의 차이를 제거할 수 있는 표시 장치를 제공하는 데 있다.
또한, 본 발명의 다른 기술적 과제는 기생정전용량의 차이로부터 발생되는 줄무늬 얼룩을 방지할 수 있는 표시 장치를 제공하는 데 있다.
상기 기술적 과제를 달성하기 위하여, 본 발명의 표시 장치는, 제 1 화소 전극과 제 2 화소 전극 중 하나의 양측에서 등 간격으로 서로 평행하고, 연결 라인에 의해 서로 전기적으로 연결되는 데이터 라인과 더미 데이터 라인을 포함할 수 있다. 그의 장치는, 제 1 방향으로 연장된 제 1 게이트 라인과, 제 2 게이트 라인; 상기 제 1 방향에 교차하는 제 2 방향으로 연장된 데이터 라인과, 더미 데이터 라인; 및 상기 제 1 게이트 라인과 상기 데이터 라인이 교차하여 제공되는 복수 개의 화소들을 포함하고, 각 화소는: 상기 데이터 라인 및 상기 더미 데이터 라인 중 하나와, 상기 제 1 게이트 라인에 연결된 제 1 스위칭 소자; 상기 데이터 라인 및 상기 더미 데이터 라인 중 나머지 하나와, 상기 제 2 게이트 라인에 연결된 제 2 스위칭 소자; 상기 제 1 스위칭 소자에 연결되고, 상기 데이터 라인과 상기 더미 데이터 라인 사이에 제공된 제 1 화소 전극; 및 상기 제 2 스위칭 소자에 연결되고, 상기 데이터 라인 또는 더미 데이터 라인 중 하나를 사이에 두고 상기 제 1 화소 전극으로부터 이격되는 제 2 화소 전극을 포함하되, 상기 데이터 라인과 상기 더미 데이터 라인은 서로 연결된다.
본 발명의 일 실시예에 따르면, 상기 데이터 라인과 상기 더미 데이터 라인의 일단을 연결하는 연결 라인을 더 포함할 수 있다. 상기 연결 라인은 상기 제 2 방향으로 연장되고, 상기 제 1 게이트 라인 또는 상기 제 2 게이트 라인에 중첩될 수 있다.
본 발명의 다른 실시예에 따르면, 상기 더미 데이터 라인은 상기 제 2 방향으로 상기 제 1 화소 전극과 상기 제 2 화소 전극보다 긴 길이를 가질 수 있다. 상기 더미 데이터 라인의 타단은 상기 연결라인에 반대되는 측의 상기 제 1 화소 전극과 상기 제 2 화소 전극의 가장자리와 정렬되거나 상기 가장자리보다 돌출될 수 있다. 상기 더미 데이터 라인과 상기 데이터 라인은 상기 제 1 화소 전극과 상기 제 2 화소 전극 중 하나의 양측에서 등 간격을 갖고, 서로 평행하게 연장될 수 있다. 상기 데이터 라인 및 상기 제 1 화소 전극간에 유도되는 기생정전용량과, 상기 더미 데이터 라인 및 상기 제 2 화소 전극간에 유도되는 기생정전용량은 동일 할 수 있다. 상기 제 1 화소 전극 및 상기 제 2 화소 전극 중 하나의 일측에 배치된 더미 데이터 라인은 상기 더미 데이터 라인에 대향되는 상기 제 1 화소 전극 및 상기 제 2 화소 전극 중 하나의 타측에 배치된 데이터 라인과 동일한 길이를 가질 수 있다. 따라서, 더미 데이터 라인은 상기 제 2 방향으로 상기 제 1 화소 전극 및 상기 제 2 화소 전극보다 길 수 있다.
본 발명의 일 실시예에 따르면, 상기 제 1 스위칭 소자와 상기 제 2 스위칭 소자는 상기 데이터 라인에 공통으로 연결될 수 있다.
본 발명의 다른 실시예에 따르면, 상기 제 1 스위칭 소자는 상기 더미 데이터 라인에 연결되고, 상기 제 2 스위칭 소자는 상기 데이터 라인에 연결될 수 있다.
본 발명의 일 실시예에 따르면, 상기 데이터 라인, 상기 더미 데이터 라인, 및 상기 연결 라인은 상기 제 1 화소 전극과 상기 제 2 화소 전극 중 하나를 감싸는 폐루프 모양으로 제공될 수 있다. 상기 데이터 라인, 상기 더미 데이터 라인, 및 상기 연결 라인은 사다리 모양으로 연장될 수 있다.
본 발명의 다른 실시예에 따르면, 상기 더미 데이터 라인은 상기 데이터 라인과 동일한 선폭을 가질 수 있다. 상기 더미 데이터 라인은 상기 제 1 화소 전극과 상기 제 2 화소 전극에서 상기 데이터 라인에 유도되는 기생정전용량들의 비대칭을 제거하는 기생정전용량보상 데이터 라인일 수 있다.
상술한 바와 같이, 본 발명의 실시예에 따른 표시장치는, 제 1 화소 전극과 제 2 화소 전극 중 하나의 양측에서 등 간격으로 평행하고, 연결 라인에 의해 전기적으로 연결된 데이터 라인과 더미 데이터 라인을 포함할 수 있다. 데이터 라인이 제 1 화소 전극과 제 2 화소 전극 중 어느 하나에 인접하게 오정렬되더라도, 더미 데이터 라인은 상기 제 1 화소 전극과 상기 제 2 화소 전극으로부터 상기 데이터 라인에 유도되는 기생정전용량들의 차이를 제거할 수 있다. 따라서, 더미 데이터 라인은 데이터 라인의 오정렬이 발생되더라도 제 1 화소 전극과 제 2 화소 전극간의 기생정전용량 비대칭에 따른 세로줄 얼룩 불량이 방지될 수 있는 효과가 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 평면도.
도 2는 도 1의 I-I' 선상을 절취하여 나타낸 단면도.
도 3은 도 2의 데이터 라인 오정렬을 나타낸 단면도.
도 4a 및 도 4b는 각각 도 2와 도 3에서 데이터 라인과 제 1 및 제 2 화소 전극들간의 기생정전용량의 변화를 각각 개념적으로 설명하는 도면들.
도 5는 본 발명의 다른 실시예에 따른 표시장치를 나타내는 평면도.
이하, 첨부된 도면들을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하기로 한다. 본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면들과 함께 상세하게 후술되어 있는 실시예를 참조하면 명확해질 것이다. 그러나 본 발명은 여기서 설명되는 실시예에 한정되는 것이 아니라 서로 다른 형태로 구체화될 수도 있다. 오히려, 여기서 소개되는 실시예는 개시된 내용이 철저하고 완전해질 수 있도록 그리고 당업자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 명세서 전문에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
본 명세서에서 사용된 용어는 실시예들을 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 '포함한다(comprises)' 및/또는 '포함하는(comprising)'은 언급된 구성요소, 단계, 동작 및/또는 소자는 하나 이상의 다른 구성요소, 단계, 동작 및/또는 소자의 존재 또는 추가를 배제하지 않는다. 또한, 바람직한 실시예에 따른 것이기 때문에, 설명의 순서에 따라 제시되는 참조 부호는 그 순서에 반드시 한정되지는 않는다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 평면도이고, 도 2는 도 1의 I-I 선상을 절취하여 나타낸 단면도이고, 도 3은 도 2의 데이터 라인 오정렬을 나타낸 단면도이고, 도 4a 및 도 4b는 각각 도 2와 도 3에서 데이터 라인과 제 1 및 제 2 화소 전극들간의 기생정전용량의 변화를 각각 개념적으로 설명하는 도면들이다.
도 1 내지 도 4b를 참조하면, 본 발명의 일 실시예에 따른 표시 장치는 제 1 방향으로 연장되는 제 1 게이트 라인(10a)과 제 2 게이트 라인(10b)사이에서 교대로 배치된 제 1 화소 전극(30a)과 제 2 화소 전극(30b)을 포함할 수 있다. 제 1 화소 전극(30a)과 제 2 화소 전극(30b) 중 하나를 사이에 두고 데이터 라인(20)과 더미 데이터 라인(22)이 제 1 방향에 교차하는 제 2 방향으로 연장될 수 있다. 데이터 라인(20)과 더미 데이터 라인(22)은 제 1 방향으로 배치된 연결 라인(24)에 의해 연결될 수 있다.
데이터 라인(20)과 더미 데이터 라인(22)은 제 1 화소 전극(30a)과 제 2 화소 전극(30b)사이에 배치될 수 있다. 데이터 라인(20)과 더미 데이터 라인(22)은 등 간격으로 배치될 수 있다. 데이터 라인(20)과 더미 데이터 라인(22)은 제 1 방향으로 오정렬되더라도 제 1 화소 전극(30a)과 제 2 화소 전극(30b)에 대해 기생정전용량(coupling capacitance)의 변화없이 대칭적으로 이동될 수 있다. 따라서, 본 발명의 일 실시예에 따른 표시 장치는 데이터 라인(20) 오정렬의 발생에 따른 화질 불량이 방지될 수 있다.
서로 대향하는 컬러필터 기판(60) 및 박막트랜지스터 기판(40)사이에 액정 층(50)이 배치될 수 있다. 액정 층(50)은 제 1 스위칭 소자(T1) 및 제 2 스위칭 소자(T1)의 동작에 응답하여 물리적인 특성이 변화될 수 있다. 예를 들어, 액정 층(50)은 제 1 및 제 2 화소 전극들(30a, 30b)과 공통 전극(64)간에 유도되는 전기장의 변화에 따라 박막트랜지스터 기판(40)에서 컬러필터 기판(60)사이를 통과하는 빛을 단속할 수 있다.
액정 층(50)은 박막트랜지스터 기판(40)의 제 1 배향막(46)과 컬러필터 기판(60)의 제 2 배향막(66)으로부터 배향될 수 있다. 하부 표시 기판(40)과 액정 층(50)으로부터 진행되는 빛의 일부는 상부 표시 기판(60)의 컬러필터 층(62)에서 색상을 부여 받아 투과되고, 나머지 일부는 블랙 매트릭스 층(63)에서 차단될 수 있다. 블랙 매트릭스 층(63)은 제 1 게이트 라인(10a), 제 2 게이트 라인(10b), 데이터 라인(20), 더미 데이터 라인(22), 및 연결 라인(24) 상에 배치될 수 있다. 컬러필터 층(62)은 제 1 화소 전극(30a), 및 제 2 화소 전극(30b) 상에 배치될 수 있다. 컬러필터 층(62)은 빨강(Red), 녹색(Green), 청색(Blue)의 삼원색(three primary colors)을 갖는 안료를 포함할 수 있다.
한 쌍의 제 1 화소 전극(30a)과 제 2 화소 전극(30b)은 하나의 화소(pixel, 30)로 정의될 수 있다. 제 1 화소 전극(30a)과 제 2 화소 전극(30b) 각각은 단위 화소(unit pixel)에 대응될 수 있다. 하나의 화소(30)는 제 1 화소 전극(30a)과 제 2 화소 전극(30b)을 포함하기 때문에 컬러필터 층(62)의 삼원색 중 복수개의 색상을 갖는 빛을 제어할 수 있다. 제 1 화소 전극(30a)과 제 2 화소 전극(30b)은 투명 ITO(Indium Tin Oxide)를 포함할 수 있다. 제 1 화소 전극(30a)은 제 1 스위칭 소자(T1)에 연결될 수 있다. 제 2 화소 전극(30b)은 제 2 스위칭 소자(T1)에 연결될 수 있다.
제 1 스위칭 소자(T1)는 제 1 게이트 라인(10a)과 데이터 라인(20)에 연결될 수 있다. 제 1 스위칭 소자(T1)는 데이터 라인(20)에서 제 1 화소 전극(30a)으로 인가되는 데이터 신호(data signal)를 단속할 수 있다. 제 1 스위칭 소자(T1)는 제 1 게이트 라인(10a)에 인가되는 스캔 신호(scan signal)에 의해 턴 온(turn on)될 수 있다. 제 2 스위칭 소자(T2)는 제 2 게이트 라인(10b)과 데이터 라인(20)에 연결될 수 있다. 제 2 스위칭 소자(T2)는 데이터 라인(20)에서 제 2 화소 전극(30b)으로 인가되는 데이터 신호를 단속할 수 있다. 제 1 스위칭 소자(T1)와, 제 2 스위칭 소자(T2)는 박막 트랜지스터(Thin Film Transistor)를 포함할 수 있다. 박막 트랜지스터는 데이터 라인에서 연장되는 소스 전극(72)과, 화소 전극(30a) 및 제 2 화소 전극(30b)에 중첩되는 드레인 전극(74)을 포함할 수 있다. 드레인 전극(74)은 보호막(44)을 관통하는 콘택 전극(미도시)에 의해 제 1 화소 전극(30a) 및 제 2 화소 전극(30b)과 전기적으로 연결될 수 있다.
제 1 게이트 라인(10a)과, 제 2 게이트 라인(10b)은 제 2 방향으로 배열되는 제 1 화소 전극들(30a)사이에서 서로 인접하여 쌍으로 배치될 수 있다. 제 1 게이트 라인(10a)과, 제 2 게이트 라인(10b)은 하부 표시 기판(40)과 게이트 절연막(42) 사이에 배치될 수 있다. 제 1 게이트 라인(10a)과 제 2 게이트 라인(10b)은 제 1 방향으로 연장될 수 있다. 제 1 게이트 라인(10a)과, 제 2 게이트 라인(10b)에 스캔 신호가 순차적으로 인가될 수 있다. 스캔 신호는 제 1 게이트 라인(10a)과, 제 2 게이트 라인(10b)에 듀얼 뱅크 구동 방식으로 입력될 수 있다. 게이트 구동부가 하부 표시 기판(40)의 마주보는 양측 가장자리에 배치되며, 좌측 가장자리에 배치되는 구동부는 제 1 게이트 라인(10a)에 스캔 신호를 인가하고, 우측 가장자리에 배치되는 구동부는 제 2 게이트 라인(10b)에 스캔 신호를 인가할 수 있다.
데이터 라인(20)은 게이트 절연막(42) 상에 배치될 수 있다. 데이터 라인(20)은 게이트 절연막(42)에 의해 제 1 게이트 라인(10a) 및 제 2 게이트 라인(10b)으로부터 절연될 수 있다. 데이터 라인(20) 상에 보호막(44)이 배치될 수 있다. 제 1 화소 전극(30a)과 제 2 화소 전극(30b)은 보호막(44) 상에 배치될 수 있다. 보호막(44)은 실리콘 질화막, 실리콘 산화막과 같은 유전체를 포함할 수 있다. 데이터 라인(20)은 보호막(44)에 의해 제 1 화소 전극(30a) 및 제 2 화소 전극(30b)로부터 절연될 수 있다.
데이터 라인(20)은 각 화소(30) 내에서 제 1 화소 전극(30a)과 제 2 화소 전극(30b)사이에 배치될 수 있다. 데이터 라인(20)은 제 1 게이트 라인(10a) 및 제 2 게이트 라인(10b)에 교차하는 방향으로 배치될 수 있다. 데이터 라인(20)은 제 1 스위칭 소자(T1)와 제 2 스위칭 소자(T2)에 연결될 수 있다. 각 화소(30)의 제 1 화소 전극(30a)과 제 2 화소 전극(30b)에 각각 연결된 제 1 스위칭 소자(T1)와 제 2 스위칭 소자(T2)는 하나의 데이터 라인(20)에 공통으로 연결될 수 있다. 즉, 하나의 화소(30)는 한개의 데이터 라인(20)과, 두개의 게이트 라인(10a, 10b)으로 정의될 수 있다. 따라서, 본 발명의 일 실시예에 따른 표시 장치는 한 개의 데이터 라인과 한 개의 게이트 라인으로 이루어진 일반적인 표시장치보다 데이터 라인의 개수를 절반으로 줄일 수 있다. 예를 들어, 일반적인 표시 장치는 QVGA(Quarter Video Graphics Array)에서 720개의 데이터 라인들과, 320개의 게이트 라인들을 포함할 수 있다. 반면, 본 발명의 일 실시예에 따른 표시 장치는 QVGA(Quarter Video Graphics Array)에서 360개의 데이터 라인들과, 640개의 게이트 라인들을 포함할 수 있다. 데이터 라인(20)에 데이터 신호를 입력하는 데이터 구동부(미도시)는 데이터 라인(20)의 개수가 줄어듦에 따라 구조가 간소화 되고, 생산 단가가 줄어들 수 있다. 따라서, 본 발명의 실시예에 따른 표시 장치는 생산성이 증대될 수 있다.
더미 데이터 라인(22)은 제 1 화소 전극(30a)과 제 2 화소 전극(30b) 중 하나를 사이에 두고 데이터 라인(20)과 이격되어 배치될 수 있다. 더미 데이터 라인(22)과 데이터 라인(20)은 제 1 화소 전극(30a)과 제 2 화소 전극(30b) 중 하나의 양측에서 평행하게 연장될 수 있다. 더미 데이터 라인(22)은 데이터 라인(20)과 동일한 선폭을 가질 수 있다. 더미 데이터 라인(22)은 일단이 연결 라인(24)에 연결되고, 타단이 상기 연결 라인(24) 반대되는 측의 제 1 화소 전극(30a)과 제 2 화소 전극(30b)의 가장자리와 정렬되거나 상기 가장자리보다 돌출될 수 있다. 따라서, 더미 데이터 라인(22)은 제 2 방향으로 제 1 화소 전극(30a)과 제 2 화소 전극(30b)보다 길 수 있다.
연결 라인(24)는 더미 데이터 라인(22)과 데이터 라인(20)을 전기적으로 연결할 수 있다. 연결 라인(24)는 더미 데이터 라인(22)과 데이터 라인(20)사이에서 제 1 방향으로 연장될 수 있다. 연결 라인(24)은 제 1 게이트 라인(10a)과 제 2 게이트 라인(10b) 중 적어도 하나와 중첩될 수 있다.
한편, 데이터 라인(20)은 공정 마진 내에서 제 1 방향으로 이동(shift)되어 패터닝될 수 있다. 예를 들어, 데이터 라인(20)는 패터닝 시 제 1 화소 전극(30a)과 제 2 화소 전극(30b)에 대해 도 3b에서와 같이 오정렬될 수 있다. 더미 데이터 라인(22)은 데이터 라인(20)과 동일하게 이동될 수 있다. 데이터 라인(20)과 더미 데이터 라인(22)은 하나의 마스크 내에서 등 간격으로 설계되기 때문이다. 따라서, 더미 데이터 라인(22)은 데이터 라인(20)과 동일한 거리만큼 제 1 방향으로 이동될 수 있다.
데이터 라인(20)이 제 1 화소 전극(30a)으로 접근하면, 더미 데이터 라인(22)은 제 2 화소 전극(30b)으로 접근될 수 있다. 또한, 데이터 라인(20)이 제 1 화소 전극(30a)에 중첩되면, 더미 데이터 라인(22)은 제 2 화소 전극(30b)에 중첩될 수 있다. 데이터 라인(20)이 제 2 화소 전극(30b)에 중첩되면, 더미 데이터 라인(22)은 제 1 화소 전극(30a)에 중첩될 수 있다. 데이터 라인(20)이 제 2 화소 전극(30b)으로 접근하면, 더미 데이터 라인(22)은 제 1 화소 전극(30a)으로 접근될 수 있다. 따라서, 데이터 라인(20)과 더미 데이터 라인(22)은 제 1 화소 전극(30a) 및 제 2 화소 전극(30b)에 대해 대칭적으로 이동될 수 있다.
도 4a를 참조하면, 데이터 라인(20)으로 데이터 신호가 인가되면, 상기 데이터 라인(20)과 제 1 화소 전극(30a)간에 제 1 기생정전용량(C1)이 유도되고, 상기 데이터 라인(20)과 제 2 화소 전극(30b)간에 제 2 기생정전용량(C2)이 유도될 수 있다. 데이터 라인(20)이 제 1 화소 전극(30a) 및 제 2 화소 전극(30b)에 대해 오정렬되지 않을 때, 제 1 기생정전용량(C1)과, 제 2 기생정전용량(C2)은 서로 동일한 크기를 가질 수 있다. 또한, 더미 데이터 라인(22)과 제 1 화소 전극(30a)간에 제 3 기생정전용량(C3)이 유도되고, 상기 더미 데이터 라인(22)과 제 2 화소 전극(30b)간에 제 4 기생정전용량(C4)이 유도될 수 있다. 더미 데이터 라인(22)이 오정렬되지 않을 때, 제 3 기생정전용량(C3)과, 제 4 기생정전용량(C4)은 동일한 크기를 가질 수 있다. 제 1 화소 전극(30a)과 데이터 라인(20)간의 거리와, 제 2 화소 전극(30b)과 더미 데이터 라인(22)간의 거리가 동일하다면, 제 1 기생정전용량(C1)과, 제 3 기생정전용량(C3)은 서로 동일한 크기를 가질 수 있다. 제 1 내지 제 4 기생정전용량(C1, C2, C3, C4)은 모두 동일한 크기를 가질 수 있다.
도 4b를 참조하면, 데이터 라인(20)은 오정렬 될 때, 제 1 화소 전극(30a) 및 제 2 화소 전극(30b)으로부터 서로 다른 크기의 제 1 기생정전용량(C1)과, 제 2 기생정전용량(C2)을 생성시킬 수 있다. 또한, 더미 데이터 라인(22)은 제 1 화소 전극(30a) 및 제 2 화소 전극(30b)으로부터 서로 다른 크기의 제 3 기생정전용량(C3)과, 제 4 기생정전용량(C4)을 유도시킬 수 있다. 데이터 라인(20)과 제 1 화소 전극(30a)간의 거리와, 더미 데이터 라인(22)과 제 2 화소 전극(30b)간의 거리가 동일할 때, 제 1 기생정전용량(C1)과 제 3 기생정전용량(C3)은 동일한 크기를 가질 수 있다. 또한, 데이터 라인(20)과 제 1 화소 전극(30a)의 중첩된 면적과, 더미 데이터 라인(22)과 제 2 화소 전극(30b)의 중첩된 면적이 동일할 때, 제 1 기생정전용량(C1)과 제 3 기생정전용량(C3)은 동일한 크기를 가질 수 있다. 따라서, 제 1 기생정전용량(C1)과 제 3 기생정전용량(C3)은 한쌍(pair)으로 변화될 수 있다.
데이터 라인(20)과 제 2 화소 전극(30b)간의 거리와, 더미 데이터 라인(22)과 제 1 화소 전극(30a)간의 거리가 동일할 때, 제 2 기생정전용량(C2)과 제 4 기생정전용량(C4)은 동일한 크기를 가질 수 있다. 제 2 기생정전용량(C2)과 제 4 기생정전용량(C4)은 한쌍으로 변화될 수 있다. 따라서, 제 1 기생정전용량(C1)과 제 3 기생정전용량(C3)이 증가되면, 제 2 기생정전용량(C2)과 제 4 기생정전용량(C4)은 감소될 수 있다.
데이터 라인(20)의 오정렬이 발생되더라도, 상기 데이터 라인(20)과 더미 데이터 라인(22)으로부터 제 1 화소 전극(30a)에 유도되는 제 1 기생정전용량(C1)과 제 4 기생정전용량(C4)의 합은 일정하다. 또한, 데이터 라인(20)과 더미 데이터 라인(22)으로부터 제 2 화소 전극(30b)에 유도되는 제 2 기생정전용량(C2)과 제 3 기생정전용량(C3)의 합은 일정하다. 제 1 기생정전용량(C1)과 제 4 기생정전용량(C4)의 합과 제 2 기생정전용량(C2)과 제 3 기생정전용량(C3)의 합은 서로 동일하다. 제 1 화소 전극(30a)과 제 2 화소 전극(30b)사이에서 기생정전용량의 비대칭은 발생되지 않을 수 있다. 더미 데이터 라인(22)은 데이터 라인(20)의 오정렬에 따른 제 1 화소 전극(30a) 및 제 2 화소 전극(30b)의 기생정전용량 차이를 보상할 수 있다. 더미 데이터 라인(22)은 기생정전용량보상 데이터 라인이 될 수 있다.
따라서, 본 발명의 실시예에 따른 표시장치는 데이터 라인(20)의 오정렬이 발생되더라도 제 1 화소 전극(30a) 및 제 2 화소 전극(30b)간에 기생정전용량의 비대칭에 따른 세로줄 얼룩 불량이 방지될 수 있다.
도 5는 본 발명의 다른 실시예에 따른 표시장치를 나타내는 평면도이다.
도 5를 참조하면, 본 발명의 다른 실시예에 따른 표시장치는 제 1 방향으로 교번하여 배치되는 제 1 화소 전극(30a)과 제 2 화소 전극(30b) 중 어느 하나의 양측에서 평행한 데이터 라인(20)과 더미 데이터 라인(22)을 포함할 수 있다. 더미 데이터 라인(22)과 데이터 라인(20)은 동일한 선폭을 가질 수 있다. 데이터 라인(20)과 더미 데이터 라인(22)은 제 1 방향에 교차하는 제 2 방향으로 연장될 수 있다. 데이터 라인(20)과 더미 데이터 라인(22)은 제 1 방향으로 배치된 연결 라인(24)에 의해 연결될 수 있다. 서로 인접하는 제 1 화소 전극(30a)과 제 2 화소 전극(30b)은 하나의 화소(30)으로 정의될 수 있다. 제 1 화소 전극(30a)은 제 1 스위칭 소자(T1)에 연결되고, 제 2 화소 전극(30b)는 제 2 스위칭 소자(T2)에 연결될 수 있다.
데이터 라인(20)은 각 화소(30) 내의 제 1 화소 전극(30a)과 제 2 화소 전극(30b)사이에서 제 2 방향으로 연장될 수 있다. 더미 데이터 라인(22)는 각 화소의 제 1 화소 전극(30a)과 제 2 화소 전극(30b)중 어느 하나의 일측에서 제 2 방향으로 연장될 수 있다. 데이터 라인(20)은 제 1 스위칭 소자(T1)와 제 2 스위칭 소자(T2) 중 어느 하나에 연결될 수 있다. 더미 데이터 라인(22)은 제 1 스위칭 소자(T1)와 제 2 스위칭 소자(T2) 중 나머지 하나에 연결될 수 있다. 더미 데이터 라인(22)은 제 2 방향으로 제 1 화소 전극(30a)과 제 2 화소 전극(30b)보다 길 수 있다. 연결 라인(24)는 더미 데이터 라인(22)과 데이터 라인(20)사이에서 제 1 방향으로 연장될 수 있다. 연결 라인(24)은 제 1 게이트 라인(10a)과 제 2 게이트 라인(10b) 중 적어도 하나에 중첩될 수 있다.
데이터 라인(20), 더미 데이터 라인(22), 및 연결 라인(24)는 제 1 및 제 2 화소 전극들(30a, 30b) 중 하나를 감싸는 폐루프(closed loop)모양으로 배치될 수 있다. 또한, 데이터 라인(20), 더미 데이터 라인(22), 및 연결 라인(24)는 제 2 방향으로 제 1 및 제 2 화소 전극들(30a, 30b) 중 하나를 반복적으로 감싸는 사다리 모양으로 연장될 수 있다.
데이터 라인(20)과 더미 데이터 라인(22)은 제 1 방향으로 제 1 화소 전극(30a)과 제 2 화소 전극(30b)사이에 교번하여 배치될 수 있다. 데이터 라인(20)과 더미 데이터 라인(22)은 제 1 방향에 대해 등 간격으로 배치될 수 있다. 데이터 라인(20)는 패터닝 시 제 1 화소 전극(30a)과 제 2 화소 전극(30b)으로부터 오정렬될 수 있다. 데이터 라인(20)은 더미 데이터 라인(22)과 동일하게 이동될 수 있다. 따라서, 데이터 라인(20)과 더미 데이터 라인(22)은 제 1 화소 전극(30a) 및 제 2 화소 전극(30b)에 대해 대칭적으로 이동될 수 있다.
데이터 라인(20)은 제 1 화소 전극(30a) 및 제 2 화소 전극(30b)으로부터 동일한 거리에 배치될 경우, 제 1 화소 전극(30a) 및 제 2 화소 전극(30b)으로부터 동일한 크기의 기생정전용량들이 유도될 수 있다. 데이터 라인(20)은 1 화소 전극(30a)과 제 2 화소 전극(30b) 중 하나에 근접하여 편중될 때, 제 1 화소 전극(30a) 및 제 2 화소 전극(30b)으로부터 서로 다른 크기의 기생정전용량들이 유도될 수 있다.
더미 데이터 라인(22)은 데이터 라인(20)의 오정렬에 따른 제 1 화소 전극(30a) 및 제 2 화소 전극(30b)의 기생정전용량 차이를 보상할 수 있다. 더미 데이터 라인(22)은 기생정전용량보상 데이터 라인이 될 수 있다. 더미 데이터 라인(22)은 제 1 화소 전극(30a)과 제 2 화소 전극(30b)간에 기생정전용량의 비대칭 발생을 제거할 수 있다.
따라서, 본 발명의 변형예에 따른 표시장치는 데이터 라인(20)의 오정렬이 발생되더라도 제 1 화소 전극(30a)과 제 2 화소 전극(30a)간에 기생정전용량의 비대칭에 따른 세로줄 얼룩 불량이 방지될 수 있다.
이상, 첨부된 도면들을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들에는 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
10a: 제 1 게이트 라인 10b: 제 2 게이트 라인
20: 데이터 라인 30: 화소
30a: 제 1 화소 전극 30b: 제 2 화소 전극
40: 하부 표시 기판 50: 액정 층
60: 상부 표시 기판

Claims (13)

  1. 제 1 방향으로 연장되고, 게이트 구동부로부터 게이트 신호들을 각각 수신하는 제 1 게이트 라인과, 제 2 게이트 라인;
    상기 제 1 방향에 교차하는 제 2 방향으로 연장되고, 데이터 구동부로부터 데이터 신호를 수신하는 데이터 라인;
    상기 제 2 방향으로 연장되고, 상기 데이터 라인과 상기 제 1 방향으로 이격되어 배치된 더미 데이터 라인;
    상기 제 1 방향으로 연장되고, 상기 데이터 라인과 상기 더미 데이터 라인을 연결하는 연결 라인; 및
    상기 제 1 게이트 라인, 상기 제 2 게이트 라인, 및 상기 데이터 라인에 연결된 화소를 포함하고,
    상기 화소는,
    상기 제 1 게이트 라인에 연결되어 상기 제 1 게이트 라인에 수신되는 게이트 신호에 의해 턴-온 되고, 상기 데이터 라인의 일측에 배치되어 상기 데이터 라인으로부터 상기 데이터 신호를 수신하는 제 1 스위칭 소자;
    상기 제 2 게이트 라인에 연결되어 상기 제 2 게이트 라인에 수신되는 게이트 신호에 의해 턴-온 되고, 상기 데이터 라인의 타측에 배치되어 상기 데이터 라인으로부터 상기 데이터 신호를 수신하는 제 2 스위칭 소자;
    상기 제 1 스위칭 소자에 연결되고, 상기 데이터 라인의 상기 일측에 배치된 제 1 화소 전극; 및
    상기 제 2 스위칭 소자에 연결되고, 상기 제 1 화소 전극과 상기 제 1 방향으로 이격되어 상기 데이터 라인의 상기 타측에 배치된 제2 화소 전극을 포함하는 표시 장치.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 제 1 게이트 라인과 상기 제 2 게이트 라인은 상기 제 1 화소 전극 및 상기 제2 화소 전극을 사이에 두고 상기 제 2 방향으로 서로 이격되어 배치된 것을 특징으로 하는 표시 장치.
  4. 제 3 항에 있어서,
    상기 데이터 라인은 상기 제 1 화소 전극 및 상기 제 2 화소 전극 사이에 배치된 것을 특징으로 하는 표시 장치.
  5. 제 4 항에 있어서,
    상기 더미 데이터 라인은 상기 제 1 게이트 라인 및 상기 제 2 게이트 라인 중 적어도 어느 하나와 비중첩 하는 것을 특징으로 하는 표시 장치.
  6. 제 5 항에 있어서,
    상기 더미 데이터 라인은 상기 데이터 라인의 상기 타측에 배치되고,
    상기 연결 라인은 상기 데이터 라인의 상기 타측에 배치되어 상기 더미 데이터 라인의 일단과 상기 데이터 라인을 연결하고,
    상기 더미 데이터 라인의 타단은 상기 제1 게이트 라인과 비중첩하고,
    상기 더미 데이터 라인, 상기 데이터 라인, 및 상기 연결 라인은 상기 제2 스위칭 소자와 상기 제2 화소 전극을 에워싸는 것을 특징으로 하는 표시 장치.
  7. 삭제
  8. 제 1 방향으로 연장되고, 게이트 구동부로부터 게이트 신호들을 각각 수신하는 제 1 게이트 라인과, 제 2 게이트 라인;
    상기 제 1 방향에 교차하는 제 2 방향으로 연장되고, 상기 제 1 게이트 라인 및 상기 제 2 게이트 라인과 교차하고, 데이터 구동부로부터 데이터 신호를 수신하는 데이터 라인;
    상기 제 2 방향으로 연장되고, 상기 제 1 게이트 라인 및 상기 제 2 게이트 라인과 교차하고, 상기 데이터 라인과 상기 제 1 방향으로 이격되어 배치된 더미 데이터 라인;
    상기 제 1 방향으로 연장되고, 상기 데이터 라인과 상기 더미 데이터 라인을 연결하는 복수의 연결 라인; 및
    상기 제 1 게이트 라인, 상기 제 2 게이트 라인, 및 상기 데이터 라인에 연결된 화소를 포함하고,
    상기 화소는,
    상기 제 1 게이트 라인에 연결되어 상기 제 1 게이트 라인에 수신되는 게이트 신호에 의해 턴-온 되고, 상기 데이터 라인의 일측에 연결되어 상기 데이터 라인으로부터 상기 데이터 신호를 수신하는 제 1 스위칭 소자;
    상기 제 2 게이트 라인에 연결되어 상기 제 2 게이트 라인에 수신되는 게이트 신호에 의해 턴-온 되고, 상기 더미 데이터 라인의 일측에 연결되어 상기 더미 데이터 라인으로부터 상기 데이터 신호를 수신하는 제 2 스위칭 소자;
    상기 제 1 스위칭 소자에 연결되고, 상기 데이터 라인의 상기 일측에 배치된 제 1 화소 전극; 및
    상기 제 2 스위칭 소자에 연결되고, 상기 제 1 화소 전극과 상기 제 1 방향으로 이격되어 상기 데이터 라인의 타측에 배치된 제 2 화소 전극을 포함하고,
    상기 더미 데이터 라인은 상기 데이터 라인으로부터 상기 데이터 신호를 수신하는 표시 장치.
  9. 제 8 항에 있어서,
    상기 연결 라인들은 상기 제 1 화소 전극 및 상기 제 2 화소 전극을 사이에 두고 상기 제 2 방향으로 이격되어 배치된 것을 특징으로 하는 표시 장치.
  10. 제 9 항에 있어서,
    상기 데이터 라인, 상기 더미 데이터 라인, 상기 연결 라인들은 상기 제 2 화소 전극과 상기 제 2 스위칭 소자를 에워싸는 폐라인을 정의하는 것을 특징으로 하는 표시 장치.
  11. 제 10 항에 있어서,
    상기 화소는 복수로 제공되고,
    상기 복수의 화소는 상기 데이터 라인을 따라 상기 제 2 방향으로 배열되어 상기 데이터 라인에 각각 연결된 제 1 열의 화소들을 포함하고,
    상기 제 1 열의 화소들 각각에는 상기 폐라인이 정의되고,
    상기 데이터 라인, 상기 더미 데이터 라인, 상기 연결 라인들은 사다리 모양인 것을 특징으로 하는 표시 장치.
  12. 제 11 항에 있어서,
    상기 데이터 라인, 상기 더미 데이터 라인은 각각 복수로 제공되고,
    상기 화소들은 상기 제 1 게이트 라인 및 상기 제 2 게이트 라인을 따라 상기 제 1 방향으로 배열되고, 상기 제 1 게이트 라인 및 상기 제 2 게이트 라인에 연결된 제 1 행의 화소들을 포함하고,
    상기 더미 데이터 라인들은 상기 제 1 행의 화소들과 각각 교번하여 배치되고,
    상기 더미 데이터 라인들은 상기 데이터 라인들과 교번하여 배치된 것을 특징으로 하는 표시 장치.
  13. 제 12 항에 있어서,
    상기 제 1 행의 화소들은 상기 제 1 게이트 라인 및 상기 제 2 게이트 라인 사이에 배치되고,
    상기 데이터 라인들은 상기 제 1 행의 화소들에 각각 중첩하는 표시 장치.
KR1020100107826A 2010-11-01 2010-11-01 표시 장치 Expired - Fee Related KR101502118B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020100107826A KR101502118B1 (ko) 2010-11-01 2010-11-01 표시 장치
US13/160,421 US8513665B2 (en) 2010-11-01 2011-06-14 Display device with dummy data lines
TW100135579A TWI545384B (zh) 2010-11-01 2011-09-30 顯示裝置
CN2011103394459A CN102540597A (zh) 2010-11-01 2011-10-28 显示设备
US13/922,134 US9293649B2 (en) 2010-11-01 2013-06-19 Display device having dummy data lines

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100107826A KR101502118B1 (ko) 2010-11-01 2010-11-01 표시 장치

Publications (2)

Publication Number Publication Date
KR20120045932A KR20120045932A (ko) 2012-05-09
KR101502118B1 true KR101502118B1 (ko) 2015-03-12

Family

ID=45995674

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100107826A Expired - Fee Related KR101502118B1 (ko) 2010-11-01 2010-11-01 표시 장치

Country Status (4)

Country Link
US (2) US8513665B2 (ko)
KR (1) KR101502118B1 (ko)
CN (1) CN102540597A (ko)
TW (1) TWI545384B (ko)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101502118B1 (ko) * 2010-11-01 2015-03-12 삼성디스플레이 주식회사 표시 장치
KR101906182B1 (ko) * 2011-12-08 2018-10-11 삼성디스플레이 주식회사 표시장치
JP2014048339A (ja) 2012-08-29 2014-03-17 Japan Display Inc 液晶表示装置
CN102981333B (zh) * 2012-11-21 2015-04-29 京东方科技集团股份有限公司 阵列基板及其制造方法和显示装置
JP6130721B2 (ja) * 2013-04-26 2017-05-17 株式会社ジャパンディスプレイ 平面表示装置
KR20150005105A (ko) 2013-07-04 2015-01-14 삼성디스플레이 주식회사 표시 장치
CN103513483B (zh) * 2013-10-28 2016-05-25 京东方科技集团股份有限公司 阵列基板及其制造方法和显示装置
CN104460153A (zh) * 2014-12-12 2015-03-25 深圳市华星光电技术有限公司 液晶显示器及其阵列基板
CN104505391B (zh) * 2014-12-23 2017-06-27 上海天马微电子有限公司 一种阵列基板及其制造方法和显示面板
KR102242108B1 (ko) * 2015-01-23 2021-04-19 엘지디스플레이 주식회사 터치표시장치
CN104678668A (zh) * 2015-02-09 2015-06-03 深超光电(深圳)有限公司 薄膜晶体管阵列基板及液晶显示面板
KR102410525B1 (ko) * 2015-04-14 2022-06-20 삼성디스플레이 주식회사 박막 트랜지스터 기판, 이를 구비한 디스플레이 장치, 박막 트랜지스터 기판 제조방법 및 디스플레이 장치 제조방법
TWI548923B (zh) * 2015-06-16 2016-09-11 友達光電股份有限公司 顯示面板及其畫素陣列
CN105140235B (zh) * 2015-07-27 2018-05-18 合肥鑫晟光电科技有限公司 一种阵列基板及显示装置
TWI668494B (zh) * 2018-05-07 2019-08-11 友達光電股份有限公司 顯示面板
CN110308600A (zh) * 2019-06-29 2019-10-08 上海天马微电子有限公司 阵列基板、显示面板和显示装置
US11521545B2 (en) * 2019-07-30 2022-12-06 Samsung Display Co., Ltd. Display device
CN114627831B (zh) * 2022-02-17 2023-04-07 深圳市华星光电半导体显示技术有限公司 像素结构及显示面板
CN114690498B (zh) * 2022-03-31 2024-06-11 鄂尔多斯市源盛光电有限责任公司 阵列基板及显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030031278A (ko) * 2001-10-13 2003-04-21 엘지.필립스 엘시디 주식회사 액정표시장치
KR20040084443A (ko) * 2003-03-28 2004-10-06 엘지.필립스 엘시디 주식회사 액정표시장치
KR20070102125A (ko) * 2006-04-14 2007-10-18 삼성전자주식회사 액정 표시 장치
KR20090081838A (ko) * 2008-01-25 2009-07-29 삼성전자주식회사 표시 기판, 이의 제조 방법 및 이를 구비한 표시 패널

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0536964B1 (en) 1991-10-05 1998-03-18 Fujitsu Limited Active matrix-type display device having a reduced number of data bus lines
US6587160B2 (en) * 1997-10-14 2003-07-01 Samsung Electronics Co., Ltd. Liquid crystal displays
TW491959B (en) 1998-05-07 2002-06-21 Fron Tec Kk Active matrix type liquid crystal display devices, and substrate for the same
KR100394026B1 (ko) * 2000-12-27 2003-08-06 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
KR100925455B1 (ko) * 2002-08-19 2009-11-06 삼성전자주식회사 액정 표시 장치용 박막 트랜지스터 기판 및 이를 포함하는 액정 표시 장치
KR20070082244A (ko) 2006-02-15 2007-08-21 삼성전자주식회사 표시판 및 이를 구비한 표시 장치
KR101246719B1 (ko) * 2006-06-21 2013-03-25 엘지디스플레이 주식회사 횡전계형 액정표시장치용 어레이 기판 및 이의 제조 방법
CN101561596B (zh) * 2008-04-18 2011-08-31 群康科技(深圳)有限公司 主动矩阵显示装置
CN101706637B (zh) * 2009-04-03 2011-07-13 深超光电(深圳)有限公司 高显示质量的画素电极结构
CN101699339B (zh) * 2009-06-26 2012-05-02 深超光电(深圳)有限公司 有源元件阵列基板
KR101502118B1 (ko) * 2010-11-01 2015-03-12 삼성디스플레이 주식회사 표시 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030031278A (ko) * 2001-10-13 2003-04-21 엘지.필립스 엘시디 주식회사 액정표시장치
KR20040084443A (ko) * 2003-03-28 2004-10-06 엘지.필립스 엘시디 주식회사 액정표시장치
KR20070102125A (ko) * 2006-04-14 2007-10-18 삼성전자주식회사 액정 표시 장치
KR20090081838A (ko) * 2008-01-25 2009-07-29 삼성전자주식회사 표시 기판, 이의 제조 방법 및 이를 구비한 표시 패널

Also Published As

Publication number Publication date
TW201219948A (en) 2012-05-16
US9293649B2 (en) 2016-03-22
US8513665B2 (en) 2013-08-20
TWI545384B (zh) 2016-08-11
KR20120045932A (ko) 2012-05-09
US20120104394A1 (en) 2012-05-03
US20130277691A1 (en) 2013-10-24
CN102540597A (zh) 2012-07-04

Similar Documents

Publication Publication Date Title
KR101502118B1 (ko) 표시 장치
US9323122B2 (en) Array substrate and liquid crystal display panel comprising dual gate lines having TFT and pixel connection between the gate lines
JP4851696B2 (ja) 液晶表示装置
KR101938716B1 (ko) 액정 표시 장치
US8384870B2 (en) Display substrate, method of manufacturing the same and display panel having the display substrate
US7876389B2 (en) Display substrate and display device having the same
KR101922088B1 (ko) 액정 표시 장치
JP6369801B2 (ja) 液晶表示装置
US20250138662A1 (en) Display device with sensor
CN110196659B (zh) 带传感器的显示装置
JP4065645B2 (ja) アクティブマトリクス型液晶表示装置
JP4217170B2 (ja) 液晶表示装置およびその駆動方法
US7764342B2 (en) Liquid crystal display apparatus
CN104252054A (zh) 液晶显示器
CN112384849A (zh) 显示装置
KR20150029804A (ko) 액정 표시 장치
KR101699901B1 (ko) 박막 트랜지스터 표시판
KR20150068156A (ko) 액정 표시 장치
KR20080024963A (ko) 액정 표시 장치
KR101763792B1 (ko) 박막 트랜지스터 표시판
KR20070082244A (ko) 표시판 및 이를 구비한 표시 장치

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20101101

PG1501 Laying open of application
N231 Notification of change of applicant
PN2301 Change of applicant

Patent event date: 20120723

Comment text: Notification of Change of Applicant

Patent event code: PN23011R01D

A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20130930

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 20101101

Comment text: Patent Application

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20140624

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20141218

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20150306

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20150309

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
FPAY Annual fee payment

Payment date: 20180302

Year of fee payment: 4

PR1001 Payment of annual fee

Payment date: 20180302

Start annual number: 4

End annual number: 4

FPAY Annual fee payment

Payment date: 20190304

Year of fee payment: 5

PR1001 Payment of annual fee

Payment date: 20190304

Start annual number: 5

End annual number: 5

PC1903 Unpaid annual fee

Termination category: Default of registration fee

Termination date: 20201217