KR101488597B1 - 멀티채널 인터페이스 장치 - Google Patents
멀티채널 인터페이스 장치 Download PDFInfo
- Publication number
- KR101488597B1 KR101488597B1 KR20130063271A KR20130063271A KR101488597B1 KR 101488597 B1 KR101488597 B1 KR 101488597B1 KR 20130063271 A KR20130063271 A KR 20130063271A KR 20130063271 A KR20130063271 A KR 20130063271A KR 101488597 B1 KR101488597 B1 KR 101488597B1
- Authority
- KR
- South Korea
- Prior art keywords
- sampling
- input data
- data
- sampling clock
- delay
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/03—Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
- H04L25/03006—Arrangements for removing intersymbol interference
- H04L25/03012—Arrangements for removing intersymbol interference operating in the time domain
- H04L25/03019—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception
- H04L25/03025—Arrangements for removing intersymbol interference operating in the time domain adaptive, i.e. capable of adjustment during data reception using a two-tap delay line
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L43/00—Arrangements for monitoring or testing data switching networks
- H04L43/08—Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
- H04L43/0852—Delays
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Environmental & Geological Engineering (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Description
도 2는 본 발명의 바람직한 일 실시예에 따른 서브 채널의 상세 구성을 도시한 도면.
도 3은 본 발명의 바람직한 일 실시예에 따른 스큐 검출부의 상세 구성을 도시한 도면.
도 4는 본 발명에 따른 서브 채널의 상세 구성을 도시한 도면.
도 5는 샘플링 클록의 지연을 도시한 도면.
도 6은 입력 데이터의 지연을 도시한 도면.
도 7은 도 5의 샘플링 클록으로 샘플링된 신호를 도시한 도면.
도 8은 도 7의 샘플링 신호를 카운팅한 결과를 도시한 도면.
Claims (10)
- 멀티채널 인터페이스 장치로서,
초기 입력 데이터를 입력 받아 초기 샘플링 클록으로 샘플링하여 초기 복원 데이터를 출력하는 메인 채널; 및
상기 초기 샘플링 클록 및 제1 입력 데이터 각각을 서로 다른 시간으로 지연시켜 위상을 변경하고, 서로 다른 위상을 갖는 샘플링 클록으로 서로 다른 위상을 갖는 제1 입력 데이터를 샘플링하여 샘플링 포인트를 결정하며, 상기 결정된 샘플링 포인트에 상응하는 샘플링 클록을 제1 샘플링 클록으로 출력하고, 상기 제1 샘플링 클록으로 상기 샘플링 포인트에 상응하는 제1 입력 데이터를 샘플링한 결과를 제1 복원 데이터로 출력하는 제1 서브 채널을 포함하는 멀티채널 인터페이스 장치. - 제1항에 있어서,
상기 제1 샘플링 클록 및 제2 입력 데이터 각각을 서로 다른 시간으로 지연시켜 위상을 변경하고, 서로 다른 위상을 갖는 샘플링 클록으로 서로 다른 위상을 갖는 제2 입력 데이터를 샘플링하여 샘플링 포인트를 결정하며, 상기 결정된 샘플링 포인트에 상응하는 샘플링 클록을 제2 샘플링 클록으로 출력하고, 상기 제2 샘플링 클록으로 상기 샘플링 포인트에 상응하는 제2 입력 데이터를 샘플링한 결과를 제2 복원 데이터로 출력하는 제2 서브 채널을 더 포함하는 멀티채널 인터페이스 장치. - 제1항에 있어서,
상기 제1 서브 채널은,
제1 지연 시간이 설정된 복수의 지연 셀을 포함하여 상기 초기 샘플링 클록을 지연시키는 제1 지연 라인; 및
제2 지연 시간이 설정된 복수의 지연 셀을 포함하여 상기 제1 입력 데이터를 지연시키는 제2 지연 라인을 포함하는 멀티채널 인터페이스 장치. - 제3항에 있어서,
상기 제1 서브 채널은 상기 제1 지연 라인 및 상기 제2 지연 라인에서 입력되는 서로 다른 위상의 샘플링 클록 및 제1 입력 데이터 간의 스큐를 검출하여 상기 샘플링 포인트를 결정하는 스큐 검출부를 포함하는 멀티채널 인터페이스 장치. - 제4항에 있어서,
상기 스큐 검출부는 복수의 플립플롭을 포함하는 샘플링부를 포함하며,
상기 샘플링부의 k번째 플립플롭은 상기 제1 지연 라인의 k번째 지연 셀에서 입력되는 샘플링 클록으로 상기 제2 지연 라인의 k번째 지연 셀에서 입력되는 제1 입력 데이터를 샘플링한 신호를 출력하는 멀티패스 인터페이스 장치. - 제5항에 있어서,
상기 스큐 검출부는,
상기 샘플링부의 복수의 플립플롭 각각에서 출력되는 샘플링 신호의 상향 엣지를 카운팅하는 카운터; 및
상기 카운터에 의해 카운팅된 결과를 비교하여 동일한 카운팅 결과가 출력되는 구간 내에서 상기 샘플링 포인트를 결정하고, 상기 결정된 샘플링 포인트에 상응하는 선택 신호를 출력하는 신호 선택부를 더 포함하는 멀티채널 인터페이스 장치. - 제6항에 있어서,
상기 신호 선택부는,
상기 구간 중 중간에 위치한 지점을 상기 샘플링 포인트로 결정하는 멀티채널 인터페이스 장치. - 제6항에 있어서,
상기 스큐 검출부는,
상기 선택 신호에 따라 상기 제1 지연 라인으로부터 입력되는 위상이 다른 샘플링 클록 중 하나를 제1 샘플링 클록으로 출력하는 샘플링 클록 출력부; 및
상기 선택 신호에 따라 상기 제2 지연 라인으로부터 입력되는 위상이 다른 입력 데이터 중 하나를 복원 데이터로 출력하는 복원 데이터 출력부를 더 포함하는 멀티채널 인터페이스 장치. - 제7항에 있어서,
상기 카운터는 상기 복수의 플립플롭에 대응되는 복수의 카운터 셀을 포함하는 멀티채널 인터페이스 장치. - 제9항에 있어서,
상기 신호 선택부는,
상기 복수의 카운터 셀에서 출력되는 카운팅 결과를 비교하여 동일한 카운터 결과를 출력하는 카운터 셀 중 하나에 상응하는 선택 신호를 출력하는 멀티채널 인터페이스 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20130063271A KR101488597B1 (ko) | 2013-06-03 | 2013-06-03 | 멀티채널 인터페이스 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20130063271A KR101488597B1 (ko) | 2013-06-03 | 2013-06-03 | 멀티채널 인터페이스 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20140141920A KR20140141920A (ko) | 2014-12-11 |
KR101488597B1 true KR101488597B1 (ko) | 2015-01-30 |
Family
ID=52459664
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR20130063271A Active KR101488597B1 (ko) | 2013-06-03 | 2013-06-03 | 멀티채널 인터페이스 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101488597B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107508662B (zh) * | 2017-09-22 | 2024-12-27 | 深圳朗田亩半导体科技有限公司 | 一种时钟恢复电路及方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20110076540A (ko) * | 2009-12-29 | 2011-07-06 | 전자부품연구원 | 이중 보간 방식의 클록 데이터 복원 회로 및 그 방법 |
-
2013
- 2013-06-03 KR KR20130063271A patent/KR101488597B1/ko active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20110076540A (ko) * | 2009-12-29 | 2011-07-06 | 전자부품연구원 | 이중 보간 방식의 클록 데이터 복원 회로 및 그 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR20140141920A (ko) | 2014-12-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10965290B2 (en) | Phase rotation circuit for eye scope measurements | |
US7756232B2 (en) | Clock and data recovery circuit | |
US8160192B2 (en) | Signal interleaving for serial clock and data recovery | |
US8634503B2 (en) | Fast lock clock-data recovery for phase steps | |
US9793903B1 (en) | Device and method for recovering clock and data | |
US8958513B1 (en) | Clock and data recovery with infinite pull-in range | |
JP5153766B2 (ja) | データ受信回路それを利用した試験装置 | |
WO2007005878A1 (en) | Clock jitter estimation apparatus, systems, and methods | |
TWI555338B (zh) | 相位偵測器及相關的相位偵測方法 | |
US11923858B2 (en) | Clock data recovery circuit | |
JPH0575653A (ja) | デイジタル通信システム | |
TWI601404B (zh) | 時脈資料回復裝置與方法 | |
EP2856648B1 (en) | Distortion tolerant clock and data recovery system | |
US5592519A (en) | Dual frequency clock recovery using common multitap line | |
KR101488597B1 (ko) | 멀티채널 인터페이스 장치 | |
US8588355B2 (en) | Timing recovery controller and operation method thereof | |
US20070230646A1 (en) | Phase recovery from forward clock | |
US20050084048A1 (en) | Clock and data recovery circuit | |
US8054927B2 (en) | Synchronous circuit and method for receiving data | |
KR102509984B1 (ko) | 클락 신호의 주파수 및 위상을 감지하는 집적 회로 및 이를 포함하는 클락 및 데이터 복원 회로 | |
US7848474B2 (en) | Signal timing phase selection and timing acquisition apparatus and techniques | |
JP5000635B2 (ja) | 多ピン非同期シリアル・インタフェース全体に転送されるデータをビット同期する方法および装置 | |
US20150016579A1 (en) | Clock and data recovery device, sampler and sampling method thereof | |
US7236556B2 (en) | Synchronising circuit | |
JP2015023398A (ja) | 受信回路および半導体集積回路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20130603 |
|
PA0201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20140625 Patent event code: PE09021S01D |
|
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20150119 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20150126 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20150126 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20180108 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20180108 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20190114 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20190114 Start annual number: 5 End annual number: 5 |
|
FPAY | Annual fee payment |
Payment date: 20200120 Year of fee payment: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20200120 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20220117 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20240102 Start annual number: 10 End annual number: 10 |