KR101334111B1 - 쿼드 데이터 레이트(qdr) 제어기 및 그의 실현방법 - Google Patents
쿼드 데이터 레이트(qdr) 제어기 및 그의 실현방법 Download PDFInfo
- Publication number
- KR101334111B1 KR101334111B1 KR1020127009928A KR20127009928A KR101334111B1 KR 101334111 B1 KR101334111 B1 KR 101334111B1 KR 1020127009928 A KR1020127009928 A KR 1020127009928A KR 20127009928 A KR20127009928 A KR 20127009928A KR 101334111 B1 KR101334111 B1 KR 101334111B1
- Authority
- KR
- South Korea
- Prior art keywords
- read data
- sampling
- read
- clocks
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 32
- 238000005070 sampling Methods 0.000 claims abstract description 129
- 238000012549 training Methods 0.000 claims abstract description 111
- 238000001514 detection method Methods 0.000 claims description 19
- 230000008569 process Effects 0.000 claims description 8
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 8
- 230000008901 benefit Effects 0.000 description 3
- 238000012937 correction Methods 0.000 description 2
- 230000001934 delay Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/413—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
- G06F13/1689—Synchronisation and timing concerns
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/413—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
- G11C11/414—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the bipolar type
- G11C11/416—Read-write [R-W] circuits
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Information Transfer Systems (AREA)
Abstract
Description
도 2는 본 발명의 제어 상태기 설명도이며;
도 3은 본 발명의 읽기 데이터 샘플링 클록 생성 모듈 실현 설명도이며;
도 4는 본 발명의 읽기 데이터 샘플링 클록 생성 설명도이며;
도 5는 읽기 데이터 경로 모듈 실현 설명도이며;
도 6은 본 발명의 읽기 데이터 경로 교정 모듈 실현 설명도이며;
도 7은 본 발명의 읽기 데이터 경로 교정 상태기 설명도이며;
도 8은 본 발명의 읽기 데이터 경로 클록 선택 상황 1 설명도이며;
도 9는 본 발명의 읽기 데이터 경로 클록 선택 상황 2 설명도이다.
101: 중재기
102: 제어 상태기
103: 읽기 데이터 샘플링 클록 생성 모듈
104: 읽기 데이터 경로 모듈
105: 읽기 데이터 경로 교정 모듈
106: 저장기 관리 모듈 물리층
107: 물리층
1051: 교정 제어 상태기
1052: 교정 제어 쓰기 명령 발생기
1053: 교정 제어 읽기 명령 발생기
1054: 읽기 데이터 검측기
1055: 선택 시그널 생성기
Claims (11)
- 쿼드 데이터 레이트(QDR) 제어기에 있어서,
중재기, 제어 상태기, 읽기 데이터 샘플링 클록 생성 모듈, 읽기 데이터 경로 모듈, 읽기 데이터 경로 교정 모듈이 포함되고,
상기 중재기는, 상기 제어 상태기의 상태 지시에 따라 상기 중재기에 입력한 명령 및 데이터에 대하여 선택을 진행하고 출력을 진행하도록 설치하고;
상기 제어 상태기는, 쿼드 데이터 레이트(QDR)의 제어기의 상태를 관리하고, 상기 중재기가 명령 및 데이터를 선택하기 위한 상태 지시를 제공하도록 설치하고;
상기 읽기 데이터 샘플링 클록 생성 모듈은, 동일한 주파수 서로 다른 위상을 가지는 읽기 데이터 샘플링 클록을 생성하도록 설치하고;
상기 읽기 데이터 경로 교정 모듈은, 상기 제어 상태기의 상태 지시가 "읽기 데이터 경로 교정 상태"에 있을 때, 읽기 훈련단어를 통해 생성한 상기 읽기 데이터 샘플링 클록 중에서, 상기 읽기 데이터 경로 모듈이 읽기 데이터를 진행할 때의 긍정에지 데이터 및 부정에지 데이터의 샘플링 클록을 각각 확정하도록 설치하고;
상기 읽기 데이터 경로 모듈은, 상기 읽기 데이터 경로 교정 모듈이 확정한 샘플링 클록에서 따라, 비 시스템 클록 도메인의 긍정에지 읽기 데이터 및 부정에지 읽기 데이터를 시스템 클록 도메인에 동기시키는 것이 포함되는,
쿼드 데이터 레이트(QDR) 제어기. - 제1항에 있어서,
레지스터 관리 모듈은, CPU로부터의 상기 제어 상태기 및 물리층의 배치 정보를 처리하도록 더 설치하고;
상기 물리층은, 상기 중재기의 구체적인 명령의 집행 및 읽기 데이터 경로 모듈이 데이터에 대한 액세스 조작을 완료하도록 설치되는 것이 포함되는, 쿼드 데이터 레이트(QDR) 제어기. - 제2항에 있어서,
상기 읽기 데이터 경로 교정 모듈은, 교정 제어 상태기, 교정 쓰기 명령 발생기, 교정 읽기 명령 발생기, 읽기 데이터 검측기 및 읽기 데이터 경로 선택 시그널 생성기가 포함되고,
상기 교정 제어 상태기는, 상기 제어 상태기의 상태 지시가 "읽기 데이터 경로 교정 상태"에 있을 때 쓰기 훈련단어 상태로 진입하고; 교정 쓰기 명령이 완료된 후에 읽기 훈련단어를 상태로 진입하고; 교정 읽기 명령이 완료된 후에 읽기 훈련단어 검측 상태로 진입하고; 읽기 훈련단어 검측이 완료된 후에 읽기 데이터 경로 선택 시그널 생성 상태로 진입하도록 설치하고;
상기 교정 쓰기 명령 발생기는, 상기 교정 제어 상태기가 쓰기 훈련단어 상태로 진입할 때, 교정 쓰기 명령 및 쓰기 훈련단어를 생성하고, 상기 중재기 및 상기 물리층을 통해 QDRII SRAM 디바이스에 기록하도록 설치하고;
상기 교정 읽기 명령 발생기는, 상기 교정 제어 상태기가 읽기 훈련단어 상태로 진입할 때, 교정 읽기 명령을 생성하고, 상기 중재기 및 상기 물리층을 통해 상기 QDRII SRAM 디바이스에 기록하도록 설치하고;
상기 읽기 데이터 검측기는, 상기 교정 제어 상태기가 읽기 훈련단어 검측 상태로 진입할 때, 상기 읽기 데이터 경로 모듈에서의 긍정에지 읽기 데이터 및 훈련단어 긍정에지 데이터의 일치성을 각각 검측하고, 상기 읽기 데이터 경로 모듈에서의 부정에지 읽기 데이터 및 훈련단어 부정에지 데이터의 일치성을 검측하여, 읽기 데이터 검측 결과를 기록하고;
상기 읽기 데이터 경로 선택 시그널 생성기는, 상기 교정 제어 상태기가 읽기 데이터 경로 선택 시그널 생성 상태로 진입할 때, 상기 데이터 검측기가 기록한 읽기 데이터 검측 결과에 따라, 읽기 데이터 경로 선택 시그널을 생성하도록 설치하는 것이 포함되는, 쿼드 데이터 레이트(QDR) 제어기. - 제1항에 있어서,
상기 읽기 데이터 샘플링 클록 생성 모듈이 생성한 동일한 주파수 서로 다른 위상을 가지는 읽기 데이터 샘플링 클록은, 4개 샘플링 클록 sys_clk, sys_clk_90, sys_clk_180 및 sys_clk_270이 포함되는, 쿼드 데이터 레이트(QDR) 제어기. - 제3항에 있어서,
상기 읽기 데이터 샘플링 클록 생성 모듈이 생성한 동일한 주파수 서로 다른 위상을 가지는 읽기 데이터 샘플링 클록은, 4개 샘플링 클록 sys_clk, sys_clk_90, sys_clk_180 및 sys_clk_270가 포함되고;
상기 읽기 데이터 경로 선택 시그널 생성기는 상기 읽기 데이터 검측기가 기록한 데이터 검측 결과에 따라, 읽기 데이터 경로 선택 시그널을 생성하는 선택 방식은:
만일 상기 4개 읽기 데이터 샘플링 클록이 샘플링한 읽기 데이터가 모두 훈련단어와 같으면, 하나의 시스템 클록 사이클 내 샘플링 데이터 및 훈련단어가 일치한 클록 개수 및 다음의 시스템 클록 사이클 내 샘플링 데이터 및 훈련단어가 일치한 클록 개수에 따라, 상기 4개 읽기 데이터 샘플링 클록 중의 1개를 선택하여 읽기 데이터를 샘플링한 읽기 데이터 경로로 사용하고;
만일 상기 4개 읽기 데이터 샘플링 클록이 샘플링한 읽기 데이터 중 훈련단어와 일치한 읽기 데이터가 있으나 단지 3개만 있으면, 해당 일치한 3개 연속적인 클록 중 중간의 샘플링 클록을 선택하여 읽기 데이터를 샘플링한 읽기 데이터 경로로 사용하고;
만일 상기 4 개 읽기 데이터 샘플링 클록이 샘플링한 읽기 데이터 중 단지 2개 또는 2개보다 더 적은 읽기 데이터가 훈련단어와 일치하면, 착오를 보고하는 것이 포함되는, 쿼드 데이터 레이트(QDR) 제어기. - 제5항에 있어서,
상기 읽기 데이터 경로 선택 시그널 생성기는 상기 읽기 데이터 검측기가 기록한 읽기 데이터 검측 결과에 따라, 읽기 데이터 경로 선택 시그널을 생성하고, 만일 상기 4개 읽기 데이터 샘플링 클록이 샘플링한 읽기 데이터가 모두 훈련단어와 일치하면, 즉
하나의 시스템 클록 사이클 내에, 상기 4개 읽기 데이터 샘플링 클록이 샘플링한 읽기 데이터가 훈련단어와 모두 일치할 때, 상기 sys_clk_180을 선택하여 읽기 데이터의 읽기 데이터 경로를 샘플링하고;
하나의 시스템 클록 사이클 내에, 상기 4개 읽기 데이터 샘플링 클록 중 3개 샘플링한 읽기 데이터가 훈련단어와 일치하고, 다음의 시스템 클록 사이클 내에, 1개 읽기 데이터 샘플링 클록 중 샘플링한 읽기 데이터가 훈련단어와 일치할 때, 상기 sys_clk_270을 선택하여 읽기 데이터의 읽기 데이터 경로를 샘플링하고;
하나의 시스템 클록 사이클 내에, 상기 4개 읽기 데이터 샘플링 클록 중 2개 샘플링한 읽기 데이터가 훈련단어와 일치하고, 다음의 시스템 클록 사이클 내에, 2개 읽기 데이터 샘플링 클록 중 샘플링한 읽기 데이터가 훈련단어와 일치할 때, 상기 sys_clk를 선택하여 읽기 데이터의 읽기 데이터 경로를 샘플링하고;
하나의 시스템 클록 사이클 내에, 상기 4개 읽기 데이터 샘플링 클록 중 1개 샘플링한 읽기 데이터가 훈련단어와 일치하고, 다음의 시스템 클록 사이클 내에, 3개 읽기 데이터 샘플링 클록 중 샘플링한 읽기 데이터가 훈련단어와 일치할 때, 상기 sys_clk_90을 선택하여 읽기 데이터의 읽기 데이터 경로를 샘플링하는 것이 포함되는, 쿼드 데이터 레이트(QDR) 제어기. - 동일한 주파수 서로 다른 위상을 가지는 4개 클록을 채용하여 읽기 데이터를 샘플링하고;
상기 4개 클록 중 각 클록의 샘플링 데이터의 결과에 따라, 읽기 데이터의 샘플링 클록을 확정하고;
확정된 샘플링 클록에 따라 읽기 데이터를 시스템 클록 도메인에 동기시키는 것이 포함되는,
쿼드 데이터 레이트(QDR) 제어기의 실현방법. - 제7항에 있어서,
상기 동일한 주파수 서로 다른 위상을 가지는 4개 클록은, 4개 읽기 데이터 샘플링 클록 sys_clk, sys_clk_90, sys_clk_180 및 sys_clk_270이 포함되는, 쿼드 데이터 레이트(QDR) 제어기의 실현방법. - 제7항에 있어서,
상기 4개 클록 중 각 클록의 샘플링 데이터의 결과에 따라 읽기 데이터의 샘플링 클록을 확정하는 단계에는, 읽기 데이터 경로 교정 모듈은 QDR 제어기의 제어 상태기의 상태 지시가 "읽기 데이터 경로 교정 상태"에 있을 때, 읽기 훈련단어를 통하여 생성한 읽기 데이터 샘플링 클록 중 읽기 데이터 경로 모듈이 읽기 데이터를 진행할 때의 긍정에지 데이터 및 부정에지 데이터의 샘플링 클록을 확정하는 것이 포함되는, 쿼드 데이터 레이트(QDR) 제어기의 실현방법. - 제7항에 있어서,
상기 동일한 주파수 서로 다른 위상을 가지는 4개 클록은 4개 읽기 데이터 샘플링 클록 sys_clk, sys_clk_90, sys_clk_180 및 sys_clk_270이 포함되고; 상기 4개 클록 중 각 클록 샘플링 데이터의 결과에 따라 읽기 데이터의 샘플링 클록을 확정하는 단계는 다음의 경우가 포함되고,
만일 상기 4개 클록이 샘플링한 읽기 데이터가 훈련단어와 모두 일치하면, 하나의 시스템 클록 사이클 내 샘플링 데이터 및 훈련단어가 일치한 클록 개수 및 다음의 시스템 클록 사이클 내 샘플링 데이터 및 훈련단어가 일치한 클록 개수에 따라, 상기 4개 클록 중 그의 1개를 선택하여 읽기 데이터를 샘플링한 읽기 데이터 경로로 사용하고;
만일 상기 4개 클록이 샘플링한 읽기 데이터 중 훈련단어와 일치한 읽기 데이터가 있으나 단지 3개만 있으면, 해당 일치한 3개 연속적인 클록 중 중간의 클록을 선택하여 읽기 데이터를 샘플링한 읽기 데이터 경로로 사용하고;
만일 상기 4 개 클록이 샘플링한 읽기 데이터 중 단지 2개 또는 2개보다 더 적은 읽기 데이터가 훈련단어와 일치하면, 착오를 보고하는 것이 포함되는, 쿼드 데이터 레이트(QDR) 제어기의 실현방법. - 제8항에 있어서,
만일 상기 4개 클록이 샘플링한 읽기 데이터가 모두 훈련단어와 일치하면, 하나의 시스템 클록 사이클 내 샘플링 데이터 및 훈련단어가 일치한 클록 개수 및 다음의 시스템 클록 사이클 내 샘플링 데이터 및 훈련단어가 일치한 클록 개수에 따라, 그 중의 1개를 선택하여 읽기 데이터를 샘플링한 읽기 데이터 경로로 사용하는 단계는 다음의 경우가 포함되고,
하나의 시스템 클록 사이클 내에, 상기 4개 클록 샘플링 데이터가 훈련단어와 모두 일치할 때, 상기 sys_clk_180을 선택하여 읽기 데이터의 읽기 데이터 경로를 샘플링하고;
하나의 시스템 클록 사이클 내에, 상기 4개 클록 중 3개 샘플링 데이터가 훈련단어와 일치하고, 다음의 시스템 클록 사이클 내에, 상기 4개 클록 중 1개 샘플링 데이터가 훈련단어와 일치할 때, 상기 sys_clk_270을 선택하여 읽기 데이터의 읽기 데이터 경로를 샘플링하고;
하나의 시스템 클록 사이클 내에, 상기 4개 클록 중 2개 샘플링 데이터가 훈련단어와 일치하고, 다음의 시스템 클록 사이클 내에, 상기 4개 클록 중 2개 샘플링 데이터가 훈련단어와 일치할 때, 상기 sys_clk를 선택하여 읽기 데이터의 읽기 데이터 경로를 샘플링하고;
하나의 시스템 클록 사이클 내에, 상기 4개 클록 중 1개 클록이 샘플링한 데이터가 훈련단어와 일치하고, 다음의 시스템 클록 사이클 내에, 상기 4개 클록 중 3개 클록 샘플링 데이터가 훈련단어와 일치할 때, 상기 sys_clk_90을 선택하여 읽기 데이터의 읽기 데이터 경로를 샘플링하는 것이 포함되는, 쿼드 데이터 레이트(QDR) 제어기의 실현방법.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201010182594.4A CN102254569B (zh) | 2010-05-21 | 2010-05-21 | 四倍数据速率qdr控制器及其实现方法 |
CN201010182594.4 | 2010-05-21 | ||
PCT/CN2010/080140 WO2011143913A1 (zh) | 2010-05-21 | 2010-12-22 | 四倍数据速率的控制器及其实现方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20120069731A KR20120069731A (ko) | 2012-06-28 |
KR101334111B1 true KR101334111B1 (ko) | 2013-11-28 |
Family
ID=44981776
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020127009928A Active KR101334111B1 (ko) | 2010-05-21 | 2010-12-22 | 쿼드 데이터 레이트(qdr) 제어기 및 그의 실현방법 |
Country Status (5)
Country | Link |
---|---|
US (1) | US8751853B2 (ko) |
EP (1) | EP2466414B1 (ko) |
KR (1) | KR101334111B1 (ko) |
CN (1) | CN102254569B (ko) |
WO (1) | WO2011143913A1 (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102130611B1 (ko) | 2013-12-31 | 2020-07-06 | 삼성전자주식회사 | 아날로그-디지털 변환 회로, 이를 포함하는 이미지 센서 및 이미지 센서의 동작 방법 |
CN107219903B (zh) * | 2017-07-13 | 2024-02-06 | 郑州云海信息技术有限公司 | 一种伸出臂、具有扩展接线区域的设备及系统 |
US10698846B2 (en) * | 2018-11-07 | 2020-06-30 | Realtek Semiconductor Corporation | DDR SDRAM physical layer interface circuit and DDR SDRAM control device |
CN114528239B (zh) * | 2022-01-13 | 2024-10-18 | 山东华芯半导体有限公司 | 一种NAND Flash读DQS采样方法 |
CN116860185B (zh) * | 2023-09-05 | 2024-06-07 | 深圳比特微电子科技有限公司 | Sram阵列的数据访问装置、系统、方法、设备、芯片和介质 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20020040111A (ko) * | 2000-11-23 | 2002-05-30 | 박종섭 | 쿼드 데이터 레이트 싱크로노스 에스램의 리드/라이트를위한 워드라인 및 비트라인 구동 방법 및 그 회로 |
US6424198B1 (en) | 2001-08-09 | 2002-07-23 | International Business Machines Corporation | Memory clock generation with configurable phase advance and delay capability |
US20050273564A1 (en) * | 2004-06-02 | 2005-12-08 | Sridhar Lakshmanamurthy | Memory controller |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7292500B2 (en) * | 2005-07-29 | 2007-11-06 | Agere Systems Inc. | Reducing read data strobe latency in a memory system |
US7411862B2 (en) * | 2006-11-15 | 2008-08-12 | Qimonda Ag | Control signal training |
EP2140454A2 (en) * | 2007-04-19 | 2010-01-06 | Rambus, Inc. | Clock synchronization in a memory system |
KR100891335B1 (ko) * | 2007-07-02 | 2009-03-31 | 삼성전자주식회사 | 비트 에러율 측정을 수행 할 수 있는 클럭 발생 장치 |
KR100971428B1 (ko) * | 2007-12-26 | 2010-07-21 | 주식회사 하이닉스반도체 | 듀티 보정 회로 |
KR100942953B1 (ko) * | 2008-06-30 | 2010-02-17 | 주식회사 하이닉스반도체 | 데이터 전달 회로 및 그를 포함하는 반도체 메모리 장치 |
KR101009335B1 (ko) * | 2008-12-29 | 2011-01-19 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 및 그 구동방법 |
KR101004664B1 (ko) * | 2009-06-03 | 2011-01-04 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 및 그 동작방법 |
-
2010
- 2010-05-21 CN CN201010182594.4A patent/CN102254569B/zh active Active
- 2010-12-22 US US13/496,606 patent/US8751853B2/en active Active
- 2010-12-22 EP EP10851670.9A patent/EP2466414B1/en active Active
- 2010-12-22 KR KR1020127009928A patent/KR101334111B1/ko active Active
- 2010-12-22 WO PCT/CN2010/080140 patent/WO2011143913A1/zh active Application Filing
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20020040111A (ko) * | 2000-11-23 | 2002-05-30 | 박종섭 | 쿼드 데이터 레이트 싱크로노스 에스램의 리드/라이트를위한 워드라인 및 비트라인 구동 방법 및 그 회로 |
US6424198B1 (en) | 2001-08-09 | 2002-07-23 | International Business Machines Corporation | Memory clock generation with configurable phase advance and delay capability |
US20050273564A1 (en) * | 2004-06-02 | 2005-12-08 | Sridhar Lakshmanamurthy | Memory controller |
Non-Patent Citations (1)
Title |
---|
CHENG, X. 'Application of QDR II-Based Storage Technology in the DSO, University of Electronics Science and Technology, Dec 2009. * |
Also Published As
Publication number | Publication date |
---|---|
US8751853B2 (en) | 2014-06-10 |
WO2011143913A1 (zh) | 2011-11-24 |
KR20120069731A (ko) | 2012-06-28 |
CN102254569A (zh) | 2011-11-23 |
CN102254569B (zh) | 2014-03-19 |
EP2466414A1 (en) | 2012-06-20 |
EP2466414A4 (en) | 2016-10-12 |
EP2466414B1 (en) | 2019-05-22 |
US20130061083A1 (en) | 2013-03-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113364713B (zh) | 容忍突发的决策反馈均衡 | |
US7379383B2 (en) | Methods of DDR receiver read re-synchronization | |
TWI506397B (zh) | 非同步時鐘領域之間的資料傳送 | |
WO2017016178A1 (zh) | 基于fpga的接口信号重映射方法 | |
US10275386B2 (en) | Memory physical layer interface logic for generating dynamic random access memory (DRAM) commands with programmable delays | |
KR101334111B1 (ko) | 쿼드 데이터 레이트(qdr) 제어기 및 그의 실현방법 | |
CN113608600B (zh) | 具有多个时钟域和复位域的系统中数据同步的方法和设备 | |
CN101183347A (zh) | 一种自适应速率匹配总线的桥接电路 | |
CN113009961A (zh) | 一种跨时钟同步电路及SoC系统 | |
CN104795091A (zh) | 在fpga中实现zbt读写的时序稳定度的系统及方法 | |
US7131087B2 (en) | Multi-cycle path analyzing method | |
KR100598010B1 (ko) | 클럭 분배기, 클럭 분배기를 포함한 시스템, 클럭 분배방법 및 클럭 분배를 이용한 데이터 읽기 및 쓰기 방법 | |
WO2018072439A1 (zh) | 一种测试信号产生方法及装置、计算机存储介质 | |
Heath et al. | Synchro-tokens: A deterministic GALS methodology for chip-level debug and test | |
US8671267B2 (en) | Monitoring processing time in a shared pipeline | |
CN101667448A (zh) | 存储器存取控制装置及其相关控制方法 | |
US20110246747A1 (en) | Reconfigurable circuit using valid signals and method of operating reconfigurable circuit | |
JP6473023B2 (ja) | 性能評価モジュール及びこれを組み込んだ半導体集積回路 | |
JP3408486B2 (ja) | 装置間の同期回路 | |
CN102411556A (zh) | 用于ip核的处理器接口及其自动生成方法 | |
US10742216B1 (en) | Clock domain crossing for an interface between logic circuits | |
CN119829492A (zh) | 一种中断信号的控制电路和电子设备 | |
JPS61201362A (ja) | ウエイトサイクル插入回路 | |
Ikodinovic | Methodology for Cycle-Accurate DRAM Performance Analysis | |
JPH04332060A (ja) | データ演算装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0105 | International application |
Patent event date: 20120418 Patent event code: PA01051R01D Comment text: International Patent Application |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20130507 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20131108 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20131122 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20131122 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20171024 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20171024 Start annual number: 5 End annual number: 5 |
|
FPAY | Annual fee payment |
Payment date: 20181025 Year of fee payment: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20181025 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20211025 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20231017 Start annual number: 11 End annual number: 11 |