[go: up one dir, main page]

KR101327966B1 - 타이밍 컨트롤러 및 이를 포함하는 lcd - Google Patents

타이밍 컨트롤러 및 이를 포함하는 lcd Download PDF

Info

Publication number
KR101327966B1
KR101327966B1 KR1020117025172A KR20117025172A KR101327966B1 KR 101327966 B1 KR101327966 B1 KR 101327966B1 KR 1020117025172 A KR1020117025172 A KR 1020117025172A KR 20117025172 A KR20117025172 A KR 20117025172A KR 101327966 B1 KR101327966 B1 KR 101327966B1
Authority
KR
South Korea
Prior art keywords
clock signal
video stream
stream data
timing controller
locked loop
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
KR1020117025172A
Other languages
English (en)
Other versions
KR20130009576A (ko
Inventor
신 왕
하이펑 리우
닝 쟈오
Original Assignee
아날로직스 인터내셔널 엘엘씨
아날로직스 (차이나) 세미컨덕터 인크
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아날로직스 인터내셔널 엘엘씨, 아날로직스 (차이나) 세미컨덕터 인크 filed Critical 아날로직스 인터내셔널 엘엘씨
Publication of KR20130009576A publication Critical patent/KR20130009576A/ko
Application granted granted Critical
Publication of KR101327966B1 publication Critical patent/KR101327966B1/ko
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 타이밍 컨트롤러 및 이를 포함하는 액정 표시장치를 제공하는데, 타이밍 컨트롤러는 입력되는 직렬 비디오 스트림 데이터를 병렬 비디오 스트림 데이터로 전환하기 위한 데이터 전환 모듈(10), 및 병렬 비디오 스트림 데이터를 저장하기 위한 메모리(30)를 포함하고, 메모리(30)와 연결되고 예정 클럭 신호를 생성하고 예정 클럭 신호의 제어 하에 병렬 비디오 스트림 데이터를 출력하기 위한 출력 모듈(50)을 더 포함한다. 본 발명을 응용하는 기술방안에 있어서, 종래기술에서 타이밍 컨트롤러의 비디오 스트림 데이터 출력 속도가 입력의 영향을 받는 문제점을 해결한다. 또한 타이밍 컨트롤러의 고정 시간이 어느 정도 줄어들 수 있어 종래기술에서 타이밍 컨트롤러의 고정 시간이 긴 문제점을 해결한다.

Description

타이밍 컨트롤러 및 이를 포함하는 LCD{Timing Controller and Liquid Crystal Display Comprising It}
본 발명은 LCD 분야에 관한 것으로서,특히 타이밍 컨트롤러 및 이를 포함하는 LCD에 관한 것이다.
타이밍 컨트롤러(TCON, Timing Controller)는 액정 표시장치(LCD, Liquid Crystal Display) 모듈내의 하나의 칩으로서 비디오 신호 처리 장치(멀티 미디어 프로세서 또는 이미지 프로세서)로부터 비디오 스트림 데이터를 수신하고 비디오 스트림 데이터를 서열화하여 다수 개의 소스 드라이버(Source Driver) 집적회로(IC)를 구동하는 구동신호를 형성함으로써 소스 드라이버 IC가 상이한 데이터 전압을 형성하여 표시 패널이 상이한 화상을 표시하도록 한다.
도1은 종래기술에 있어서의 액정 표시장치의 구성예시도이다. 도1에 도시된 바와 같이, 타이밍 컨트롤러(TCON)는 다수 개의 소스 드라이버 집적회로(SDIC)와 연결된다. 도1에 도시된 액정 표시장치의 구성에서 보여진 바와 같이 해당 표시장치에는 클럭 전송 라인이 별도로 설치되어 있지 않다. 즉, 종래기술에서 타이밍 컨트롤러(TCON, Timing Controller)는 데이터 전송 라인을 통해 비디오 스트림 데이터 및 클럭 신호를 전송한다.
이러한 종래기술에서 클럭 전송 라인이 별도로 설치되지 않는 데이터 전송방식에 의하면 LCD 표시장치의 내부 데이터 전송이 훨씬 간편해진다. 그러나, 종래기술의 이러한 설계방식은 데이터 경로에서 클럭 정보를 전송해야 하기에 소스 드라이버 집적회로(IC) 내부에 반드시 클럭 데이터 복구 모듈(CDR, clock-data recovery)이 포함되어야 한다.
일반적으로, 클럭 데이터 복구 모듈은 위상 고정 루프(PLL, Phase Locked Loop) 또는 지연 고정 루프(DLL, Delay Locked Loop)를 이용하여 구현한다. 위상 고정 루프 또는 지연 고정 루프 각각의 클럭 신호의 복구 시간(고정 시간이라고도 함)은 약 100μs 또는 더 길수 있다(위상 고정 루프 또는 지연 고정 루프의 대역폭과 관련된다). 따라서 클럭 정보를 전송하는 전용 전송 라인과 비교하면 위상 고정 루프 또는 지연 고정 루프를 통하여 클럭 신호를 복구함에 있어서 클럭 신호의 전송이 안정한 상태에 도달하기까지 비교적 긴 시간이 필요된다.
또한 실제 응용에서 표시장치의 표시방식이 상이함에 따라 위상 고정 루프 또는 지연 고정 루프를 통하여 클럭 신호를 복구하는데 걸리는 시간도 상이할 수 있다. 예를 들면, 표시장치의 표시방식중의 sDDRS 모드에 있어서 업데이트 속도를 낮추는 방식을 통하여 표시장치의 에너지 소모를 절감하는 것을 이용하기에 표시장치의 클럭 신호 주파수가 변화될 경우 타이밍 컨트롤러와 소스 드라이버 IC 사이의 전송 인터페이스는 보다 긴 고정 시간이 필요된다. 또한 표시장치의 표시 모드에 변화가 발생할 경우 타이밍 컨트롤러의 고정 시간도 길어지게 된다. 예를 들면, 표시장치가 정상적 표시 모드로부터 페일 세이프 모드(Fail Safe Mode)로 전환될 경우 고정 시간도 길어지게 된다.
도2는 종래기술에 의한 타이밍 컨트롤러의 구성예시도이다. 도2에 도시된 바와 같이, 비디오 스트림의 수신은 LVDS 인터페이스를 통해 실현된다(구체적인 회로에서는 기타 인터페이스 표준일 수 있다). LVDS 인터페이스에서 비디오 클럭 신호는 MPLL의 참조 클럭으로서 상이한 위상의 다수 개의 클럭을 발생한다. 이러한 멀티 위상의 다수 개 클럭은 두개의 목적을 갖는 바, 하나는 인터페이스의 고속 샘플링 클럭 역할로써 오버샘플링 원리를 이용하여 고속 직렬 비디오 신호를 수신하는 것이고, 다른 하나는 멀티 위상 클럭을 확산 스펙트럼(Spread Spectrum) 클럭 신호의 변조 소스로써 이용하는 것이다. 데이터 부분은 정확한 샘플링을 거쳐 메모리에 저장되고 일반적으로 하나의 비디오 행 또는 다수 개의 비디오 행의 유효 비디오 데이터이다. 타이밍 컨트롤러에서 메모리를 이용하여 비디오 데이터를 저장하는 목적은 주로 메모리를 이용하여 데이터를 수신된 비디오 클럭 도메인으로부터 송신 포맷에 필요한 클럭 도메인으로 전환시키고 메모리를 이용하여 데이터 포맷을 수신된 행 포맷으로부터 구동 칩 인터페이스의 특정 포맷으로 전환시키는 것이다. 클럭 신호는 DSP의 변조 선택과 DPLL의 필터링을 거친 후 바로 분산 식 스펙트럼의 확산 스펙트럼 클럭으로 된다. 그 확산 스펙트럼 클럭은 마지막 TXPLL을 거쳐 주파수가 변경된 후, 송신 포맷에 필요한 속도와 확산 스펙트럼 특성을 갖는 클럭을 생성하여 마지막 데이터 송신을 구동한다.
상기와 같이 표시장치에 필요한 분산 식 스펙트럼을 지원하기 위하여 기존의 타이밍 컨트롤러에는 일반적으로 분산식 클럭 신호를 발생하기 위한 세 개의 위상 고정 루프가 요구되고 모든 위상 고정 루프의 참조 클럭이 모두 입력된 클럭으로부터 오기에 의해 입력 클럭의 주파수가 변경될 경우 모든 고정 루프는 모두 새로운 주파수를 다시 고정하여야 한다. 따라서 이러한 구성으로 인하여 전체 시스템의 고정 시간이 길어지게 된다.
이와 동시에 도2에 도시된 타이밍 컨트롤러의 구성으로부터 알 수 있는 바와 같이, 고정 루프 MPLL의 입력 단에 입력된 참조 클럭 신호는 비디오 신호 처리 장치(멀티 미디어 프로세서 또는 이미지 프로세서)에서 차등 신호 입력 유닛(도2에 도시된 LVDS RX)을 통해 송신된 픽셀 클럭 신호이고 타이밍 컨트롤러의 비디오 스트림 데이터의 출력 속도는 고정 루프 MPLL 입력 단에 입력되는 픽셀 클럭 신호의 제어를 받게 된다. 픽셀 클럭 신호의 주파수 값이 부동함에 따라 타이밍 컨트롤러 내부의 고정 루프의 고정 시간도 상이하게 되고 타이밍 컨트롤러의 비디오 스트림 데이터를 출력하기 위한 전환 주기 내의 출력 데이터 비트 율에 변화가 발생하게 된다. 특히 참조 클럭 주파수에 변화가 발생될 경우 또는 표시장치의 표시모드에 변화가 발생될 경우, 고정 루프가 새로운 주파수에서 재 고정되어야 하기에 타이밍 컨트롤러 및 타이밍 컨트롤러에 연결되는 소스 드라이버 집적 회로가 새로운 주파수에서 재 고정되어 적응되는데 비교적 긴 시간이 소요되어 비디오 스트림 데이터가 전송됨에 있어서 필요한 안정 시간이 연장된다.
결론적으로 고정 시간이 길고 비디오 스트림 데이터를 출력하는 속도가 입력의 영향을 받는 클럭 전송 라인을 갖지 않는 타이밍 컨트롤러에 존재하는 주요한 단점으로 인하여 종래기술의 이러한 클럭 전송 라인을 갖지 않는 타이밍 컨트롤러의 사용은 일정한 제한을 받게 된다.
본 발명은 타이밍 컨트롤러 및 이를 포함하는 액정 표시장치를 제공함으로써 종래기술에서 타이밍 컨트롤러의 고정 시간이 길고 비디오 스트림 데이터의 출력 속도가 입력의 영향을 받는 문제점을 해결하고자 한다.
상기 목적을 실현하기 위한 본 발명의 일 측면에 의하면 입력되는 직렬 비디오 스트림 데이터를 병렬 비디오 스트림 데이터로 전환하기 위한 데이터 전환 모듈; 및 병렬 비디오 스트림 데이터를 저장하기 위한 메모리를 포함하고, 메모리와 연결되어 예정 클럭 신호를 생성하고 예정 클럭 신호의 제어 하에 병렬 비디오 스트림 데이터를 출력하기 위한 출력 모듈을 더 포함하는 타이밍 컨트롤러를 제공한다.
또한, 출력 모듈은 예정 클럭 신호의 주파수 값을 제공하는 클럭 신호 주파수 제공회로; 클럭 신호 주파수 제공회로와 연결되고 예정 클럭 신호의 주파수 값에 따라 예정 클럭 신호를 발생하기 위한 제1 위상 고정 루프; 메모리 및 제1위상 고정 루프와 연결되고 예정 클럭 신호 제어 하에 병렬 비디오 스트림 데이터를 포함하는 차등 출력 신호를 출력하기 위한 차등 출력 유닛을 포함한다.
또한, 제1위상 고정 루프의 출력 단은 메모리에 더 연결되고 메모리에 상기 예정 클럭 신호를 제공한다.
또한, 클럭 신호 주파수 제공회로는 제1위상 고정 루프와 연결되고 제1위상 고정 루프에 참조 클럭 신호 주파수 값을 제공하는 참조 주파수 제공회로; 및 제1위상 고정 루프와 연결되고 예정 클럭 신호의 주파수 값을 제공하는 주파수 생성 유닛을 포함한다.
또한, 예정 클럭 신호의 주파수 값(tx_clk)은 식(tx_clk=k*osc_clk)을 통해 계산해낼 수 있으며, k는 예정된 비례 계수 값이고 osc_clk는 참조 클럭 신호 주파수 값이다.
또한, 데이터 전환 모듈은 입력되는 픽셀 클럭 신호를 수신하는 차등 신호 입력 유닛; 및 입력 단이 차등 신호 입력 유닛과 연결되고 픽셀 클럭 신호를 수신하여 멀티 위상 클럭 신호를 형성하여 차등 신호 입력 유닛의 클럭 신호 입력 단에 송신하기 위한 제2위상 고정 루프를 포함하며, 차등 신호 입력 유닛은 또한 직렬 비디오 스트림 데이터를 수신하고 멀티 위상 클럭 신호를 기반으로 병렬 비디오 스트림 데이터를 형성하여 메모리에 송신한다.
또한, 차등 신호 입력 유닛은 또한 멀티 위상 클럭 신호를 메모리에 송신한다.
본 발명의 다른 한 측면에 의하면 상기 타이밍 컨트롤러를 포함하는 액정 표시 장치를 제공한다.
본 발명을 응용하는 기술방안에 있어서 타이밍 컨트롤러가 출력하는 병렬 비디오 스트림 데이터는 자신에 의해 생성되는 클럭 신호의 제어를 받는데, 즉 타이밍 컨트롤러의 출력 주파수는 자신에 의해 생성되는 클럭 신호의 제어를 받기에 종래기술에서 타이밍 컨트롤러의 비디오 스트림 데이터 출력 속도는 입력의 영향을 받는 문제점을 해결한다. 출력되는 비디오 스트림 데이터가 자신에 의해 생성되는 클럭 신호의 제어를 받기에 입력 클럭의 주파수가 어떻게 변화하든 상관없이 출력되는 주파수는 모두 고정된 것이므로 본 실시예에 의한 타이밍 컨트롤러의 구성을 적용하면 타이밍 컨트롤러의 고정 시간이 어느 정도 줄어들 수 있어 종래기술에서 타이밍 컨트롤러의 고정 시간이 비교적 긴 문제점을 해결한다.
상기 기재된 목적, 특징 및 장점을 제외하고도 본 발명은 기타 목적, 특징과 장점을 더 가질 수 있다. 이하 첨부도면을 참조하여 본 발명에 대해 더욱 상세히 설명을 할 것이다.
도면은 본 발명에 대한 이해를 돕기 위한 것으로 본 출원의 일 부분을 구성하며 본 발명의 예시적인 실시예 및 그에 대한 설명은 본 발명을 해석하기 위한 것이며 본 발명을 한정하는 것이 아니다.
도 1은 종래기술에 의한 액정 표시장치의 구성예시도이고,
도 2는 종래기술에 의한 타이밍 컨트롤러의 구성예시도이며,
도 3은 본 발명의 실시예1에 의한 타이밍 컨트롤러의 원리예시도이고,
도 4는 본 발명의 실시예2에 의한 타이밍 컨트롤러의 원리예시도이다.
이하 첨부도면에 결부하여 본 발명의 실시예에 대한 상세한 설명을 진행하나 본 발명은 특허청구범위에 한정되고 포함되는 여러 가지 상이한 방식에 의해 실시될 수 있다.
도3은 본 발명의 실시예1에 의한 타이밍 컨트롤러의 원리예시도이다. 도3에 도시된 바와 같이, 타이밍 컨트롤러는 데이터 전환 모듈(10), 메모리(30) 및 출력 모듈(50)을 포함한다.
상기 데이터 전환 모듈(10)은 입력된 직렬 비디오 스트림 데이터를 병렬 비디오 스트림 데이터로 전환하기 위한 것이고, 데이터 전환 모듈(10)과 연결된 메모리(30)는 병렬 비디오 스트림 데이터를 저장하기 위한 것이고, 메모리(30)와 연결된 출력 모듈(50)은 예정 클럭 신호를 생성하고 예정 클럭 신호 제어 하에 병렬 비디오 스트림 데이터를 출력하기 위한 것이다.
본 실시예에서 데이터 전환 모듈(10)은 도2에 도시된 위상 고정 루프 MPLL을 이용하여 구현할 수 있고 메모리(30)도 도2에 도시된 메모리의 구성을 이용할 수 있다. 즉 데이터 전환 모듈(10)과 메모리(30)는 모두 종래기술과 동일한 기능을 갖는 부품으로 구현할 수 있다.
도3에 도시된 타이밍 컨트롤러의 구성으로부터 알 수 있는 바와 같이, 타이밍 컨트롤러에서 출력되는 병렬 비디오 스트림 데이터는 자신에 의해 생성되는 클럭 신호의 제어를 받는데, 다시 말하면 타이밍 컨트롤러의 출력 주파수는 자신에 의해 생성되는 클럭 신호의 제어를 받으므로 종래기술에서 타이밍 컨트롤러의 출력 비디오 스트림 데이터가 입력의 영향을 받는 문제점을 해결한다. 또한 출력되는 비디오 스트림 데이터는 자신에 의해 생성되는 클럭 신호의 제어를 받기에 입력 클럭 주파수가 어떻게 변하든 상관없이 출력되는 주파수는 모두 고정된 것이므로 본 발명의 실시예에 의한 타이밍 컨트롤러의 구성을 적용하면 타이밍 컨트롤러의 고정 시간이 어느 정도 줄어들 수 있어 종래기술에서 타이밍 컨트롤러의 고정 시간이 긴 문제점을 해결한다.
도4는 본 발명의 실시예2에 의한 타이밍 컨트롤러의 원리예시도이다. 도4에 도시된 바와 같이, 출력 모듈(50)에는 예정 클럭 신호의 주파수 값을 제공하여 제1위상 고정 루프(53)의 참조 입력 클럭으로 하는 클럭 신호 주파수 제공회로, 클럭 신호 제공회로와 연결되고 예정 클럭 신호의 주파수 값에 따라 요구하는 확산 스펙트럼 특성을 갖는 출력 구동 클럭을 발생하기 위한 제1위상 고정 루프(53), 메모리(30) 및 제1위상 고정 루프와 연결되고 예정 클럭 신호의 제어 하에 출력 특정 포맷에 따라 비디오 스트림 데이터를 읽어내고 정리하여 마지막으로 비디오 스트림 데이터를 차등 신호로 출력하여 비디오 스트림 데이터를 액정 구동 칩에 전송하기 위한 차등 출력 유닛(55)이 포함된다.
구체적으로 도4에 도시된 타이밍 컨트롤러의 구성에서 알수 있는 바와 같이, 클럭 신호 주파수 제공회로는 참조 주파수 제공회로(511) 및 주파수 생성 유닛(513)을 포함한다. 상기 참조 주파수 제공회로(511)는 즉 도4에 도시된 발진기(OSC, Oscillator)는 제1위상 고정 루프(53)와 연결되고 제1위상 고정 루프(53)에 참조 클럭 신호 주파수 값을 제공하는데, 즉 도4에 도시된 위상 고정 루프 TXPLL에 로컬 클럭 신호 OSC를 제공하고, 상기 주파수 생성 유닛(513)은 제1위상 고정 루프(53)와 연결되고 도4에 도시된 위상 고정 루프 TXPLL에 예정 클럭 신호의 주파수 값을 제공한다.
상기 주파수 생성 유닛(513)에서 예정 클럭 신호의 주파수 값(tx_clk)은 식(tx_clk=k*osc_clk)을 통해 계산해낼 수 있으며, k는 예정된 비례 계수 값이고 osc_clk는 참조 클럭 신호 주파수 값이다.
본 실시예에서 출력 모듈(50) 자체에 의해 생성되는 로컬 클럭 신호를 그 내부 위상 고정 루프의 참조 클럭 신호로 적용하여 출력 모듈(50)의 위상 고정 루프의 참조 클럭 신호가 일정하도록 함으로써 타이밍 컨트롤러의 입력 단에 픽셀 클럭 신호 또는 표시장치의 동작 모드에 변화가 발생하더라도 출력 모듈(50)의 위상 고정 루프도 일정한 주파수로 정상적으로 작동하도록 한다. 여기서, 예정 클럭 신호의 주파수 값(tx_clk)은 식(tx_clk=k*osc_clk)을 통해 획득할 수 있다.
주파수 값을 계산하기 위한 주파수 값 계산 모듈을 통해 예정 클럭 신호의 주파수 값(tx_clk)을 생성할 경우, 주파수 값 계산 모듈은 일반적으로 데이터 처리 칩을 이용하여 구현하지만 주파수 값 계산을 진행하기 위한 데이터 처리 칩에서 비 정수를 정확하게 표시할 수 없어 식(tx_clk=k*osc_clk)은 tx_clk=M/N*osc_clk으로 변하게 되고 여기서 M와 N는 정수이며, 즉 두 개의 정수를 나눔 연산하는 형식을 통해 식(tx_clk=k*osc_clk)의 예정 계수 값을 얻는다.
또한 본 실시예에서 데이터 전환 모듈(10)에는 입력되는 픽셀 클럭 신호를 수신하는 차등 신호 입력 유닛(11) 및 입력 단이 차등 신호 입력 유닛(11)과 연결되고 픽셀 클럭 신호를 수신하여 멀티 위상 클럭 신호를 형성하여 차등 신호 입력 유닛(11)의 클럭 신호 입력 단에 송신하기 위한 제2위상 고정 루프(13)를 포함하며, 상기 차등 신호 입력 유닛(11)은 또한 직렬 비디오 스트림 데이터를 수신하고 멀티 상위 클럭 신호를 기반으로 병렬 비디오 스트림 데이터를 형성하고 메모리(30)에 송신한다.
본 실시예에서 차등 신호 입력 유닛(11) 즉 도4에 도시된 LVDS는 프론트 엔드 비디오 소스에서 송신되는 픽셀 클럭 신호(Pixel_clk)를 수신하여 위상 고정 루프 MPLL에 송신하여 생성된 멀티 위상 클럭 신호가 차등 신호 입력 유닛(11)에 송신된다. 차등 신호 입력 유닛(11)은 픽셀 클럭 신호(Pixel_clk)의 제어 하에 병렬 비디오 스트림 데이터를 포함하는 비디오 스트림 데이터 신호를 형성하여 메모리(30)에 송신한다. 메모리(30)는 제1위상 고정 루프(53)를 통해 형성된 예정 클럭 신호를 수신하고 해당 신호 제어 하에 차등 신호 입력 유닛(11)을 통해 비디오 스트림 데이터를 포함하는 차등 출력 신호를 출력한다. 여기서 제1위상 고정 루프(53)가 확산 스펙트럼 특성을 갖는 클럭을 출력하여 차등 출력 유닛이 사용하도록 할 수 있음은 물론이고, 이로서 EMI(Electro Magnetic Interference) 최적화 효과를 얻을수 있다. 따라서 도4에 도시된 타이밍 컨트롤러의 구성에서 알 수 있는 바와 같이, 해당 구성에 의하면 기존의 클럭 전송 라인을 갖지 않는 타이밍 컨트롤러의 모든 기능을 구현할 수 있고 구성의 최적화로 인하여 기존 구성의 장점이 변하거나 줄어들지 않는다.
더 나아가 상기 분석에서 알 수 있다시피, 도4에 도시된 타이밍 컨트롤러는 기존의 클럭 전송 라인을 갖지 않는 타이밍 컨트롤러의 모든 기능을 구현할 수 있을뿐더러 일정한 출력 속도로 병렬 비디오 스트림 데이터를 출력할 수 있고 병렬 비디오 스트림 데이터가 안정된 출력 속도로 출력될 수 있도록 보장할 수 있으므로 종래기술에서 타이밍 컨트롤러의 비디오 스트림 데이터 출력 속도가 입력의 영향을 받는 문제점을 해결한다.
또한 본 발명은 액정 표시장치를 더 제공하는것으로 상기 실시예에서 예시된 타이밍 컨트롤러를 적용한다. 액정 표시장치의 기타 구성은 종래기술의 표시장치의 구성과 동일하기에 여기서 상세한 설명을 생략할 것이다.
상기 설명에서 알수 있다싶이 본 발명의 상기 실시예는 하기와 같은 효과를 실현한다.
타이밍 컨트롤러가 출력하는 병렬 비디오 스트림 데이터는 자신에 의해 생성되는 클럭 신호의 제어를 받기에 종래기술에서 타이밍 컨트롤러의 비디오 스트림 데이터 출력 속도가 입력의 영향을 받는 문제점을 해결한다. 또한 출력되는 비디오 스트림 데이터가 자신에 의해 생성되는 클럭 신호의 제어를 받기에 입력 클럭의 주파수가 어떻게 변화하든 상관없이 출력되는 주파수는 모두 고정된 것이므로 타이밍 컨트롤러의 고정 시간이 어느 정도 줄어들수 있어 종래기술에서 타이밍 컨트롤러의 고정 시간이 긴 문제점을 해결한다.
상기 내용은 본 발명의 바람직한 실시예로, 본 발명을 한정하는 것이 아니다. 당업자라면 본 발명의 여러 가지 변경과 변형이 가능함은 자명할 것이다. 본 발명의 정신과 원칙을 벗어나지 않는 범위내에서 수행하는 모든 수정, 동등교체, 개량 등은 본 발명의 보호 범위에 속한다.

Claims (8)

  1. 입력되는 직렬 비디오 스트림 데이터를 병렬 비디오 스트림 데이터로 전환하기 위한 데이터 전환 모듈(10); 및
    상기 병렬 비디오 스트림 데이터를 저장하기 위한 메모리(30)를 포함하고,
    상기 메모리(30)와 연결되고 예정 클럭 신호를 생성하고 상기 예정 클럭 신호의 제어 하에 상기 병렬 비디오 스트림 데이터를 출력하기 위한 출력 모듈(50)을 더 포함하고,
    상기 출력 모듈(50)은
    상기 예정 클럭 신호의 주파수 값을 제공하는 클럭 신호 주파수 제공회로;
    상기 클럭 신호 주파수 제공회로와 연결되고 상기 예정 클럭 신호의 주파수 값에 따라 상기 예정 클럭 신호를 발생하기 위한 제1위상 고정 루프(53); 및
    상기 메모리(30) 및 상기 제1위상 고정 루프(53)와 연결되고 상기 예정 클럭 신호 제어 하에 상기 병렬 비디오 스트림 데이터를 포함하는 차등 출력 신호를 출력하기 위한 차등 출력 유닛(55)을 포함하는 것을 특징으로 하는 타이밍 컨트롤러.
  2. 제1항에 있어서,
    상기 제1위상 고정 루프(53)의 출력 단은 또한 상기 메모리(30)에 연결되고 상기 메모리(30)에 상기 예정 클럭 신호를 제공하는 것을 특징으로 하는 타이밍 컨트롤러.
  3. 제1항에 있어서,
    상기 클럭 신호 주파수 제공회로는
    상기 제1위상 고정 루프(53)와 연결되고 상기 제1위상 고정 루프(53)에 참조 클럭 신호 주파수 값을 제공하는 참조 주파수 제공회로(511); 및
    상기 제1위상 고정 루프(53)와 연결되고 상기 예정 클럭 신호의 주파수 값을 제공하는 주파수 생성 유닛(513)을 포함하는 것을 특징으로 하는 타이밍 컨트롤러.
  4. 제3항에 있어서,
    상기 예정 클럭 신호의 주파수 값(tx_clk)은 식(tx_clk=k*osc_clk)을 통해 계산해낼 수 있으며, 여기서 k는 예정된 비례 계수 값이고 osc_clk는 상기 참조 클럭 신호 주파수 값인 것을 특징으로 하는 타이밍 컨트롤러.
  5. 제1항에 있어서,
    상기 데이터 전환 모듈(10)은
    입력되는 픽셀 클럭 신호를 수신하는 차등 신호 입력 유닛(11); 및
    입력 단이 상기 차등 신호 입력 유닛(11)과 연결되고 상기 픽셀 클럭 신호를 수신하여 멀티 위상 클럭 신호를 형성하여 상기 차등 신호 입력 유닛(11)의 클럭 신호 입력 단에 송신하기 위한 제2위상 고정 루프(13)를 포함하며,
    상기 차등 신호 입력 유닛(11)은 또한 상기 직렬 비디오 스트림 데이터를 수신하고 상기 멀티 위상 클럭 신호를 기반으로 상기 병렬 비디오 스트림 데이터를 형성하는 것을 특징으로 하는 타이밍 컨트롤러.
  6. 제5항에 있어서,
    상기 차등 신호 입력 유닛(11)은 또한 상기 멀티 위상 클럭 신호를 상기 메모리(30)에 송신하는 것을 특징으로 하는 타이밍 컨트롤러.
  7. 제1항 내지 제6항 중 어느 한 항에 따른 상기 타이밍 컨트롤러를 포함하는 것을 특징으로 하는 액정 표시장치.
  8. 삭제
KR1020117025172A 2011-05-19 2011-08-16 타이밍 컨트롤러 및 이를 포함하는 lcd Active KR101327966B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201110131088.7 2011-05-19
CN2011101310887A CN102222457B (zh) 2011-05-19 2011-05-19 定时控制器及具有其的液晶显示器
PCT/CN2011/078490 WO2012155401A1 (zh) 2011-05-19 2011-08-16 定时控制器及具有其的液晶显示器

Publications (2)

Publication Number Publication Date
KR20130009576A KR20130009576A (ko) 2013-01-23
KR101327966B1 true KR101327966B1 (ko) 2013-11-13

Family

ID=44778999

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020117025172A Active KR101327966B1 (ko) 2011-05-19 2011-08-16 타이밍 컨트롤러 및 이를 포함하는 lcd

Country Status (6)

Country Link
US (1) US9069397B2 (ko)
JP (1) JP2013535026A (ko)
KR (1) KR101327966B1 (ko)
CN (1) CN102222457B (ko)
TW (1) TW201248586A (ko)
WO (1) WO2012155401A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024147578A1 (ko) * 2023-01-02 2024-07-11 주식회사 엘엑스세미콘 타이밍 컨트롤러, 그를 포함한 디스플레이 장치 및 그 동작 방법

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9668367B2 (en) 2014-02-04 2017-05-30 Microsoft Technology Licensing, Llc Wearable computing systems
USD778770S1 (en) 2015-06-24 2017-02-14 Flexterra, Inc. Segment of wearable device having flexible display panel
USD778769S1 (en) 2015-06-24 2017-02-14 Flexterra, Inc. Segment of wearable device having flexible display panel
USD778768S1 (en) 2015-06-24 2017-02-14 Flexterra, Inc. Segment of wearable device having flexible display panel
USD807350S1 (en) 2015-07-02 2018-01-09 Flexterra, Inc. Wearable device having flexible display panel
KR102366952B1 (ko) * 2015-07-14 2022-02-23 주식회사 엘엑스세미콘 지연고정루프 기반의 클럭 복원 장치 및 이를 구비한 수신 장치
JP6845275B2 (ja) 2018-11-22 2021-03-17 ラピスセミコンダクタ株式会社 表示装置及びデータドライバ
CN111210785B (zh) * 2018-11-22 2022-09-13 拉碧斯半导体株式会社 显示装置以及数据驱动器
US11087708B2 (en) * 2019-06-05 2021-08-10 Himax Technologies Limited Method for transmitting data from timing controller to source driver and associated timing controller and display system
JP6744456B1 (ja) * 2019-07-11 2020-08-19 ラピスセミコンダクタ株式会社 データドライバ及び表示装置
CN111710282B (zh) * 2020-07-02 2023-04-07 硅谷数模(苏州)半导体股份有限公司 时序控制器的控制方法、控制装置和数据传输系统
CN111857235B (zh) * 2020-07-20 2022-04-19 硅谷数模(苏州)半导体有限公司 门定时信号生成方法及装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6020901A (en) * 1997-06-30 2000-02-01 Sun Microsystems, Inc. Fast frame buffer system architecture for video display system
KR100256502B1 (ko) 1997-10-14 2000-05-15 전주범 피디피 텔레비전의 데이터분리처리장치

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0573004A (ja) * 1991-09-13 1993-03-26 Casio Comput Co Ltd 画像表示装置
US6177922B1 (en) * 1997-04-15 2001-01-23 Genesis Microship, Inc. Multi-scan video timing generator for format conversion
JP3259694B2 (ja) * 1998-10-19 2002-02-25 セイコーエプソン株式会社 Lcd表示回路
JP5237979B2 (ja) * 2000-07-26 2013-07-17 ルネサスエレクトロニクス株式会社 表示制御方法、表示制御装置、及び携帯電話システム
JP4239475B2 (ja) * 2002-05-13 2009-03-18 パナソニック株式会社 走査線変換装置
DE10241343A1 (de) * 2002-09-06 2004-03-25 Sp3D Chip Design Gmbh Steuernheit und Verfahren zum Reduzieren von Interferenzmustern bei der Anzeige eines Bildes auf einem Bildschirm
KR100583631B1 (ko) * 2005-09-23 2006-05-26 주식회사 아나패스 클록 신호가 임베딩된 멀티 레벨 시그널링을 사용하는디스플레이, 타이밍 제어부 및 컬럼 구동 집적회로
KR100562860B1 (ko) * 2005-09-23 2006-03-24 주식회사 아나패스 디스플레이, 컬럼 구동 집적회로, 멀티레벨 검출기 및멀티레벨 검출 방법
JP5019419B2 (ja) * 2006-07-07 2012-09-05 ルネサスエレクトロニクス株式会社 表示データ受信回路及び表示パネルドライバ
KR101394435B1 (ko) * 2007-09-28 2014-05-14 삼성디스플레이 주식회사 백라이트 드라이버 및 이를 포함하는 액정 표시 장치
KR101174768B1 (ko) * 2007-12-31 2012-08-17 엘지디스플레이 주식회사 평판 표시 장치의 데이터 인터페이스 장치 및 방법
JP2010134162A (ja) * 2008-12-04 2010-06-17 Sharp Corp 表示装置
KR101323703B1 (ko) * 2008-12-15 2013-10-30 엘지전자 주식회사 액정표시장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6020901A (en) * 1997-06-30 2000-02-01 Sun Microsystems, Inc. Fast frame buffer system architecture for video display system
KR100256502B1 (ko) 1997-10-14 2000-05-15 전주범 피디피 텔레비전의 데이터분리처리장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024147578A1 (ko) * 2023-01-02 2024-07-11 주식회사 엘엑스세미콘 타이밍 컨트롤러, 그를 포함한 디스플레이 장치 및 그 동작 방법

Also Published As

Publication number Publication date
US9069397B2 (en) 2015-06-30
TW201248586A (en) 2012-12-01
CN102222457B (zh) 2013-11-13
KR20130009576A (ko) 2013-01-23
JP2013535026A (ja) 2013-09-09
WO2012155401A1 (zh) 2012-11-22
CN102222457A (zh) 2011-10-19
US20140071115A1 (en) 2014-03-13

Similar Documents

Publication Publication Date Title
KR101327966B1 (ko) 타이밍 컨트롤러 및 이를 포함하는 lcd
KR101580897B1 (ko) 디스플레이 드라이버, 이의 동작 방법, 및 상기 디스플레이 드라이버를 포함하는 장치
KR101466850B1 (ko) 데이터 전송 장치
US20170041086A1 (en) Data transmission apparatus for changing clock signal at runtime and data interface system including the same
US9286841B2 (en) Embedded DisplayPort system and method for controlling panel self refresh mode
US20110096106A1 (en) Timing control circuit
JP2004233581A (ja) 表示装置駆動回路
KR20100073739A (ko) 액정표시장치
US7876130B2 (en) Data transmitting device and data receiving device
US9813070B2 (en) Display apparatus and driving method for the same
KR102148481B1 (ko) 영상 표시장치 및 그 구동방법
KR20160008305A (ko) 디스플레이 드라이버 ic의 작동 방법과 이를 포함하는 이미지 처리 시스템의 작동 방법
KR101681782B1 (ko) 액정표시장치
TWI554039B (zh) Sending device, receiving device and receiving and dispatching system
KR101696467B1 (ko) 액정표시장치
JP2011066621A (ja) データ転送装置
KR101552983B1 (ko) 액정표시장치의 구동회로 및 구동방법
KR101865065B1 (ko) 타이밍 컨트롤러 및 그 구동 방법과 이를 이용한 액정표시장치
US7885362B2 (en) Data transmission system and method thereof
US20110050314A1 (en) Display link clocking method and apparatus
US20110050709A1 (en) Pixel clocking method and apparatus
JP2004348705A (ja) 命令及びアドレスバスに使われるクロック信号の周波数とデータバスに対して使われるクロック信号の周波数とを別々に設定するサブシステム
Kim et al. P‐38: 1Gbps/lane Low Overhead Clock‐Shared Differential Signaling (CSDS)—An Efficient Interface for Large‐Size TFT‐LCDs
JP2008028644A (ja) 集積回路、表示装置及びそれを用いた電子機器
Lee et al. 22.2: WITHDRAWN: 22.3: Invited Paper: Intra‐Panel Interface Technology for High‐Resolution Tablet PC Applications

Legal Events

Date Code Title Description
PA0105 International application

Patent event date: 20111025

Patent event code: PA01051R01D

Comment text: International Patent Application

A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20111229

Comment text: Request for Examination of Application

PG1501 Laying open of application
E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20130520

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20130904

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20131105

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20131106

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
FPAY Annual fee payment

Payment date: 20161013

Year of fee payment: 4

PR1001 Payment of annual fee

Payment date: 20161013

Start annual number: 4

End annual number: 4

FPAY Annual fee payment

Payment date: 20170809

Year of fee payment: 5

PR1001 Payment of annual fee

Payment date: 20170809

Start annual number: 5

End annual number: 5

FPAY Annual fee payment

Payment date: 20181019

Year of fee payment: 6

PR1001 Payment of annual fee

Payment date: 20181019

Start annual number: 6

End annual number: 6

FPAY Annual fee payment

Payment date: 20191023

Year of fee payment: 7

PR1001 Payment of annual fee

Payment date: 20191023

Start annual number: 7

End annual number: 7

PR1001 Payment of annual fee

Payment date: 20201023

Start annual number: 8

End annual number: 8

PR1001 Payment of annual fee

Payment date: 20211018

Start annual number: 9

End annual number: 9

PR1001 Payment of annual fee

Payment date: 20221027

Start annual number: 10

End annual number: 10

PR1001 Payment of annual fee

Payment date: 20231026

Start annual number: 11

End annual number: 11

PR1001 Payment of annual fee

Payment date: 20241105

Start annual number: 12

End annual number: 12