KR101283747B1 - 인쇄회로기판 및 그의 제조 방법 - Google Patents
인쇄회로기판 및 그의 제조 방법 Download PDFInfo
- Publication number
- KR101283747B1 KR101283747B1 KR1020110051713A KR20110051713A KR101283747B1 KR 101283747 B1 KR101283747 B1 KR 101283747B1 KR 1020110051713 A KR1020110051713 A KR 1020110051713A KR 20110051713 A KR20110051713 A KR 20110051713A KR 101283747 B1 KR101283747 B1 KR 101283747B1
- Authority
- KR
- South Korea
- Prior art keywords
- insulating layer
- circuit pattern
- chip connection
- connection terminal
- electronic device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/96—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being encapsulated in a common layer, e.g. neo-wafer or pseudo-wafer, said common layer being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07 e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/568—Temporary substrate used as encapsulation process aid
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04105—Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L2224/19—Manufacturing methods of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/81—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
- H01L2224/81001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus
- H01L2224/81005—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19105—Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
Description
도 2는 본 발명의 실시 예에 따른 인쇄회로기판을 나타낸 단면도이다.
도 3 내지 17은 본 발명의 실시 예에 따른 인쇄회로기판의 제조 방법을 공정 순으로 나타낸 단면도이다.
170, 210: 절연층
200, 250: 회로 패턴
230: 연결부
260: 보호층
270: 표면층
Claims (17)
- 외부에 칩 연결 단자를 구비한 전자 소자;
상기 전자 소자를 매립하며, 제 1면을 통해 상기 전자 소자의 칩 연결 단자를 노출하는 제 1 절연층;
상기 제 1 절연층 내에 매립되며, 상기 제 1 절연층의 제 1면을 통해 노출되는 제 1 회로 패턴;
상기 제 1 절연층의 제 1면과 접촉하며, 상기 노출된 칩 연결 단자 및 제 1 회로 패턴을 덮는 제 2 절연층;
상기 제 2 절연층 중 상기 제 1 절연층의 제 1면과 접촉하는 면의 반대 면에 형성되는 제 2 회로 패턴; 및
상기 제 2 절연층 내에 형성되며, 상기 제 2 회로 패턴과 상기 제 1 절연층 내에 매립된 제 1 회로 패턴을 전기적으로 연결하는 연결부를 포함하고,
상기 제 1 회로 패턴의 노출면은 상기 칩 연결 단자의 노출면 및 상기 제 1 절연층의 제 1면과 동일한 평면상에 놓이는 인쇄회로기판. - 제 1항에 있어서,
상기 연결부는, 구리, 알루미늄 및 은 중 적어도 하나의 금속성 물질을 포함하는 금속 페이스트로 형성되는 인쇄회로기판. - 제 1항에 있어서,
상기 전자 소자는 접착 페이스트에 의해 상기 제 1 절연층 내에 부착되며,
상기 연결부는 상기 칩 연결 단자의 상부 면을 덮는 구조로 상기 칩 연결단자와 직접 접촉하는 인쇄회로기판. - 삭제
- 삭제
- 제 1항에 있어서,
상기 전자 소자는 수동 소자 및 능동 소자 중 적어도 하나를 포함하는 인쇄회로기판. - 캐리어 보드 위에 내층 회로 패턴을 형성하는 단계;
상기 형성된 내층 회로 패턴을 마스크로 하여 도포된 접착 페이스트 위에 칩 연결 단자가 구비된 전자 소자를 부착하는 단계;
상기 캐리어 보드 위에 상기 내층 회로 패턴 및 전자 소자를 매립하는 제 1 절연층을 형성하는 단계;
상기 캐리어 보드를 분리하여, 상기 제 1 절연층의 제 1면을 통해 상기 내층 회로 패턴 및 전자 소자의 칩 연결 단자를 외부로 노출시키는 단계;
상기 노출된 내층 회로 패턴을 식각하여, 상기 제 1 절연층 내에 매립된 제 1 회로 패턴을 형성하는 단계;
상기 제 1 절연층 위에 상기 노출된 내층 회로 패턴 및 칩 연결 단자를 덮는 제 2 절연층을 형성하는 단계;
상기 제 2 절연층 내에 상기 칩 연결 단자를 노출하는 비아홀을 형성하고, 상기 형성된 비아홀 내부에 금속 페이스트를 인쇄하는 단계; 및
상기 제 2 절연층 내에 형성된 금속 페이스트 위에 상기 칩 연결 단자와 전기적으로 연결되는 제 2 회로패턴을 형성하는 단계를 포함하며,
상기 제 1 회로 패턴 및 칩 연결 단자의 노출 면은 상기 제 1 절연층의 제 1면과 동일한 평면상에 놓이는 인쇄회로기판의 제조 방법. - 삭제
- 삭제
- 삭제
- 제 7항에 있어서,
상기 인쇄된 금속 페이스트에 의해 형성되는 연결부는 상기 노출된 칩 연결 단자와 직접적으로 연결되는 인쇄회로기판의 제조 방법. - 제 7항에 있어서,
상기 금속 페이스트를 인쇄하는 단계는
구리, 알루미늄 및 은 중 적어도 하나의 금속성 물질을 도포하는 단계를 포함하는 인쇄회로기판의 제조 방법. - 제 7항에 있어서,
상기 캐리어 보드가 제거되면, 상기 제 1 절연층을 뒤집어 상기 노출된 제 1 회로 패턴 및 칩 연결 단자가 상부를 향하도록 하는 단계를 더 포함하는 인쇄회로기판의 제조 방법. - 삭제
- 제 7항에 있어서,
상기 제 2 절연층을 형성하는 단계는
상기 전자 소자의 주변부를 둘러싸는 구조의 적어도 1 이상의 제 1 절연 적층군과, 상기 제 1 절연 적층군의 상부를 덮는 제 2 절연 적층군을 어라인하는 단계와,
상기 어라인된 제 1 및 2 절연 적층군 위에 외각 절연층을 적층하는 단계와,
상기 제 1 및 2 절연 적층군과 외각 절연층을 가열 가압하는 단계를 포함하는 인쇄회로기판의 제조 방법. - 제 7항에 있어서,
상기 제 2 절연층의 상면에 상기 제 2 회로 패턴의 상면을 노출하는 보호층을 형성하는 단계가 더 포함되는 인쇄회로기판의 제조 방법. - 제 7항에 있어서,
상기 전자 소자는 능동 소자 및 수동 소자 중 적어도 하나를 포함하는 인쇄회로기판의 제조 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020110051713A KR101283747B1 (ko) | 2011-05-30 | 2011-05-30 | 인쇄회로기판 및 그의 제조 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020110051713A KR101283747B1 (ko) | 2011-05-30 | 2011-05-30 | 인쇄회로기판 및 그의 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20120133176A KR20120133176A (ko) | 2012-12-10 |
KR101283747B1 true KR101283747B1 (ko) | 2013-07-08 |
Family
ID=47516586
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020110051713A Active KR101283747B1 (ko) | 2011-05-30 | 2011-05-30 | 인쇄회로기판 및 그의 제조 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101283747B1 (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102268565B1 (ko) * | 2014-06-17 | 2021-06-24 | 엘지이노텍 주식회사 | 인쇄회로기판 |
KR102749261B1 (ko) * | 2024-03-19 | 2025-01-03 | (주)케스피온 | 신호 전송 모듈 제조 방법 및 이에 따른 신호 전송 모듈 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20080019282A (ko) * | 2005-06-16 | 2008-03-03 | 임베라 일렉트로닉스 오와이 | 회로 보드 구조체 제조 방법 및 회로 보드 구조체 |
KR20080029908A (ko) * | 2006-09-29 | 2008-04-03 | 티디케이가부시기가이샤 | 반도체 내장 기판 및 그 제조 방법 |
KR20090010963A (ko) * | 2007-06-19 | 2009-01-30 | 가부시키가이샤 무라타 세이사쿠쇼 | 부품 내장 기판의 제조 방법 및 부품 내장 기판 |
KR20110039882A (ko) * | 2009-10-12 | 2011-04-20 | 삼성전기주식회사 | 전자부품 내장형 인쇄회로기판 및 그 제조방법 |
-
2011
- 2011-05-30 KR KR1020110051713A patent/KR101283747B1/ko active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20080019282A (ko) * | 2005-06-16 | 2008-03-03 | 임베라 일렉트로닉스 오와이 | 회로 보드 구조체 제조 방법 및 회로 보드 구조체 |
KR20080029908A (ko) * | 2006-09-29 | 2008-04-03 | 티디케이가부시기가이샤 | 반도체 내장 기판 및 그 제조 방법 |
KR20090010963A (ko) * | 2007-06-19 | 2009-01-30 | 가부시키가이샤 무라타 세이사쿠쇼 | 부품 내장 기판의 제조 방법 및 부품 내장 기판 |
KR20110039882A (ko) * | 2009-10-12 | 2011-04-20 | 삼성전기주식회사 | 전자부품 내장형 인쇄회로기판 및 그 제조방법 |
Also Published As
Publication number | Publication date |
---|---|
KR20120133176A (ko) | 2012-12-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100595889B1 (ko) | 상하도전층의 도통부를 갖는 반도체장치 및 그 제조방법 | |
JP4055717B2 (ja) | 半導体装置およびその製造方法 | |
JP4431123B2 (ja) | 電子装置用基板およびその製造方法、並びに電子装置およびその製造方法 | |
US7790270B2 (en) | Wiring board and semiconductor device | |
US20150357277A1 (en) | Wiring substrate | |
JP7202785B2 (ja) | 配線基板及び配線基板の製造方法 | |
US20120138337A1 (en) | Printed circuit board and method of manufacturing the same | |
WO2007069606A1 (ja) | チップ内蔵基板およびチップ内蔵基板の製造方法 | |
US11177221B2 (en) | Semiconductor device package and method of manufacturing the same | |
KR101134519B1 (ko) | 매립형 인쇄회로기판 및 그 제조방법 | |
KR101305570B1 (ko) | 인쇄회로기판의 제조 방법 | |
WO2010067508A1 (ja) | 多層基板およびその製造方法 | |
CN107770946B (zh) | 印刷布线板及其制造方法 | |
KR101283747B1 (ko) | 인쇄회로기판 및 그의 제조 방법 | |
JP2016009740A (ja) | 配線基板の製造方法 | |
US7135377B1 (en) | Semiconductor package substrate with embedded resistors and method for fabricating same | |
KR101115461B1 (ko) | 매립형 인쇄회로기판 및 그 제조방법 | |
JP2009246404A (ja) | 半導体装置の製造方法 | |
KR101231443B1 (ko) | 인쇄회로기판 및 그의 제조 방법 | |
KR101115476B1 (ko) | 매립형 인쇄회로기판 및 그 제조방법 | |
TWI846342B (zh) | 電子封裝件及其承載基板與製法 | |
KR101776298B1 (ko) | 매립형 인쇄회로기판 및 그 제조방법 | |
KR101572686B1 (ko) | 초박형 인쇄회로기판과, 이를 포함하는 반도체 패키지 및 그 제조 방법 | |
JP2010040891A (ja) | 部品内蔵配線板 | |
KR101543031B1 (ko) | 인쇄회로기판 및 그 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20110530 |
|
PA0201 | Request for examination | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20120420 Patent event code: PE09021S01D |
|
PE0902 | Notice of grounds for rejection |
Comment text: Final Notice of Reason for Refusal Patent event date: 20121120 Patent event code: PE09021S02D |
|
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20130419 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20130702 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20130702 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20160607 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20160607 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20170605 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20170605 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20180608 Start annual number: 6 End annual number: 6 |
|
FPAY | Annual fee payment |
Payment date: 20190612 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20190612 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20200609 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20210615 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20220614 Start annual number: 10 End annual number: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20240617 Start annual number: 12 End annual number: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20250616 Start annual number: 13 End annual number: 13 |