KR101046997B1 - 데이터 입력회로 - Google Patents
데이터 입력회로 Download PDFInfo
- Publication number
- KR101046997B1 KR101046997B1 KR1020090011597A KR20090011597A KR101046997B1 KR 101046997 B1 KR101046997 B1 KR 101046997B1 KR 1020090011597 A KR1020090011597 A KR 1020090011597A KR 20090011597 A KR20090011597 A KR 20090011597A KR 101046997 B1 KR101046997 B1 KR 101046997B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- delay
- clock
- write command
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4093—Input/output [I/O] data interface arrangements, e.g. data buffers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4076—Timing circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4091—Sense or sense/refresh amplifiers, or associated sense circuitry, e.g. for coupled bit-line precharging, equalising or isolating
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4096—Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
- G11C7/08—Control thereof
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1072—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers for memories with random access ports synchronised on clock signal pulse trains, e.g. synchronous memories, self timed memories
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/18—Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Databases & Information Systems (AREA)
- Dram (AREA)
Abstract
Description
Claims (29)
- 제1 클럭신호에 응답하여, 내부 라이트 커맨드를 소정 구간 지연시켜 센스앰프 인에이블신호를 생성하는 센싱제어부; 및상기 센스앰프 인에이블신호에 응답하여 구동되는 다수의 센스앰프들을 포함하고, 상기 센스앰프들 각각은 할당된 데이터들을 글로벌라인으로 전달하는 센스앰프부; 및컬럼어드레스로부터 생성된 센스앰프 선택신호에 따라 데이터들을 상기 센스앰프부에 포함된 센스앰프들에 할당하는 멀티플렉서를 포함하는 데이터 입력회로.
- 제 1 항에 있어서, 라이트 커맨드를 라이트 레이턴시(WL)만큼 지연시켜 상기 내부 라이트 커맨드로 출력하는 라이트 커맨드 생성부를 더 포함하는 데이터 입력회로.
- 제 2 항에 있어서, 상기 라이트 커맨드 생성부는커맨드신호를 입력받아 상기 라이트 커맨드를 생성하는 커맨드 디코더; 및상기 라이트 커맨드를 라이트 레이턴시(WL)에 따라 지연시켜 내부 라이트 커맨드로 출력하는 제1 지연부를 포함하는 데이터 입력회로.
- 제 3 항에 있어서, 상기 제1 지연부는상기 라이트 커맨드를 상기 제1 클럭신호에 응답하여 순차적으로 쉬프트시켜 제1 지연신호 및 제2 지연신호를 생성하는 제1 쉬프트 레지스터; 및상기 라이트 레이턴시에 따라 상기 제1 지연신호 및 제2 지연신호 중 어느 하나를 선택적으로 내부 라이트 커맨드로 전달하는 선택제어부를 포함하는 데이터 입력회로.
- 제 4 항에 있어서, 상기 선택제어부는상기 라이트 레이턴시에 따라 턴-온되어 상기 제1 지연신호를 상기 내부 라이트 커맨드로서 전달하는 제1 전달게이트; 및상기 라이트 레이턴시에 따라 턴-온되어 상기 제2 지연신호를 상기 내부 라이트 커맨드로서 전달하는 제2 전달게이트를 포함하는 데이터 입력회로.
- 제 5 항에 있어서,상기 제1 전달게이트 및 제2 전달게이트는 상기 라이트 레이턴시에 따라 선택적으로 턴-온되는 데이터 입력회로.
- 제 1 항에 있어서, 상기 센싱제어부는상기 제1 클럭신호를 입력받아 상기 제1 클럭신호와 다른 주기를 갖는 제2 클럭신호를 생성하는 주기신호 생성부; 및상기 제1 클럭신호 및 제2 클럭신호에 응답하여 상기 라이트 커맨드를 기설정된 지연구간만큼 지연시켜 상기 센스앰프 인에이블신호로 전달하는 제2 지연부를 포함하는 데이터 입력회로.
- 제 7 항에 있어서,상기 제2 클럭신호의 주기는 상기 제1 클럭신호의 반 주기인 데이터 입력회로.
- 제 7 항에 있어서,상기 지연구간은 상기 제1 클럭신호 및 제2 클럭신호의 주기가 조합되어 설정되는 데이터 입력회로.
- 제 7 항에 있어서, 상기 주기신호 생성부는상기 제1 클럭신호를 반전시킨 제1 클럭반전신호를 소정 주기만큼 지연시켜 제1 클럭지연신호를 생성하는 클럭지연부;상기 제1 클럭지연신호의 레벨에 따라 인에이블되어 상기 제1 클럭반전신호의 레벨에 따라 노드를 풀업 또는 풀다운 구동하는 제1 구동부;상기 제1 클럭지연신호의 레벨에 따라 인에이블되어 상기 제1 클럭반전신호의 레벨에 따라 상기 노드를 풀업 또는 풀다운 구동하는 제2 구동부; 및상기 노드의 신호를 버퍼링하여 제2 클럭신호를 생성하는 버퍼부를 포함하는 데이터 입력회로.
- 제 10 항에 있어서,상기 제1 구동부 및 제2 구동부는 상기 제1 클럭지연신호의 레벨에 따라 선택적으로 인에이블되는 데이터 입력회로.
- 제 7 항에 있어서, 상기 제2 지연부는상기 내부 라이트 커맨드를 상기 제1 클럭신호에 응답하여 쉬프트시켜 제3 지연신호를 생성하는 제2 쉬프트 레지스터;상기 제3 지연신호를 입력받아 상기 제1 클럭신호에 응답하여 전달하는 제1 전달부; 및상기 제2 클럭신호에 응답하여, 상기 제1 전달부의 출력신호를 버퍼링하여 상기 센스앰프 인에이블신호로 전달하는 제2 전달부를 포함하는 데이터 입력회로.
- 제 1 항에 있어서,외부 데이터들을 데이터 스트로브신호에 동기하여 얼라인하여 상기 데이터들을 출력하는 데이터 얼라인부를 더 포함하는 데이터 입력회로.
- 삭제
- 삭제
- 제1 클럭신호를 입력받아 상기 제1 클럭신호와 다른 주기를 갖는 제2 클럭신호를 생성하는 주기신호 생성부;상기 제1 클럭신호 및 제2 클럭신호에 응답하여 내부 라이트 커맨드를 기설정된 지연구간만큼 지연시켜 센스앰프 인에이블신호로 전달하는 제1 지연부; 및상기 센스앰프 인에이블신호에 응답하여 구동되는 다수의 센스앰프들을 포함하고, 상기 센스앰프들 각각은 할당된 데이터들을 글로벌라인으로 전달하는 센스앰프부; 및컬럼어드레스로부터 생성된 센스앰프 선택신호에 따라 데이터들을 상기 센스앰프부에 포함된 센스앰프들에 할당하는 멀티플렉서를 포함하는 데이터 입력회로.
- 제 16 항에 있어서,상기 제2 클럭신호의 주기는 상기 제1 클럭신호의 반 주기인 데이터 입력회로.
- 제 16 항에 있어서, 상기 주기신호 생성부는상기 제1 클럭신호를 반전시킨 제1 클럭반전신호를 소정 주기만큼 지연시켜 제1 클럭지연신호를 생성하는 클럭지연부;상기 제1 클럭지연신호의 레벨에 따라 인에이블되어 상기 제1 클럭반전신호의 레벨에 따라 노드를 풀업 또는 풀다운 구동하는 제1 구동부;상기 제1 클럭지연신호의 레벨에 따라 인에이블되어 상기 제1 클럭반전신호의 레벨에 따라 상기 노드를 풀업 또는 풀다운 구동하는 제2 구동부; 및상기 노드의 신호를 버퍼링하여 제2 클럭신호를 생성하는 버퍼부를 포함하는 데이터 입력회로.
- 제 18 항에 있어서,상기 제1 구동부 및 제2 구동부는 상기 제1 클럭지연신호의 레벨에 따라 선택적으로 인에이블되는 데이터 입력회로.
- 제 16 항에 있어서,상기 지연구간은 상기 제1 클럭신호 및 제2 클럭신호의 주기를 조합하여 설정되는 데이터 입력회로.
- 제 16 항에 있어서, 상기 제1 지연부는상기 내부 라이트 커맨드를 상기 제1 클럭신호에 응답하여 쉬프트시켜 제3 지연신호를 생성하는 제1 쉬프트 레지스터;상기 제3 지연신호를 입력받아 상기 제1 클럭신호에 응답하여 전달하는 제1 전달부; 및상기 제2 클럭신호에 응답하여, 상기 제1 전달부의 출력신호를 버퍼링하여 상기 센스앰프 인에이블신호로 전달하는 제2 전달부를 포함하는 데이터 입력회로.
- 삭제
- 삭제
- 제 16 항에 있어서,라이트 커맨드를 생성하고, 라이트 레이턴시(WL)만큼 지연시켜 상기 내부 라이트 커맨드로 출력하는 라이트 커맨드 생성부를 더 포함하는 데이터 입력회로.
- 제 24 항에 있어서, 상기 라이트 커맨드 생성부는커맨드신호를 입력받아 상기 라이트 커맨드를 생성하는 커맨드 디코더; 및상기 라이트 커맨드를 라이트 레이턴시(WL)에 따라 지연시켜 내부 라이트 커맨드로 출력하는 제2 지연부를 포함하는 데이터 입력회로.
- 제 25 항에 있어서, 상기 제2 지연부는상기 라이트 커맨드를 상기 제1 클럭신호에 응답하여 순차적으로 쉬프트시켜 제1 지연신호 및 제2 지연신호를 생성하는 제2 쉬프트 레지스터; 및상기 라이트 레이턴시에 따라 상기 제1 지연신호 및 제2 지연신호 중 어느 하나를 선택적으로 내부 라이트 커맨드로 전달하는 선택제어부를 포함하는 데이터 입력회로.
- 제 26 항에 있어서, 상기 선택제어부는상기 라이트 레이턴시에 따라 턴-온되어 상기 제1 지연신호를 상기 내부 라이트 커맨드로서 전달하는 제1 전달게이트; 및상기 라이트 레이턴시에 따라 턴-온되어 상기 제2 지연신호를 상기 내부 라이트 커맨드로서 전달하는 제2 전달게이트를 포함하는 데이터 입력회로.
- 제 27 항에 있어서,상기 제1 전달게이트 및 제2 전달게이트는 상기 라이트 레이턴시에 따라 선택적으로 턴-온되는 데이터 입력회로.
- 제 16 항에 있어서,외부 데이터들을 데이터 스트로브신호에 동기하여 얼라인하여 상기 데이터들을 출력하는 데이터 얼라인부를 더 포함하는 데이터 입력회로.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090011597A KR101046997B1 (ko) | 2009-02-12 | 2009-02-12 | 데이터 입력회로 |
US12/459,084 US7986574B2 (en) | 2009-02-12 | 2009-06-26 | Data input circuit technical field |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090011597A KR101046997B1 (ko) | 2009-02-12 | 2009-02-12 | 데이터 입력회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20100092298A KR20100092298A (ko) | 2010-08-20 |
KR101046997B1 true KR101046997B1 (ko) | 2011-07-06 |
Family
ID=42540299
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020090011597A Active KR101046997B1 (ko) | 2009-02-12 | 2009-02-12 | 데이터 입력회로 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7986574B2 (ko) |
KR (1) | KR101046997B1 (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012043510A (ja) * | 2010-08-20 | 2012-03-01 | Elpida Memory Inc | 半導体装置およびその制御方法 |
KR20130049657A (ko) * | 2011-11-04 | 2013-05-14 | 에스케이하이닉스 주식회사 | 데이터전달회로 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20060059299A (ko) * | 2004-11-26 | 2006-06-01 | 주식회사 하이닉스반도체 | 입력 데이터 리시버 구동 제어 회로 |
KR20070080455A (ko) * | 2006-02-07 | 2007-08-10 | 주식회사 하이닉스반도체 | 반도체 메모리의 데이터 출력 장치 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2504018B2 (ja) | 1987-01-25 | 1996-06-05 | 日本電気株式会社 | 入力回路 |
JP3476231B2 (ja) * | 1993-01-29 | 2003-12-10 | 三菱電機エンジニアリング株式会社 | 同期型半導体記憶装置および半導体記憶装置 |
US7061941B1 (en) | 2000-11-28 | 2006-06-13 | Winbond Electronics Corporation America | Data input and output circuits for multi-data rate operation |
-
2009
- 2009-02-12 KR KR1020090011597A patent/KR101046997B1/ko active Active
- 2009-06-26 US US12/459,084 patent/US7986574B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20060059299A (ko) * | 2004-11-26 | 2006-06-01 | 주식회사 하이닉스반도체 | 입력 데이터 리시버 구동 제어 회로 |
KR20070080455A (ko) * | 2006-02-07 | 2007-08-10 | 주식회사 하이닉스반도체 | 반도체 메모리의 데이터 출력 장치 |
Also Published As
Publication number | Publication date |
---|---|
KR20100092298A (ko) | 2010-08-20 |
US20100202225A1 (en) | 2010-08-12 |
US7986574B2 (en) | 2011-07-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101132800B1 (ko) | 데이터입력회로 | |
US7801696B2 (en) | Semiconductor memory device with ability to adjust impedance of data output driver | |
JP5802046B2 (ja) | データ入力回路 | |
KR101589542B1 (ko) | 라이트드라이빙 장치 | |
CN110931061B (zh) | 半导体器件 | |
KR100933257B1 (ko) | 반도체 메모리 장치 | |
US9275700B2 (en) | Semiconductor device | |
KR20140026046A (ko) | 데이터입력회로 | |
US8483005B2 (en) | Internal signal generator for use in semiconductor memory device | |
JP2007095256A (ja) | 半導体メモリ素子のデータ入力装置 | |
US7656722B2 (en) | Semiconductor memory apparatus including synchronous delay circuit unit | |
US7791963B2 (en) | Semiconductor memory device and operation method thereof | |
KR101046997B1 (ko) | 데이터 입력회로 | |
US8694818B2 (en) | Control circuit and operating method thereof | |
CN114694708B (zh) | 半导体存储装置 | |
KR100968150B1 (ko) | 클럭제어회로 및 이를 이용한 반도체 메모리 장치 | |
KR100924356B1 (ko) | 커맨드 디코더 및 커맨드 신호 생성회로 | |
US9058859B2 (en) | Data output circuit | |
KR100951657B1 (ko) | 데이터 스트로브 버퍼 회로 및 이를 이용한 데이터 입력버퍼 장치 | |
US8248863B2 (en) | Data buffer control circuit and semiconductor memory apparatus including the same | |
KR101046995B1 (ko) | 리드제어신호 생성회로 및 이를 이용한 데이터 출력회로 | |
US7349290B2 (en) | Semiconductor memory device | |
KR20120087569A (ko) | 반도체메모리장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20090212 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20101006 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20110531 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20110630 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20110701 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20140523 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20140523 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment | ||
PR1001 | Payment of annual fee | ||
FPAY | Annual fee payment |
Payment date: 20160520 Year of fee payment: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20160520 Start annual number: 6 End annual number: 6 |
|
FPAY | Annual fee payment |
Payment date: 20170526 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20170526 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20180521 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20180521 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20190527 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20190527 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20200526 Start annual number: 10 End annual number: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20210525 Start annual number: 11 End annual number: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20220525 Start annual number: 12 End annual number: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20250527 Start annual number: 15 End annual number: 15 |