KR101012283B1 - 멀티 스트로브 장치, 시험 장치 및 조정 방법 - Google Patents
멀티 스트로브 장치, 시험 장치 및 조정 방법 Download PDFInfo
- Publication number
- KR101012283B1 KR101012283B1 KR1020057005608A KR20057005608A KR101012283B1 KR 101012283 B1 KR101012283 B1 KR 101012283B1 KR 1020057005608 A KR1020057005608 A KR 1020057005608A KR 20057005608 A KR20057005608 A KR 20057005608A KR 101012283 B1 KR101012283 B1 KR 101012283B1
- Authority
- KR
- South Korea
- Prior art keywords
- strobe
- timing
- signal
- adjustment
- variable delay
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/319—Tester hardware, i.e. output processing circuits
- G01R31/3193—Tester hardware, i.e. output processing circuits with comparison between actual response and known fault free response
- G01R31/31932—Comparators
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Tests Of Electronic Circuits (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Dram (AREA)
Abstract
Description
Claims (13)
- 복수의 스트로브를 갖는 멀티 스트로브를 생성하는 멀티 스트로브 장치에 있어서,상기 복수의 스트로브의 각각이 생성되어야 할 타이밍에서 조정용 신호를 발생할 수 있는 클록 발생기;상기 복수의 스트로브를 생성하는 스트로브 생성 회로; 및상기 스트로브 생성 회로가 상기 스트로브의 각각을 발생하는 타이밍을, 상기 조정용 신호에 기초하여 조정하는 조정부;를 포함하되,상기 클록 발생기는 상기 복수의 스트로브가 생성되어야 할 복수의 타이밍에서 순차적으로 상기 조정용 신호를 발생하고,상기 스트로브 생성 회로는, 스트로브 신호를 수신하고, 수신한 스트로브 신호를 소정의 시간 동안 지연시키고, 각각 상기 스트로브로서 순차적으로 출력하는 종속 접속된 복수의 가변 지연 회로를 포함하며,상기 조정부는, 상기 복수의 타이밍에서 생성된 각각의 상기 조정용 신호에 기초하여, 대응하는 상기 가변 지연 회로에 있어서의 지연 시간을 순차적으로 조정함으로서, 상기 스트로브 생성 회로가 대응하는 상기 스트로브를 생성하는 타이밍을 조정하는 것을 특징으로 하는 멀티 스트로브 장치.
- 삭제
- 삭제
- 제1항에 있어서,상기 클록 발생기는, 상기 스트로브 신호와 동기화하여 상기 조정용 신호를 발생하는 것을 특징으로 하는 멀티 스트로브 장치.
- 제4항에 있어서,각각이 상기 가변 지연 회로의 어느 하나에 대응하도록 설치되고, 대응하는 상기 가변 지연 회로가 출력한 상기 스트로브의 타이밍과 상기 조정용 신호의 타이밍을 비교하는 복수의 타이밍 비교기를 더 포함하며,상기 조정부는 각각의 상기 가변 지연 회로에 있어서의 지연 시간을 대응하는 상기 타이밍 비교기에 있어서의 비교 결과에 기초하여 조정하는 것을 특징으로 하는 멀티 스트로브 장치.
- 제5항에 있어서,상기 조정부는, 지연 시간을 조정하여야 할 상기 가변 지연 회로에 있어서의 지연 시간을 변화시키고, 조정하여야 할 상기 가변 지연 회로가 출력하는 상기 스트로브의 타이밍과 상기 조정용 신호의 타이밍이 실질적으로 일치한다고 상기 타이밍 비교기가 판정하는 지연 시간에, 조정하여야 할 상기 가변 지연 회로의 지연 시간을 설정하는 것을 특징으로 하는 멀티 스트로브 장치.
- 제6항에 있어서,상기 가변 지연 회로는, 상기 조정부가 변화시킨 각각의 지연 시간 마다 상기 스트로브를 복수회 출력하고,상기 클록 발생기는 조정되는 상기 가변 지연 회로가 상기 스트로브를 출력하여야 할 타이밍에 있어서 값이 변화하는 상기 조정용 신호를 복수회 발생하고,상기 타이밍 비교기는, 상기 복수회 출력된 상기 스트로브를 사용하여 상기 조정용 신호의 값을 검출하고,상기 조정부는, 상기 조정용 신호에 있어서의 변화전의 값과 변화후의 값을 상기 타이밍 비교기가 검출한 회수가, 실질적으로 같은 회수가 되는 상기 지연 시 간에 상기 가변 지연 회로의 지연 시간을 설정하는 것을 특징으로 하는 멀티 스트로브 장치.
- 제7항에 있어서,상기 조정부는,상기 복수의 타이밍 비교기에 있어서의 비교 결과 중에서, 조정하여야 할 상기 가변 지연 회로에 대응하는 상기 비교기의 비교 결과를 선택하는 비교 결과 선택 회로와,상기 비교 결과 선택 회로가 선택한 상기 비교 결과에 있어서, 상기 조정용 신호에 있어서의 변화전의 값과 변화후의 값을 검출한 회수를 계수하는 실패 카운터를 포함하는 것을 특징으로 하는 멀티 스트로브 장치.
- 제5항에 있어서,각각이 상기 복수의 가변 지연 회로의 어느 것인가에 대응하여 설치되고, 상기 조정용 신호를 대응하는 상기 가변 지연 회로의 오프셋 지연량만큼 지연시켜, 대응하는 상기 타이밍 비교기에 공급하는 종속 접속된 복수의 지연 소자를 더 포함하는 것을 특징으로 하는 멀티 스트로브 장치.
- 제9항에 있어서,상기 지연 소자의 각각은, 대응하는 상기 가변 지연 회로와 실질적으로 동일한 특성을 가지며, 최소의 지연을 생성하는 지연 경로에 있어서의 지연량이, 대응하는 상기 가변 지연 회로의 최소의 지연을 생성하는 지연 경로에 있어서의 지연량과 실질적으로 동일한 조정용 가변 지연 회로로서, 상기 지연 소자는, 상기 조정용 가변 지연 회로의 최소의 지연을 생성하는 지연 경로를 사용하여 상기 조정용 신호를 상기 오프셋 지연량만큼 지연시키는 것을 특징으로 하는 멀티 스트로브 장치.
- 제1항에 있어서,상기 클록 발생기는,상기 조정용 신호를 소망의 지연량만큼 지연시켜 출력하는 조정 신호 생성 가변 지연 회로와,상기 조정 신호 생성 가변 지연 회로에 있어서의 지연량을 제어하기 위한 선형화 메모리를 포함하는 것을 특징으로 하는 멀티 스트로브 장치.
- 전자 장치를 시험하는 시험 장치에 있어서,상기 전자 장치를 시험하기 위한 시험 패턴을 생성하는 패턴 발생기;상기 시험 패턴을 정형하고 상기 전자 장치에 공급하는 파형 정형기; 및상기 시험 패턴에 따라 상기 전자 장치가 출력하는 출력 신호에 기초하여 상기 전자 장치의 양부를 판정하는 판정기;를 포함하되,상기 판정기는 상기 출력 신호의 값을 검출하기 위한 복수의 스트로브를 갖는 멀티 스트로브를 생성하는 멀티 스트로브 장치를 포함하며,상기 멀티 스트로브 장치는,상기 복수의 스트로브의 각각의 스트로브가 생성되어야 할 타이밍에서 조정용 신호를 발생할 수 있는 클록 발생기;상기 복수의 스트로브를 생성하는 스트로브 생성 회로; 및상기 조정용 신호에 기초하여 상기 스트로브 생성 회로가 상기 스트로브의 각각을 발생하는 타이밍을 조정하는 조정부;를 포함하되,상기 클록 발생기는 상기 복수의 스트로브가 생성되어야 할 복수의 타이밍에서 순차적으로 상기 조정용 신호를 발생하고,상기 스트로브 생성 회로는, 스트로브 신호를 수신하고, 수신한 스트로브 신호를 소정의 시간 동안 지연시키고, 각각 상기 스트로브로서 순차적으로 출력하는 종속 접속된 복수의 가변 지연 회로를 포함하며,상기 조정부는, 상기 복수의 타이밍에서 생성된 각각의 상기 조정용 신호에 기초하여, 대응하는 상기 가변 지연 회로에 있어서의 지연 시간을 순차적으로 조정함으로서, 상기 스트로브 생성 회로가 대응하는 상기 스트로브를 생성하는 타이밍을 조정하는 것을 특징으로 하는 시험 장치.
- 복수의 스트로브를 갖는 멀티 스트로브의 각각의 스트로브를 생성하는 타이밍을 조정하는 조정 방법에 있어서,상기 복수의 스트로브의 각각의 스트로브가 생성되어야 할 타이밍에서 조정용 신호를 발생하는 조정용 신호 발생 단계;상기 복수의 스트로브를 생성하는 스트로브 발생 단계; 및상기 조정용 신호에 기초하여 상기 스트로브 발생 단계에 있어서 상기 스트로브의 각각을 발생하는 타이밍을 조정하는 조정 단계;를 포함하되,상기 조정용 신호 발생 단계에서는, 상기 복수의 스트로브가 생성되어야 할 복수의 타이밍에서 순차적으로 상기 조정용 신호를 발생하고,상기 스트로브 발생 단계에서는, 스트로브 신호를 수신하고, 수신한 스트로브 신호를 소정의 시간 동안 지연시키고, 각각 상기 스트로브로서 순차적으로 출력하며,상기 조정 단계에서는, 상기 복수의 타이밍에서 생성된 각각의 상기 조정용 신호에 기초하여, 상기 스트로브 발생 단계에서 출력된 대응하는 지연 시간을 순차적으로 조정함으로서, 상기 스트로브를 생성하는 타이밍을 조정하는 것을 특징으로 하는 조정 방법.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002289283A JP4109951B2 (ja) | 2002-10-01 | 2002-10-01 | マルチストローブ装置、試験装置、及び調整方法 |
JPJP-P-2002-00289283 | 2002-10-01 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050065569A KR20050065569A (ko) | 2005-06-29 |
KR101012283B1 true KR101012283B1 (ko) | 2011-02-08 |
Family
ID=32063741
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020057005608A Expired - Fee Related KR101012283B1 (ko) | 2002-10-01 | 2003-09-22 | 멀티 스트로브 장치, 시험 장치 및 조정 방법 |
Country Status (5)
Country | Link |
---|---|
JP (1) | JP4109951B2 (ko) |
KR (1) | KR101012283B1 (ko) |
DE (1) | DE10393447T5 (ko) |
TW (1) | TWI252626B (ko) |
WO (1) | WO2004031788A1 (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7406646B2 (en) | 2002-10-01 | 2008-07-29 | Advantest Corporation | Multi-strobe apparatus, testing apparatus, and adjusting method |
JP4002811B2 (ja) | 2002-10-04 | 2007-11-07 | 株式会社アドバンテスト | マルチストローブ生成装置、試験装置、及び調整方法 |
KR100651051B1 (ko) * | 2004-08-10 | 2006-11-29 | 주식회사디아이 | 반도체 장치의 테스트 장비 |
KR101085564B1 (ko) | 2007-04-27 | 2011-11-24 | 가부시키가이샤 어드밴티스트 | 시험 장치 및 시험 방법 |
WO2009025020A1 (ja) | 2007-08-20 | 2009-02-26 | Advantest Corporation | 試験装置、試験方法、および、製造方法 |
JPWO2009150694A1 (ja) | 2008-06-09 | 2011-11-04 | 株式会社アドバンテスト | 半導体集積回路および試験装置 |
JP2011169594A (ja) * | 2008-06-13 | 2011-09-01 | Advantest Corp | マルチストローブ回路およびそのキャリブレーション方法および試験装置 |
US8737161B1 (en) * | 2012-12-31 | 2014-05-27 | Texas Instruments Incorporated | Write-leveling system and method |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6715096B2 (en) | 2000-02-14 | 2004-03-30 | Renesas Technology Corp. | Interface circuit device for performing data sampling at optimum strobe timing by using stored data window information to determine the strobe timing |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2993621B2 (ja) * | 1991-08-09 | 1999-12-20 | 株式会社アドバンテスト | タイミング校正装置 |
JP3353255B2 (ja) * | 1993-07-14 | 2002-12-03 | 株式会社アドバンテスト | Ic試験装置 |
JP3574728B2 (ja) * | 1996-06-14 | 2004-10-06 | 株式会社アドバンテスト | 半導体デバイス試験装置 |
JP4394788B2 (ja) * | 1999-05-10 | 2010-01-06 | 株式会社アドバンテスト | 遅延時間判定装置 |
JP4146965B2 (ja) * | 1999-05-17 | 2008-09-10 | 株式会社アドバンテスト | 遅延信号生成装置および半導体試験装置 |
WO2001013136A1 (fr) * | 1999-08-16 | 2001-02-22 | Advantest Corporation | Procede de correcteur de synchronisation pour testeur de circuit integre et testeur de circuit integre a fonctions correctrices utilisant ledit procede |
JP2002181899A (ja) * | 2000-12-15 | 2002-06-26 | Advantest Corp | タイミング校正方法 |
JP3507467B2 (ja) * | 2001-10-22 | 2004-03-15 | 株式会社日立製作所 | Ic試験装置 |
-
2002
- 2002-10-01 JP JP2002289283A patent/JP4109951B2/ja not_active Expired - Fee Related
-
2003
- 2003-09-22 KR KR1020057005608A patent/KR101012283B1/ko not_active Expired - Fee Related
- 2003-09-22 WO PCT/JP2003/012094 patent/WO2004031788A1/ja active Application Filing
- 2003-09-22 DE DE10393447T patent/DE10393447T5/de not_active Withdrawn
- 2003-09-29 TW TW092126784A patent/TWI252626B/zh not_active IP Right Cessation
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6715096B2 (en) | 2000-02-14 | 2004-03-30 | Renesas Technology Corp. | Interface circuit device for performing data sampling at optimum strobe timing by using stored data window information to determine the strobe timing |
Also Published As
Publication number | Publication date |
---|---|
KR20050065569A (ko) | 2005-06-29 |
TW200406092A (en) | 2004-04-16 |
TWI252626B (en) | 2006-04-01 |
JP2004125573A (ja) | 2004-04-22 |
JP4109951B2 (ja) | 2008-07-02 |
WO2004031788A1 (ja) | 2004-04-15 |
DE10393447T5 (de) | 2005-08-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7707484B2 (en) | Test apparatus and test method with features of adjusting phase difference between data and reference clock and acquiring adjusted data | |
JP4002811B2 (ja) | マルチストローブ生成装置、試験装置、及び調整方法 | |
US7406646B2 (en) | Multi-strobe apparatus, testing apparatus, and adjusting method | |
KR100997086B1 (ko) | 지터측정장치 및 시험장치 | |
US4497056A (en) | IC Tester | |
US7266738B2 (en) | Test apparatus, phase adjusting method and memory controller | |
KR100944669B1 (ko) | 시험 장치 및 시험 방법 | |
US7190174B2 (en) | Method for calibrating timing clock | |
US4754216A (en) | Method and apparatus for qualifying the decode window margin of a phase locked loop data synchronizer | |
US7782064B2 (en) | Test apparatus and test module | |
KR101012283B1 (ko) | 멀티 스트로브 장치, 시험 장치 및 조정 방법 | |
KR20010024360A (ko) | 집적회로 테스터용 포맷 민감성 타이밍 교정 | |
JP4394788B2 (ja) | 遅延時間判定装置 | |
KR100922815B1 (ko) | 시험 장치 | |
US7206959B1 (en) | Closed-loop, supply-adjusted ROM memory circuit | |
US7135880B2 (en) | Test apparatus | |
JP4162810B2 (ja) | 半導体デバイス試験装置のタイミング位相校正方法・装置 | |
US20080052580A1 (en) | Signal output circuit, and test apparatus | |
JP2006226791A (ja) | 試験装置、タイミング発生器、及びプログラム | |
JP2002156414A (ja) | タイミング校正機能を具備した半導体デバイス試験装置 | |
JP6346212B2 (ja) | 誤り率測定装置及び該装置を用いた自動位相調整方法 | |
JP2009171337A (ja) | 位相調整回路および試験装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0105 | International application |
Patent event date: 20050331 Patent event code: PA01051R01D Comment text: International Patent Application |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20080918 Comment text: Request for Examination of Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20100623 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20101228 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20110126 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20110126 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20140107 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20140107 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20150105 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20150105 Start annual number: 5 End annual number: 5 |
|
FPAY | Annual fee payment |
Payment date: 20151230 Year of fee payment: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20151230 Start annual number: 6 End annual number: 6 |
|
FPAY | Annual fee payment |
Payment date: 20161226 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20161226 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20171226 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20171226 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20181226 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20181226 Start annual number: 9 End annual number: 9 |
|
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20231106 |