KR100885294B1 - 다양한 데이터양을 가지는 고속데이터들간의 인터페이스변환 방법 및 장치 - Google Patents
다양한 데이터양을 가지는 고속데이터들간의 인터페이스변환 방법 및 장치 Download PDFInfo
- Publication number
- KR100885294B1 KR100885294B1 KR1020060122662A KR20060122662A KR100885294B1 KR 100885294 B1 KR100885294 B1 KR 100885294B1 KR 1020060122662 A KR1020060122662 A KR 1020060122662A KR 20060122662 A KR20060122662 A KR 20060122662A KR 100885294 B1 KR100885294 B1 KR 100885294B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- mode
- skew
- communication device
- channel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims abstract description 50
- 238000004891 communication Methods 0.000 claims abstract description 85
- 230000005540 biological transmission Effects 0.000 claims abstract description 26
- 238000006243 chemical reaction Methods 0.000 claims description 21
- 238000000605 extraction Methods 0.000 claims description 4
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims 1
- 230000003287 optical effect Effects 0.000 description 34
- 101100406673 Arabidopsis thaliana OTU3 gene Proteins 0.000 description 20
- 238000010586 diagram Methods 0.000 description 14
- 239000008186 active pharmaceutical agent Substances 0.000 description 12
- 101100518559 Homo sapiens OTUB1 gene Proteins 0.000 description 1
- 101100462419 Homo sapiens OTUB2 gene Proteins 0.000 description 1
- 101150115940 OTU1 gene Proteins 0.000 description 1
- 101150046103 OTU2 gene Proteins 0.000 description 1
- 102100040461 Ubiquitin thioesterase OTUB1 Human genes 0.000 description 1
- 102100025914 Ubiquitin thioesterase OTUB2 Human genes 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/16—Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
- H04J3/1605—Fixed allocated frame structures
- H04J3/1611—Synchronous digital hierarchy [SDH] or SONET
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/30—Definitions, standards or architectural aspects of layered protocol stacks
- H04L69/32—Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/46—Interconnection of networks
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/14—Channel dividing arrangements, i.e. in which a single bit stream is divided between several baseband channels and reassembled at the receiver
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L65/00—Network arrangements, protocols or services for supporting real-time applications in data packet communication
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Computer Security & Cryptography (AREA)
- Multimedia (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Optical Communication System (AREA)
- Communication Control (AREA)
Abstract
Description
Claims (36)
- 삭제
- 제1통신장치로부터 전송되는 복수개의 데이터들 각각의 타이밍 정보를 가지는 스큐 채널을 생성한 후, 상기 복수개의 데이터들과 함께 제2통신장치로 출력하는 데이터 송신부; 및상기 제2통신장치로부터 전송되는 상기 스큐 채널과 상기 복수개의 데이터들을 비교하여 상기 복수개의 데이터들 각각의 스큐 값을 측정하고, 상기 스큐 값을 이용하여 상기 복수개의 데이터들 각각의 비트 및 바이트를 정렬한 후, 상기 제1통신장치로 전송하는 데이터 수신부를 구비하고,상기 데이터 송신부는상기 제1통신장치로부터 병렬 전송되는 상기 복수개의 데이터들을 직렬변환한 후, 상기 제2통신장치로 출력하는 복수개의 송신부들; 제1 모드 시에는 대기상태로 동작하고, 제2 및 제3 모드 시에는 상기 복수개의 데이터들 각각의 타이밍 데이터를 순차적으로 추출하여 헤더 데이터와 함께 병렬 전송하는 스큐 채널 생성 제어부; 및 상기 제2 및 제3 모드 시에는 상기 스큐 채널 생성부로부터 병렬 전송되는 상기 헤더 데이터와 상기 타이밍 데이터들을 직렬 변환하여 상기 스큐 채널을 생성한 후, 상기 제2통신장치로 전송하는 스큐 채널 생성부를 구비하며,상기 제1 모드, 상기 제2 모드 및 상기 제3 모드는 2.5G 모드, 10G 모드 및 40G 모드에 각각 대응되거나, 10G 모드, 40G 모드 및 160G 모드에 각각 대응되는 것을 특징으로 하는 인터페이스 변환 장치.
- 제2항에 있어서, 상기 스큐 채널 생성부는상기 제1 모드 시에는 상기 스큐 채널을 생성하지 않거나, 프레임 형식만을 가지는 상기 스큐 채널을 생성하는 기능을 더 구비하는 것을 특징으로 하는 인터페이스 변환 장치.
- 제2항에 있어서,상기 제1 모드는 1개의 송신부를 통해 독립된 제1 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이고,상기 제2 모드는 4개의 송신부들을 통해 제2 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이고,상기 제3 모드는 16개의 송신부들을 통해 제3 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이며,상기 제1 데이터 용량, 상기 제2 데이터 용량 및 상기 제3 데이터 용량순으로 데이터 용량이 증가되는 것을 특징으로 하는 인터페이스 변환 장치.
- 제4항에 있어서, 상기 스큐 채널 생성 제어부는상기 제2 모드 시에는 상기 4개의 송신부들로 병렬 전송되는 4개의 데이터들 각각의 타이밍 데이터를 순차적으로 추출한 후, 상기 헤더 데이터와 함께 병렬 전송하고,상기 제3 모드 시에는 상기 16개의 송신부들로 전송되는 16개의 데이터들 각각의 상기 타이밍 데이터를 순차적으로 추출한 후, 상기 헤더 데이터와 함께 병렬 전송하는 것을 특징으로 하는 인터페이스 변환 장치.
- 제2항에 있어서, 상기 스큐 채널 생성부는상기 제2 모드 시에는 상기 헤더 데이터와 상기 4개의 타이밍 데이터들을 직렬 변환하여 상기 스큐 채널을 생성하고,상기 제3 모드 시에는 상기 헤더 데이터와 상기 16개의 타이밍 데이터들을 직렬 변환하여 상기 스큐 채널을 생성하는 것을 특징으로 하는 인터페이스 변환 장치.
- 제1통신장치로부터 전송되는 복수개의 데이터들 각각의 타이밍 정보를 가지는 스큐 채널을 생성한 후, 상기 복수개의 데이터들과 함께 제2통신장치로 출력하는 데이터 송신부; 및상기 제2통신장치로부터 전송되는 상기 스큐 채널과 상기 복수개의 데이터들을 비교하여 상기 복수개의 데이터들 각각의 스큐 값을 측정하고, 상기 스큐 값을 이용하여 상기 복수개의 데이터들 각각의 비트 및 바이트를 정렬한 후, 상기 제1통신장치로 전송하는 데이터 수신부를 구비하고,상기 데이터 수신부는상기 제2통신장치로부터 직렬 전송되는 상기 복수개의 데이터들을 병렬 변환하고, 복수개의 정렬신호에 응답하여 상기 병렬 변환된 데이터들 각각의 비트 및 바이트를 정렬하는 복수개의 수신 및 정렬부들; 상기 제2통신장치로부터 직렬 전송되는 상기 스큐 채널을 병렬 변환하고, 상기 스큐 채널의 헤더 데이터의 전송 주기를 분석하여 제1 내지 제3 모드 중 하나를 설정하는 스큐 채널 수신 및 정렬부; 및 제2 및 제3 모드 시에는 상기 병렬 변환된 스큐 채널과 상기 병렬 변환된 데이터들을 순차적으로 비교하여 스큐 보상 정보를 가지는 상기 복수개의 정렬 신호들을 생성하는 스큐 보상 제어부를 구비하며,상기 제1 모드, 상기 제2 모드 및 상기 제3 모드는 2.5G 모드, 10G 모드 및 40G 모드에 각각 대응되거나, 10G 모드, 40G 모드 및 160G 모드에 각각 대응되는 것을 특징으로 하는 인터페이스 변환 장치.
- 제7항에 있어서, 상기 복수개의 수신 및 정렬부들 각각은상기 제2통신장치로부터 직렬 전송되는 상기 복수개의 데이터들 각각을 병렬 변환하는 복수개의 수신부들; 및상기 복수개의 정렬 신호에 따라 상기 병렬 변환된 데이터들 각각의 비트 및 바이트를 정렬하여 상기 병렬 변환된 데이터들 각각의 스큐를 제거한 후, 상기 제1통신장치로 출력하는 복수개의 비트 및 바이트 정렬부들을 구비하는 것을 특징으로 하는 인터페이스 변환 장치.
- 제7항에 있어서, 상기 스큐 채널 수신 및 정렬부는상기 스큐 채널을 수신하여 병렬변환하는 스큐 채널 수신부; 및상기 병렬변환된 스큐 채널의 헤더 데이터를 이용하여 상기 병렬변환된 스큐 채널의 비트 및 바이트를 정렬함과 동시에 인터페이스 모드를 설정하는 스큐 채널 비트 및 바이트 정렬부를 구비하는 것을 특징으로 하는 인터페이스 변환 장치.
- 제7항에 있어서, 상기 스큐 보상 제어부는상기 제2 모드 시에는 상기 스큐 채널과 상기 4개의 데이터들을 순차적으로 비교하여 상기 4개의 정렬 신호들을 생성하고,상기 제3 모드 시에는 상기 스큐 채널과 상기 16개의 데이터들을 순차적으로 비교하여 상기 16개의 정렬 신호들을 생성하는 것을 특징으로 하는 인터페이스 변환 장치.
- 제2항 또는 제7항에 있어서,상기 2.5G 모드는 2.5G급 데이터를 인터페이싱하는 모드이고,상기 10G 모드는 10G급 데이터를 인터페이싱하는 모드이고,상기 40G 모드는 40G급 데이터를 인터페이싱하는 모드인것을 특징으로 하는 인터페이스 변환 장치.
- 제2항 또는 제7항에 있어서,상기 10G 모드는 10G급 데이터를 인터페이싱하는 모드이고,상기 40G 모드는 40G급 데이터를 인터페이싱하는 모드이고,상기 160G 모드는 160G급 데이터를 인터페이싱하는 모드인것을 특징으로 하는 인터페이스 변환 장치.
- 삭제
- 제1데이터 용량을 가지는 데이터가 송수신되는 복수개의 채널들을 통해 상기 제1데이터용량 뿐 만 아니라 제2 및 제3 데이터 용량을 가지는 데이터들도 수용하는 제1통신장치; 및상기 제1통신장치로부터 복수개의 데이터들이 전송되면 스큐 채널을 생성한 후, 상기 복수개의 데이터들과 함께 제2통신장치로 출력하고, 상기 제2통신장치로부터 스큐 채널과 복수개의 데이터들이 전송되면, 상기 스큐 채널을 이용하여 상기 복수개의 데이터들 각각의 스큐를 제거한 후 상기 제1통신장치로 전송하는 인터페이스 변환 장치를 구비하고,상기 인터페이스 변환 장치는상기 제1통신장치로부터 전송되는 상기 복수개의 데이터들 각각의 타이밍 정보를 가지는 상기 스큐 채널을 생성한 후, 상기 복수개의 데이터들과 함께 상기 제2통신장치로 출력하는 데이터 송신부; 및 상기 제2통신장치로부터 전송되는 상기 스큐 채널과 상기 복수개의 데이터들을 비교하여 상기 복수개의 데이터들 각각의 스큐 값을 측정하고, 상기 스큐 값을 이용하여 상기 복수개의 데이터들 각각의 비트 및 바이트를 정렬한 후, 상기 제1통신장치로 전송하는 데이터 수신부를 구비하는 것을 특징으로 하는 디지털 통신 장치.
- 제14항에 있어서, 상기 데이터 송신부는상기 제1통신장치로부터 병렬 전송되는 상기 복수개의 데이터들을 직렬변환한 후, 상기 제2통신장치로 출력하는 복수개의 송신부들;제1 모드 시에는 대기상태로 동작하며, 제2 및 제3 모드 시에는 상기 복수개의 데이터들 각각의 타이밍 데이터를 순차적으로 추출하여 헤더 데이터와 함께 병렬 전송하는 스큐 채널 생성 제어부; 및상기 제2 및 제3 모드 시에는 상기 스큐 채널 생성부로부터 병렬 전송되는 상기 헤더 데이터와 상기 타이밍 데이터들을 직렬 변환하여 상기 스큐 채널을 생성한 후, 상기 제2통신장치로 전송하는 스큐 채널 생성부를 구비하며,상기 제1 모드, 상기 제2 모드 및 상기 제3 모드는 2.5G 모드, 10G 모드 및 40G 모드에 각각 대응되거나, 10G 모드, 40G 모드 및 160G 모드에 각각 대응되는 것을 특징으로 하는 디지털 통신 장치.
- 제15항에 있어서, 상기 스큐 채널 생성부는상기 제1 모드 시에는 상기 스큐 채널을 생성하지 않거나, 프레임 형식만을 가지는 상기 스큐 채널을 생성하는 기능을 더 구비하는 것을 특징으로 하는 디지털 통신 장치.
- 제15항에 있어서,상기 제1 모드는 1개의 송신부를 통해 독립된 상기 제1 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이고,상기 제2 모드는 4개의 송신부들을 통해 상기 제2 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이고,상기 제3 모드는 16개의 송신부들을 통해 상기 제3 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이며,상기 제1 데이터 용량, 상기 제2 데이터 용량 및 상기 제3 데이터 용량순으로 데이터 용량이 증가되는 것을 특징으로 하는 디지털 통신 장치.
- 제17항에 있어서, 상기 스큐 채널 생성 제어부는상기 제2 모드 시에는 상기 4개의 송신부들로 병렬 전송되는 4개의 데이터들 각각의 타이밍 데이터를 순차적으로 추출한 후, 상기 헤더 데이터와 함께 병렬 전송하고,상기 제3 모드 시에는 상기 16개의 송신부들로 전송되는 16개의 데이터들 각각의 상기 타이밍 데이터를 순차적으로 추출한 후, 상기 헤더 데이터와 함께 병렬 전송하는 것을 특징으로 하는 디지털 통신 장치.
- 제15항에 있어서, 상기 스큐 채널 생성부는상기 제2 모드 시에는 상기 헤더 데이터와 상기 4개의 타이밍 데이터들을 직렬 변환하여 상기 스큐 채널을 생성하고,상기 제3 모드 시에는 상기 헤더 데이터와 상기 16개의 타이밍 데이터들을 직렬 변환하여 상기 스큐 채널을 생성하는 것을 특징으로 하는 디지털 통신 장치.
- 제14항에 있어서, 상기 데이터 수신부는상기 제2통신장치로부터 직렬 전송되는 상기 복수개의 데이터들을 병렬 변환하고, 복수개의 정렬 신호에 응답하여 상기 병렬 변환된 데이터들 각각의 비트 및 바이트를 정렬하는 복수개의 수신 및 정렬부들;상기 제2통신장치로부터 직렬 전송되는 상기 스큐 채널을 병렬 변환하고, 상기 스큐 채널의 헤더 데이터의 전송 주기를 분석하여 상기 제1 내지 제3 모드 중 하나를 정하는 스큐 채널 수신 및 정렬부; 및상기 제2 및 제3 모드 시에는 상기 병렬변환된 스큐 채널과 상기 병렬 변환된 데이터들을 순차적으로 비교하여 스큐 보상 정보를 가지는 상기 복수개의 정렬 신호들을 생성하는 스큐 보상 제어부를 구비하는 것을 특징으로 하는 디지털 통신 장치.
- 제20항에 있어서, 상기 복수개의 수신 및 정렬부들 각각은상기 제2통신장치로부터 직렬 전송되는 상기 복수개의 데이터들 각각을 병렬 변환하는 복수개의 수신부들; 및상기 복수개의 정렬 신호에 따라 상기 병렬 변환된 데이터들 각각의 비트 및 바이트를 정렬하여 상기 병렬 변환된 데이터들 각각의 스큐를 제거한 후, 상기 제1통신장치로 출력하는 복수개의 비트 및 바이트 정렬부들을 구비하는 것을 특징으로 하는 디지털 통신 장치.
- 제20항에 있어서, 상기 스큐 채널 수신 및 정렬부는상기 스큐 채널을 수신하여 병렬변환하는 스큐 채널 수신부; 및상기 병렬변환된 스큐 채널의 헤더 데이터를 이용하여 상기 병렬변환된 스큐 채널의 비트 및 바이트를 정렬함과 동시에 인터페이스 모드를 설정하는 스큐 채널 비트 및 바이트 정렬부를 구비하는 것을 특징으로 하는 디지털 통신 장치.
- 제20항에 있어서, 상기 스큐 보상 제어부는상기 제2 모드 시에는 상기 스큐 채널과 상기 4개의 데이터들을 순차적으로 비교하여 상기 4개의 정렬 신호들을 생성하고,상기 제3 모드 시에는 상기 스큐 채널과 상기 16개의 데이터들을 순차적으로 비교하여 상기 16개의 정렬 신호들을 생성하는 것을 특징으로 하는 디지털 통신 장치.
- 제15항에 있어서,상기 2.5G 모드는 2.5G급 데이터를 인터페이싱하는 모드이고,상기 10G 모드는 10G급 데이터를 인터페이싱하는 모드이고,상기 40G 모드는 40G급 데이터를 인터페이싱하는 모드인것을 특징으로 하는 디지털 통신 장치.
- 제15항에 있어서,상기 10G 모드는 10G급 데이터를 인터페이싱하는 모드이고,상기 40G 모드는 40G급 데이터를 인터페이싱하는 모드이고,상기 160G 모드는 160G급 데이터를 인터페이싱하는 모드인것을 특징으로 하는 디지털 통신 장치.
- 삭제
- 제1통신장치로부터 전송되는 복수개의 데이터들 각각의 타이밍 정보를 가지는 스큐 채널을 생성한 후, 상기 복수개의 데이터들과 함께 제2통신장치로 출력하는 데이터 송신 단계; 및상기 제2통신장치로부터 전송되는 상기 스큐 채널과 상기 복수개의 데이터들을 비교하여 상기 복수개의 데이터들 각각의 스큐 값을 측정하고, 상기 스큐 값을 이용하여 상기 복수개의 데이터들 각각의 비트 및 바이트를 정렬한 후, 상기 제1통신장치로 전송하는 데이터 수신 단계를 구비하고,상기 데이터 송신 단계는제1 모드시에는 상기 복수개의 데이터들 각각의 타이밍 데이터를 순차적으로 추출하는 추출동작을 중지하고, 제2 및 제3 모드시에는 상기 추출동작을 수행하는 추출 단계; 상기 제2 및 제3 모드시에는 헤더 데이터와 상기 복수개의 데이터들을 포함하는 상기 스큐 채널을 생성하는 스큐채널 생성 단계; 및 상기 제2 및 제3 모드시에는 스큐 채널과 상기 복수개의 데이터들과 함께 상기 제2통신 장치로 출력하는 제1출력단계를 구비하며,상기 제1 모드, 상기 제2 모드 및 상기 제3 모드는 2.5G 모드, 10G 모드 및 40G 모드에 각각 대응되거나, 10G 모드, 40G 모드 및 160G 모드에 각각 대응되는 것을 특징으로 하는 인터페이스 변환 방법.
- 제27항에 있어서, 상기 데이터 송신 단계는상기 제1 모드시에는 상기 복수개의 데이터들만을 상기 제2통신 장치로 출력하는 상기 제2통신 장치로 출력하는 제2출력단계를 더 구비하는 것을 특징으로 하는 인터페이스 변환 방법.
- 제27항에 있어서, 상기 데이터 송신 단계는프레임 형식만을 가지는 상기 스큐 채널과 상기 복수개의 데이터들을 상기 제2통신 장치로 출력하는 제3출력단계를 더 구비하는 것을 특징으로 하는 인터페이스 변환 방법.
- 제27항에 있어서,상기 제1 모드는 1개의 채널을 통해 독립된 제1 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이고,상기 제2 모드는 4개의 채널들을 통해 제2 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이고,상기 제3 모드는 16개의 채널들을 통해 제3 데이터 용량을 가지는 데이터를 인터페이싱하는 모드이며,상기 제1 데이터 용량, 상기 제2 데이터 용량 및 상기 제3 데이터 용량순으로 데이터 용량이 증가되는 것을 특징으로 하는 인터페이스 변환 방법.
- 제30항에 있어서, 상기 추출단계는상기 제2 모드 시에는 상기 4개의 데이터들로부터 상기 타이밍 데이터들을 추출하고, 상기 제3 모드 시에는 상기 16개의 데이터들로부터 상기 타이밍 데이터들을 추출하는 것을 특징으로 하는 인터페이스 변환 방법.
- 제27항에 있어서, 상기 스큐채널 생성 단계는상기 제2 모드 시에는 상기 헤더 데이터와 상기 4개의 타이밍 데이터들을 직렬 변환하여 상기 스큐 채널을 생성하고, 상기 제3 모드 시에는 상기 헤더 데이터와 상기 16개의 타이밍 데이터들을 직렬 변환하여 상기 스큐 채널을 생성하는 것을 특징으로 하는 인터페이스 변환 방법.
- 제1통신장치로부터 전송되는 복수개의 데이터들 각각의 타이밍 정보를 가지는 스큐 채널을 생성한 후, 상기 복수개의 데이터들과 함께 제2통신장치로 출력하는 데이터 송신 단계; 및상기 제2통신장치로부터 전송되는 상기 스큐 채널과 상기 복수개의 데이터들을 비교하여 상기 복수개의 데이터들 각각의 스큐 값을 측정하고, 상기 스큐 값을 이용하여 상기 복수개의 데이터들 각각의 비트 및 바이트를 정렬한 후, 상기 제1통신장치로 전송하는 데이터 수신 단계를 구비하고,상기 데이터 수신 단계는상기 제2통신 장치로부터 전송되는 상기 복수개의 데이터들 및 상기 스큐 채널을 수신하고, 상기 스큐 채널의 헤더 데이터의 전송 주기를 분석하여 제1 내지 제3 모드 중 하나를 설정하는 모드 설정 단계; 상기 제2 및 제3 모드 시에는 상기 스큐 채널과 상기 수신된 데이터들을 순차적으로 비교하여 스큐 보상 정보를 가지는 상기 복수개의 정렬 신호들을 생성하는 정렬신호생성단계; 및 상기 복수개의 정렬 신호들 각각에 응답하여 상기 수신된 데이터들 각각의 비트 및 바이트를 정렬하는 정렬 단계를 구비하며,상기 제1 모드, 상기 제2 모드 및 상기 제3 모드는 2.5G 모드, 10G 모드 및 40G 모드에 각각 대응되거나, 10G 모드, 40G 모드 및 160G 모드에 각각 대응되는 것을 특징으로 하는 인터페이스 변환 방법.
- 제33항에 있어서, 상기 정렬신호생성단계는상기 제2 모드 시에는 상기 스큐 채널과 상기 4개의 데이터들을 순차적으로 비교하여 스큐 보상 정보를 가지는 상기 4개의 정렬 신호들을 생성하고, 상기 제3 모드 시에는 상기 스큐 채널과 상기 16개의 데이터들을 순차적으로 비교하여 스큐 보상 정보를 가지는 상기 16개의 정렬 신호들을 생성하는 것을 특징으로 하는 인터페이스 변환 방법.
- 제27항 또는 제33항에 있어서,상기 2.5G 모드는 2.5G급 데이터를 인터페이싱하는 모드이고,상기 10G 모드는 10G급 데이터를 인터페이싱하는 모드이고,상기 40G 모드는 40G급 데이터를 인터페이싱하는 모드인것을 특징으로 하는 인터페이스 변환 방법.
- 제27항 또는 제33항에 있어서,상기 10G 모드는 10G급 데이터를 인터페이싱하는 모드이고,상기 40G 모드는 40G급 데이터를 인터페이싱하는 모드이고,상기 160G 모드는 160G급 데이터를 인터페이싱하는 모드인것을 특징으로 하는 인터페이스 변환 방법.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060122662A KR100885294B1 (ko) | 2006-12-05 | 2006-12-05 | 다양한 데이터양을 가지는 고속데이터들간의 인터페이스변환 방법 및 장치 |
US11/947,349 US7624311B2 (en) | 2006-12-05 | 2007-11-29 | Method and apparatus for converting interface between high speed data having various capacities |
JP2007311092A JP4723554B2 (ja) | 2006-12-05 | 2007-11-30 | 多様なデータ量を有する高速データ間のインターフェース変換方法及び装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060122662A KR100885294B1 (ko) | 2006-12-05 | 2006-12-05 | 다양한 데이터양을 가지는 고속데이터들간의 인터페이스변환 방법 및 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20080051477A KR20080051477A (ko) | 2008-06-11 |
KR100885294B1 true KR100885294B1 (ko) | 2009-02-23 |
Family
ID=39475905
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060122662A Expired - Fee Related KR100885294B1 (ko) | 2006-12-05 | 2006-12-05 | 다양한 데이터양을 가지는 고속데이터들간의 인터페이스변환 방법 및 장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7624311B2 (ko) |
JP (1) | JP4723554B2 (ko) |
KR (1) | KR100885294B1 (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101046730B1 (ko) * | 2008-12-30 | 2011-07-05 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 및 그 구동 방법 |
JP5429535B2 (ja) * | 2009-06-30 | 2014-02-26 | 日本電気株式会社 | インターフェース回路 |
CN102970109B (zh) * | 2012-11-16 | 2016-06-22 | 中兴通讯股份有限公司 | 一种高速多通道的数据传输方法、相关装置和系统 |
US10853435B2 (en) * | 2016-06-17 | 2020-12-01 | Axon Enterprise, Inc. | Systems and methods for aligning event data |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040037558A (ko) * | 2002-10-29 | 2004-05-07 | 한국전자통신연구원 | 2.5 Gbps,10 Gbps, 및 40 Gbps의 종속신호를 갖는 43 Gbps광 트랜스폰더 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6336192B1 (en) | 1998-02-16 | 2002-01-01 | Nippon Telegraph And Telephone Corporation | Parallel redundancy encoding apparatus |
US7106968B2 (en) | 2001-07-06 | 2006-09-12 | Optix Networks Inc. | Combined SONET/SDH and OTN architecture |
US6874107B2 (en) * | 2001-07-24 | 2005-03-29 | Xilinx, Inc. | Integrated testing of serializer/deserializer in FPGA |
EP1289212A1 (en) * | 2001-08-28 | 2003-03-05 | Lucent Technologies Inc. | Electro-optic interface for parallel data transmission |
US6798946B2 (en) * | 2001-12-14 | 2004-09-28 | Molex Incorporated | Method to deskew parallel optical links |
US7245686B2 (en) * | 2001-12-17 | 2007-07-17 | Mysticom Ltd. | Fast skew detector |
US7467335B2 (en) * | 2005-07-01 | 2008-12-16 | Alcatel-Lucent Usa Inc. | Method and apparatus for synchronizing data channels using an alternating parity deskew channel |
JP4718933B2 (ja) * | 2005-08-24 | 2011-07-06 | 富士通株式会社 | 並列信号のスキュー調整回路及びスキュー調整方法 |
US7500156B2 (en) * | 2005-09-28 | 2009-03-03 | Electronics And Telecommunications Research Institute | Method and apparatus for verifying multi-channel data |
US7760836B2 (en) * | 2006-08-03 | 2010-07-20 | Avalon Microelectronics, Inc. | Skew-correcting apparatus using external communications element |
US7546494B2 (en) * | 2006-08-03 | 2009-06-09 | Avalon Microelectronics Inc. | Skew-correcting apparatus using dual loopback |
US7656983B2 (en) * | 2006-09-29 | 2010-02-02 | Intel Corporation | Dual clock domain deskew circuit |
-
2006
- 2006-12-05 KR KR1020060122662A patent/KR100885294B1/ko not_active Expired - Fee Related
-
2007
- 2007-11-29 US US11/947,349 patent/US7624311B2/en active Active
- 2007-11-30 JP JP2007311092A patent/JP4723554B2/ja not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040037558A (ko) * | 2002-10-29 | 2004-05-07 | 한국전자통신연구원 | 2.5 Gbps,10 Gbps, 및 40 Gbps의 종속신호를 갖는 43 Gbps광 트랜스폰더 |
Also Published As
Publication number | Publication date |
---|---|
JP4723554B2 (ja) | 2011-07-13 |
KR20080051477A (ko) | 2008-06-11 |
US20080131136A1 (en) | 2008-06-05 |
JP2008148302A (ja) | 2008-06-26 |
US7624311B2 (en) | 2009-11-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100697571B1 (ko) | 동기 장치 및 반도체 장치 | |
US7127645B2 (en) | Skew compensation method | |
US8270526B2 (en) | Communication system | |
CN107087132B (zh) | 接收器及信号传输方法 | |
JP2010016791A (ja) | パラレル光伝送装置及び方法 | |
KR100885294B1 (ko) | 다양한 데이터양을 가지는 고속데이터들간의 인터페이스변환 방법 및 장치 | |
US8488622B2 (en) | Jitter control apparatus | |
US9143420B2 (en) | Data transport system, receiver and transmitter | |
US8817855B2 (en) | Method and apparatus for aligning and integrating serial data streams | |
JP2010016705A (ja) | 伝送システムおよび伝送方法 | |
US7000158B2 (en) | Simplifying verification of an SFI converter by data format adjustment | |
JP5448638B2 (ja) | 伝送装置、伝送方法および多重回路 | |
CN1983920B (zh) | 混合传输系统和混合传输系统的信号处理方法 | |
CN101577598A (zh) | 多路信号复用、解复用的方法、装置和系统 | |
KR100918397B1 (ko) | 송신 데이터 스큐 자동 제어 장치 및 방법 | |
TWI352523B (en) | Multi-mode integrated circuit for use in optoelect | |
KR102225619B1 (ko) | 고속직렬데이터수신장치 | |
CN111355623A (zh) | 一种用于万兆以太网SerDes信号抖动检测的方法 | |
JP2014183429A (ja) | ネットワーク試験装置及びネットワーク試験方法 | |
KR100684564B1 (ko) | 프레임 동기화 방법, 장치 및 이를 위한 기록매체 | |
KR100293941B1 (ko) | 데이타전송장치에서의프레임정렬데이타출력회로 | |
JP2000183857A (ja) | 非同期信号重畳装置及び分離装置 | |
JP2003060731A (ja) | データ伝送速度判別装置、データ受信機及びマルチレート伝送システム | |
JP2003051811A (ja) | 伝送システム及びその方法 | |
JPH06216893A (ja) | シリアルデータ伝送回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20061205 |
|
PA0201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20071113 Patent event code: PE09021S01D |
|
AMND | Amendment | ||
E601 | Decision to refuse application | ||
PE0601 | Decision on rejection of patent |
Patent event date: 20080508 Comment text: Decision to Refuse Application Patent event code: PE06012S01D Patent event date: 20071113 Comment text: Notification of reason for refusal Patent event code: PE06011S01I |
|
AMND | Amendment | ||
J201 | Request for trial against refusal decision | ||
PJ0201 | Trial against decision of rejection |
Patent event date: 20080609 Comment text: Request for Trial against Decision on Refusal Patent event code: PJ02012R01D Patent event date: 20080508 Comment text: Decision to Refuse Application Patent event code: PJ02011S01I Appeal kind category: Appeal against decision to decline refusal Decision date: 20090128 Appeal identifier: 2008101005265 Request date: 20080609 |
|
PG1501 | Laying open of application | ||
PB0901 | Examination by re-examination before a trial |
Comment text: Amendment to Specification, etc. Patent event date: 20080609 Patent event code: PB09011R02I Comment text: Request for Trial against Decision on Refusal Patent event date: 20080609 Patent event code: PB09011R01I Comment text: Amendment to Specification, etc. Patent event date: 20080107 Patent event code: PB09011R02I |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20080806 Patent event code: PE09021S01D |
|
B701 | Decision to grant | ||
PB0701 | Decision of registration after re-examination before a trial |
Patent event date: 20090128 Comment text: Decision to Grant Registration Patent event code: PB07012S01D Patent event date: 20080710 Comment text: Transfer of Trial File for Re-examination before a Trial Patent event code: PB07011S01I |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20090217 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20090218 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20120131 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20130205 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20130205 Start annual number: 5 End annual number: 5 |
|
FPAY | Annual fee payment |
Payment date: 20140519 Year of fee payment: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20140519 Start annual number: 6 End annual number: 6 |
|
FPAY | Annual fee payment |
Payment date: 20150217 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20150217 Start annual number: 7 End annual number: 7 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20170109 |