KR100794994B1 - 내부전압 발생회로 - Google Patents
내부전압 발생회로 Download PDFInfo
- Publication number
- KR100794994B1 KR100794994B1 KR1020060031277A KR20060031277A KR100794994B1 KR 100794994 B1 KR100794994 B1 KR 100794994B1 KR 1020060031277 A KR1020060031277 A KR 1020060031277A KR 20060031277 A KR20060031277 A KR 20060031277A KR 100794994 B1 KR100794994 B1 KR 100794994B1
- Authority
- KR
- South Korea
- Prior art keywords
- pull
- voltage
- control signal
- reference voltage
- driver
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000004044 response Effects 0.000 claims abstract description 34
- 239000004065 semiconductor Substances 0.000 claims abstract description 19
- 238000000034 method Methods 0.000 claims description 21
- 230000008859 change Effects 0.000 claims description 5
- 238000010586 diagram Methods 0.000 description 6
- 230000002093 peripheral effect Effects 0.000 description 5
- 230000003321 amplification Effects 0.000 description 4
- 238000003199 nucleic acid amplification method Methods 0.000 description 4
- 230000003247 decreasing effect Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000011084 recovery Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 238000007792 addition Methods 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Dram (AREA)
Abstract
Description
Claims (27)
- 반도체 메모리장치에 있어서,기준전압을 출력하는 기준전압발생부;상기 기준전압을 입력하여 제1풀업제어신호와 제1풀다운제어신호를 발생하는 드라이버제어부;상기 제1풀업제어신호와 상기 제1풀다운제어신호를 입력하여 이를 증폭하는 증폭부; 및상기 증폭부의 출력신호에 응답하여 내부전압을 출력하는 드라이버를 구비하고,상기 드라이버제어부는, 상기 기준전압을 입력하여 풀업바이어스 및 풀다운바이어스를 출력하는 바이어스신호발생부와, 상기 기준전압을 입력하고 상기 풀업바이어스 및 풀다운바이어스의 제어에 응답하여 상기 제1풀업제어신호와 상기 제1풀다운제어신호를 발생하는 출력제어부를 포함하여 구성함을 특징으로 하는 내부전압 발생회로.
- 삭제
- 삭제
- 삭제
- 제 1 항에 있어서,상기 바이어스신호발생부는, 상기 기준전압을 입력하고 내부전원전압 VCORE에 연결된 피모스(PMOS)트랜지스터 P1과, 상기 기준전압을 입력하고 상기 피모스트랜지스터 P1에 직렬연결된 피모스트랜지스터 P2와, 상기 피모스트랜지스터 P2에 채널이 연결된 엔모스(NMOS)트랜지스터 N1과, 상기 엔모스트랜지스터 N1과 접지전압단 사이에 형성된 엔모스트랜지스터 N2와, 내부전원전압 VCORE에 연결된 피모스트랜지스터 P3와, 상기 피모스트랜지스터 P3에 채널이 연결된 엔모스트랜지스터 N3과, 상기 엔모스트랜지스터 N3과 접지전압단 사이에 형성된 엔모스트랜지스터 N4를 포함하여 구성됨을 특징으로 하는 내부전압 발생회로.
- 제 1 항에 있어서,상기 출력제어부는, 내부전원전압 VCORE에 연결되고 풀업바이어스에 의해 구동되는 피모스트랜지스터 P4와, 상기 피모스트랜지스터 P4와 기준전압 입력노드 사이에 형성되어 상기 기준전압보다 엔모스문턱전압(Vtn)만큼 높은 제1전압을 발생하는 엔모스트랜지스터 N5와, 상기 엔모스트랜지스터 N5와 상기 기준전압 입력노드 사이에 형성되어 기준전압보다 피모스문턱전압(Vtp)만큼 낮은 제2전압을 발생하는 피모스트랜지스터 P6과, 상기 피모스트랜지스터 P6과 접지전압단 사이에 연결되고 풀다운바이어스에 의해 구동되는 엔모스트랜지스터 N6과, 내부전원전압 VCORE에 연결되고 상기 풀업바이어스에 의해 구동되는 피모스트랜지스터 P5와, 상기 피모스트랜지스터 P5와 비트라인프리차지전압 노드 사이에 연결되고 상기 제1전압에 의해 구동되는 엔모스트랜지스터 N7과, 상기 비트라인프리차지전압 VBLP 노드에 채널이 연결되고 상기 제2전압에 의해 구동되는 피모스트랜지스터 P7과, 상기 피모스트랜지스터 P7과 접지전압단 사이에 연결되고 상기 풀다운바이어스에 의해 구동되는 엔모스트랜지스터 N8를 포함하여 구성됨을 특징으로 하는 내부전압 발생회로.
- 제 1 항에 있어서,상기 증폭부는, 상기 제1풀업제어신호를 상기 기준전압의 입력에 응답하여 증폭하여 제2풀업제어신호를 발생하는 풀업증폭부와, 상기 제1풀다운제어신호를 상기 기준전압의 입력에 응답하여 증폭하여 제2풀다운제어신호를 발생하는 풀다운증폭부를 포함하여 구성함을 특징으로 하는 내부전압 발생회로.
- 제 7 항에 있어서,상기 풀업증폭부는 상기 제1풀업제어신호와 기준전압을 입력하여 이를 차동증폭하는 차동증폭기로 구성함을 특징으로 하는 내부전압 발생회로.
- 제 7 항에 있어서,상기 풀업증폭부는, 상기 제1풀업제어신호를 레벨쉬프팅시키는 레벨쉬프터로 구성함을 특징으로 하는 내부전압 발생회로.
- 제 7 항에 있어서,상기 풀다운증폭부는 상기 제1풀다운제어신호와 기준전압을 입력하여 이를 차동증폭하는 차동증폭기로 구성함을 특징으로 하는 내부전압 발생회로.
- 제 7 항에 있어서,상기 풀다운증폭부는 상기 제1풀다운제어신호를 레벨쉬프팅시키는 레벨쉬프터로 구성함을 특징으로 하는 내부전압 발생회로.
- 삭제
- 제 7 항에 있어서,상기 드라이버는, 상기 제2풀업제어신호의 입력에 응답하여 비트라인프리차 지전압을 풀업하는 풀업드라이버와, 상기 제2풀다운제어신호의 입력에 응답하여 비트라인프리차지전압을 풀다운하는 풀다운드라이버를 포함하여 구성함을 특징으로 하는 내부전압 발생회로.
- 반도체 메모리장치에 있어서,기준전압을 출력하는 기준전압발생부;상기 기준전압을 입력하여 제1풀업제어신호와 제1풀다운제어신호를 발생하는 드라이버제어부;상기 기준전압을 입력하여 상기 제1풀업제어신호를 증폭하여 제2풀업제어신호를 발생하는 풀업증폭부;상기 기준전압을 입력하여 상기 제1풀다운제어신호를 증폭하여 제2풀다운제어신호를 발생하는 풀다운증폭부; 및상기 제2풀업제어신호와 제2풀다운제어신호의 입력에 응답하여 내부전압을 출력하는 드라이버를 구비함을 특징으로 하는 내부전압 발생회로.
- 제 14 항에 있어서,상기 기준전압발생회로는 전압디바이더를 포함하여 구성함을 특징으로 하는 내부전압 발생회로.
- 제 15 항에 있어서,상기 전압디바이더는, 내부전원전압단과 접지전압단 사이에 직렬로 연결된 2개의 저항과, 상기 2개의 저항 사이의 기준전압 출력노드를 포함하여 구성됨을 특징으로 하는 내부전압 발생회로.
- 제 14 항에 있어서,상기 드라이버제어부는, 상기 기준전압을 입력하여 풀업바이어스 및 풀다운바이어스를 출력하는 바이어스신호발생부와, 상기 기준전압을 입력하고 상기 풀업바이어스 및 풀다운바이어스의 제어에 응답하여 상기 제1풀업제어신호와 제1풀다운제어신호를 발생하는 출력제어부를 포함하여 구성함을 특징으로 하는 내부전압 발생회로.
- 제 14 항에 있어서,상기 풀업증폭부는 상기 제1풀업제어신호와 기준전압을 입력하여 이를 차동증폭하는 차동증폭기로 구성함을 특징으로 하는 내부전압 발생회로.
- 제18 항에 있어서,상기 풀다운증폭부는 상기 제1풀다운제어신호와 기준전압을 입력하여 이를 차동증폭하는 차동증폭기로 구성함을 특징으로 하는 내부전압 발생회로.
- 제 14 항에 있어서,상기 드라이버는, 상기 제2풀업제어신호의 입력에 응답하여 비트라인프리차지전압을 풀업하는 풀업드라이버와, 상기 제2풀다운제어신호의 입력에 응답하여 비트라인프리차지전압을 풀다운하는 풀다운드라이버를 포함하여 구성함을 특징으로 하는 내부전압 발생회로.
- 반도체 메모리장치에 있어서,기준전압을 출력하는 기준전압발생부;상기 기준전압의 전압레벨에 대응하는 내부전압의 변동을 감지하고 그에 응답된 제1풀업제어신호 또는 제1풀다운제어신호를 발생하는 드라이버제어부;상기 기준전압과 제1풀업제어신호를 차동증폭하여 제2풀업제어신호를 발생하는 풀업증폭부;상기 기준전압과 제1풀다운제어신호를 차동증폭하여 제2풀다운제어신호를 발생하는 풀다운증폭부;상기 제2풀업제어신호에 응답하여 상기 내부전압을 풀업하거나 또는 턴오프하는 풀업드라이버; 및상기 제2풀다운제어신호에 응답하여 상기 내부전압을 풀다운하거나 또는 턴오프하는 풀다운드라이버를 구비함을 특징으로 하는 내부전압 발생회로.
- 제 21 항에 있어서,상기 기준전압발생회로는 전압디바이더를 포함하여 구성함을 특징으로 하는 내부전압 발생회로.
- 제 22 항에 있어서,상기 전압디바이더는, 내부전원전압단과 접지전압단 사이에 직렬로 연결된 2개의 저항과, 상기 2개의 저항 사이의 기준전압 출력노드를 포함하여 구성됨을 특징으로 하는 내부전압 발생회로.
- 제 21 항에 있어서,상기 드라이버제어부는, 상기 기준전압을 입력하여 풀업바이어스 및 풀다운바이어스를 출력하는 바이어스신호발생부와, 상기 기준전압을 입력하고 상기 풀업바이어스 및 풀다운바이어스의 제어에 응답하여 상기 제1풀업제어신호와 제1풀다운제어신호를 발생하는 출력제어부를 포함하여 구성함을 특징으로 하는 내부전압 발생회로.
- 제 21 항에 있어서,상기 풀업드라이버가 턴오프할 시에는, 상기 제2풀업제어신호가 내부전원전압 레벨로 상승된 값임을 특징으로 하는 내부전압 발생회로.
- 제 21 항에 있어서,상기 풀다운드라이버가 턴오프할 시에는, 상기 제2풀다운제어신호가 접지전 압 레벨로 하강된 값임을 특징으로 하는 내부전압 발생회로.
- 제 25 또는 26항에 있어서,상기 내부전압이 상기 풀업증폭부 또는 풀다운증폭부의 출력을 반대방향으로 만들기에 충분하지 않을 정도의 전압레벨일 시에는, 상기 풀업드라이버 및 풀다운드라이버가 모두 턴오프됨을 특징으로 하는 내부전압 발생회로.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060031277A KR100794994B1 (ko) | 2006-04-06 | 2006-04-06 | 내부전압 발생회로 |
US11/647,484 US20070247931A1 (en) | 2006-04-06 | 2006-12-29 | Internal voltage generator for a semiconductor memory apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060031277A KR100794994B1 (ko) | 2006-04-06 | 2006-04-06 | 내부전압 발생회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070099908A KR20070099908A (ko) | 2007-10-10 |
KR100794994B1 true KR100794994B1 (ko) | 2008-01-16 |
Family
ID=38619353
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060031277A Expired - Fee Related KR100794994B1 (ko) | 2006-04-06 | 2006-04-06 | 내부전압 발생회로 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20070247931A1 (ko) |
KR (1) | KR100794994B1 (ko) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101027676B1 (ko) * | 2008-06-26 | 2011-04-12 | 주식회사 하이닉스반도체 | 위상 동기 장치 |
KR101158751B1 (ko) * | 2008-12-17 | 2012-06-22 | 충북대학교 산학협력단 | 전하 재활용을 이용한 반도체 메모리 장치 |
US8324972B2 (en) * | 2011-03-31 | 2012-12-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Front-end circuit of low supply-voltage memory interface receiver |
KR102171261B1 (ko) * | 2013-12-27 | 2020-10-28 | 삼성전자 주식회사 | 다수의 전압 발생부들을 갖는 메모리 장치 |
KR102193622B1 (ko) | 2016-06-29 | 2020-12-22 | 마이크론 테크놀로지, 인크 | 전압 생성 회로 |
US10249348B2 (en) | 2017-07-28 | 2019-04-02 | Micron Technology, Inc. | Apparatuses and methods for generating a voltage in a memory |
CN209248374U (zh) * | 2018-12-05 | 2019-08-13 | 北京矽成半导体有限公司 | 不受温度电压影响的固定延迟电路 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010048334A (ko) * | 1999-11-26 | 2001-06-15 | 윤종용 | 낮은 외부전원전압에서도 안정적으로 동작하는내부전압발생회로 |
KR20050095052A (ko) * | 2004-03-24 | 2005-09-29 | 김영희 | 하프 전원 전압 발생 회로 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0690655B2 (ja) * | 1987-12-18 | 1994-11-14 | 株式会社東芝 | 中間電位発生回路 |
KR100297324B1 (ko) * | 1998-12-16 | 2001-08-07 | 김영환 | 반도체 집적회로의 증폭기 |
US6522193B2 (en) * | 2000-12-19 | 2003-02-18 | Hynix Semiconductor Inc. | Internal voltage generator for semiconductor memory device |
KR100460459B1 (ko) * | 2002-07-30 | 2004-12-08 | 삼성전자주식회사 | 향상된 테스트 모드를 갖는 반도체 메모리 장치 |
KR100596869B1 (ko) * | 2003-02-10 | 2006-07-04 | 주식회사 하이닉스반도체 | 특성 조절 장치를 구비한 반도체 장치의 내부전압 발생장치 |
KR100728950B1 (ko) * | 2004-03-11 | 2007-06-15 | 주식회사 하이닉스반도체 | 내부전압 발생장치 |
-
2006
- 2006-04-06 KR KR1020060031277A patent/KR100794994B1/ko not_active Expired - Fee Related
- 2006-12-29 US US11/647,484 patent/US20070247931A1/en not_active Abandoned
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010048334A (ko) * | 1999-11-26 | 2001-06-15 | 윤종용 | 낮은 외부전원전압에서도 안정적으로 동작하는내부전압발생회로 |
KR20050095052A (ko) * | 2004-03-24 | 2005-09-29 | 김영희 | 하프 전원 전압 발생 회로 |
Also Published As
Publication number | Publication date |
---|---|
US20070247931A1 (en) | 2007-10-25 |
KR20070099908A (ko) | 2007-10-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6717460B2 (en) | Semiconductor device | |
KR100648537B1 (ko) | 반도체 집적 회로 및 반도체 집적 회로의 내부 전원 전압발생 방법 | |
US7948809B2 (en) | Regulator and semiconductor device | |
KR100794994B1 (ko) | 내부전압 발생회로 | |
US5467313A (en) | Level shifter and data output buffer having same | |
KR102461866B1 (ko) | 전압 생성 회로 | |
US5699305A (en) | Amplifier and semiconductor memory device having the same | |
CN100472653C (zh) | 半导体存储装置的内部电压产生电路 | |
US6867639B2 (en) | Half voltage generator for use in semiconductor memory device | |
KR100616501B1 (ko) | 리시버 | |
KR20050064897A (ko) | 종단회로의 저항 값에 따라 입력버퍼의 이득을 조절할 수있는반도체 메모리 장치 및 입력버퍼의 이득조절 방법 | |
KR101212736B1 (ko) | 코어전압 발생회로 | |
US20040047211A1 (en) | Sense amplifiers with output buffers and memory devices incorporating same | |
US7218153B2 (en) | Word line driver with reduced leakage current | |
KR100498505B1 (ko) | 승압전압 발생회로 및 승압전압 발생방법 | |
US6545531B1 (en) | Power voltage driver circuit for low power operation mode | |
JPH10134574A (ja) | 半導体メモリ装置 | |
KR0123828B1 (ko) | 반도체 소자의 감지 증폭기 | |
US7342424B2 (en) | Data input buffer in semiconductor device | |
KR100650371B1 (ko) | 전압 발생 장치 | |
KR102319710B1 (ko) | 센스 앰프 구동 장치 | |
KR100771547B1 (ko) | 반도체 장치 | |
KR100842899B1 (ko) | 전류 센스 앰프 회로 | |
KR100365942B1 (ko) | 데이타출력버퍼 | |
KR20180026835A (ko) | 입력 회로 및 이를 포함하는 반도체 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20060406 |
|
PA0201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20070423 Patent event code: PE09021S01D |
|
AMND | Amendment | ||
PG1501 | Laying open of application | ||
E601 | Decision to refuse application | ||
PE0601 | Decision on rejection of patent |
Patent event date: 20071026 Comment text: Decision to Refuse Application Patent event code: PE06012S01D Patent event date: 20070423 Comment text: Notification of reason for refusal Patent event code: PE06011S01I |
|
AMND | Amendment | ||
J201 | Request for trial against refusal decision | ||
PJ0201 | Trial against decision of rejection |
Patent event date: 20071112 Comment text: Request for Trial against Decision on Refusal Patent event code: PJ02012R01D Patent event date: 20071026 Comment text: Decision to Refuse Application Patent event code: PJ02011S01I Appeal kind category: Appeal against decision to decline refusal Decision date: 20071224 Appeal identifier: 2007101011654 Request date: 20071112 |
|
PB0901 | Examination by re-examination before a trial |
Comment text: Amendment to Specification, etc. Patent event date: 20071112 Patent event code: PB09011R02I Comment text: Request for Trial against Decision on Refusal Patent event date: 20071112 Patent event code: PB09011R01I Comment text: Amendment to Specification, etc. Patent event date: 20070530 Patent event code: PB09011R02I |
|
B701 | Decision to grant | ||
PB0701 | Decision of registration after re-examination before a trial |
Patent event date: 20071224 Comment text: Decision to Grant Registration Patent event code: PB07012S01D Patent event date: 20071213 Comment text: Transfer of Trial File for Re-examination before a Trial Patent event code: PB07011S01I |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20080109 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20080110 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
G170 | Re-publication after modification of scope of protection [patent] | ||
PG1701 | Publication of correction | ||
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |