KR100699915B1 - 반도체 장치 및 그 제조 방법 - Google Patents
반도체 장치 및 그 제조 방법 Download PDFInfo
- Publication number
- KR100699915B1 KR100699915B1 KR1020060022970A KR20060022970A KR100699915B1 KR 100699915 B1 KR100699915 B1 KR 100699915B1 KR 1020060022970 A KR1020060022970 A KR 1020060022970A KR 20060022970 A KR20060022970 A KR 20060022970A KR 100699915 B1 KR100699915 B1 KR 100699915B1
- Authority
- KR
- South Korea
- Prior art keywords
- bit line
- interlayer insulating
- insulating layer
- contact
- contact hole
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/033—Making the capacitor or connections thereto the capacitor extending over the transistor
- H10B12/0335—Making a connection between the transistor and the capacitor, e.g. plug
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/48—Data lines or contacts therefor
- H10B12/482—Bit lines
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Semiconductor Memories (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
Description
Claims (5)
- 기판 상에 구비되고, 내부에 콘택 패드들을 포함하는 제1 층간 절연막;상기 제1 층간 절연막 상에 제1 방향으로 연장되는 비트 라인 구조물들;상기 비트 라인 구조물들 상부의 양측벽을 부분적으로 감싸는 절연막 스페이서들;상기 비트 라인 구조물들 사이에 구비되고, 상기 제1 방향과 수직하는 제2 방향으로 연장되는 바 형태의 식각 블록킹 패턴들;상기 비트 라인 구조물들을 덮는 제2 층간 절연막;상기 절연막 스페이서가 형성된 비트 라인 구조물들 사이에 구비되어 상기 콘택 패드와 전기적으로 접속하고, 하부보다 상부가 더 넓은 형상을 갖고, 그 상부는 상기 제1 방향으로 상기 식각 블록킹 패턴과 접하고 상기 제2 방향으로 상기 절연막 스페이서와 접하는 형상을 갖는 스토리지 노드 콘택들; 및상기 스토리지 노드 콘택들 상부면에 구비되는 커패시터들을 포함하는 것을 특징으로 하는 반도체 장치.
- 제1항에 있어서, 상기 식각 블록킹 패턴은 실리콘 질화물로 형성된 것을 특징으로 하는 반도체 장치.
- 기판 상에, 내부에 콘택 패드들을 포함하는 제1 층간 절연막을 형성하는 단 계;상기 제1 층간 절연막 상에 제1 방향으로 연장되는 비트 라인 구조물들을 형성하는 단계;상기 비트 라인을 덮으면서 상기 제1 방향과 수직하는 제2 방향으로 연장되는 바 형태의 개구부들을 갖는 제2 층간 절연막을 형성하는 단계;상기 개구부들 내부에 식각 블록킹막을 채움으로서 식각 블록킹 패턴들을 형성하는 단계;상기 절연막 스페이서가 구비된 비트 라인 구조물들 사이의 제2 층간 절연막을 부분적으로 식각하여 상기 제1 방향으로 상기 식각 블록킹 패턴과 접하고 상기 제2 방향으로 상기 비트 라인 구조물의 측벽과 접하는 형상을 갖는 상부 콘택홀을 형성하는 단계;상기 상부 콘택홀에 의해 노출되어 있는 상기 비트 라인 구조물의 상부 측벽에 절연막 스페이서를 형성하는 단계;상기 상부 콘택홀 아래에 위치하는 제2 층간 절연막 및 제1 층간 절연막을 부분적으로 식각하여 상기 상부 콘택홀에 비해 내부 폭이 좁고 상기 콘택 패드의 상부면을 노출하는 하부 콘택홀을 형성하는 단계;상기 상부 콘택홀 및 하부 콘택홀에 도전성 물질을 매립시켜 상기 제1 방향으로 상기 식각 블록킹 패턴과 접하고 상기 제2 방향으로 상기 절연막 스페이서와 접하는 형상을 갖는 스토리지 노드 콘택을 형성하는 단계; 및상기 스토리지 노드 콘택들 상부면에 구비되는 커패시터들을 형성하는 단계 를 포함하는 것을 특징으로 하는 반도체 장치의 제조 방법.
- 제3항에 있어서, 상기 식각 블록킹 패턴은 실리콘 질화물을 사용하여 형성하는 것을 특징으로 하는 반도체 장치의 제조 방법.
- 제1항에 있어서, 상기 상부 콘택홀을 형성하는 단계는,상기 제2 층간 절연막, 비트 라인 구조물 및 식각 블록킹 패턴 상에 상기 제2 방향으로 연장되는 라인 형상의 마스크 패턴을 형성하는 단계;상기 마스크 패턴을 식각 마스크로 하여 상기 비트 라인 구조물 및 상기 마스크 패턴에 의해 한정되는 영역을 이방성 식각하여 예비 상부 콘택홀을 형성하는 단계; 및상기 예비 상부 콘택홀을 등방성 식각하여 상기 식각 블록킹 패턴을 노출하는 상부 콘택홀을 형성하는 단계를 포함하는 것을 특징으로 하는 반도체 장치의 제조 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060022970A KR100699915B1 (ko) | 2006-03-13 | 2006-03-13 | 반도체 장치 및 그 제조 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060022970A KR100699915B1 (ko) | 2006-03-13 | 2006-03-13 | 반도체 장치 및 그 제조 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR100699915B1 true KR100699915B1 (ko) | 2007-03-28 |
Family
ID=41564668
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060022970A Expired - Fee Related KR100699915B1 (ko) | 2006-03-13 | 2006-03-13 | 반도체 장치 및 그 제조 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100699915B1 (ko) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100929643B1 (ko) | 2008-03-07 | 2009-12-03 | 주식회사 하이닉스반도체 | 반도체 소자 및 그의 제조 방법 |
KR100949880B1 (ko) | 2007-10-31 | 2010-03-26 | 주식회사 하이닉스반도체 | 반도체 소자 및 그 제조 방법 |
US7825496B2 (en) | 2007-11-23 | 2010-11-02 | Samsung Electronics Co., Ltd. | Semiconductor device having a filling pattern around a storage structure and method of forming the same |
KR20140034503A (ko) * | 2012-09-12 | 2014-03-20 | 삼성전자주식회사 | 매립 게이트를 포함하는 반도체 소자 및 그 제조 방법 |
CN110970351A (zh) * | 2018-09-29 | 2020-04-07 | 长鑫存储技术有限公司 | 半导体存储器电容接点结构及制备方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100287179B1 (ko) | 1998-09-04 | 2001-04-16 | 윤종용 | 비트라인를포함하는반도체장치및그제조방법 |
KR100443127B1 (ko) | 2002-09-07 | 2004-08-04 | 삼성전자주식회사 | 커패시터의 하부전극 형성방법 |
KR20050057732A (ko) * | 2003-12-10 | 2005-06-16 | 삼성전자주식회사 | 향상된 캐패시턴스를 갖는 캐패시터의 제조 방법 및 이를이용한 반도체 장치의 제조 방법 |
KR20060000896A (ko) * | 2004-06-30 | 2006-01-06 | 주식회사 하이닉스반도체 | 메모리 소자 및 그 제조 방법 |
-
2006
- 2006-03-13 KR KR1020060022970A patent/KR100699915B1/ko not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100287179B1 (ko) | 1998-09-04 | 2001-04-16 | 윤종용 | 비트라인를포함하는반도체장치및그제조방법 |
KR100443127B1 (ko) | 2002-09-07 | 2004-08-04 | 삼성전자주식회사 | 커패시터의 하부전극 형성방법 |
KR20050057732A (ko) * | 2003-12-10 | 2005-06-16 | 삼성전자주식회사 | 향상된 캐패시턴스를 갖는 캐패시터의 제조 방법 및 이를이용한 반도체 장치의 제조 방법 |
KR20060000896A (ko) * | 2004-06-30 | 2006-01-06 | 주식회사 하이닉스반도체 | 메모리 소자 및 그 제조 방법 |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100949880B1 (ko) | 2007-10-31 | 2010-03-26 | 주식회사 하이닉스반도체 | 반도체 소자 및 그 제조 방법 |
US7964501B2 (en) | 2007-10-31 | 2011-06-21 | Hynix Semiconductor Inc. | Semiconductor device and method of fabricating the same |
US7825496B2 (en) | 2007-11-23 | 2010-11-02 | Samsung Electronics Co., Ltd. | Semiconductor device having a filling pattern around a storage structure and method of forming the same |
KR100929643B1 (ko) | 2008-03-07 | 2009-12-03 | 주식회사 하이닉스반도체 | 반도체 소자 및 그의 제조 방법 |
KR20140034503A (ko) * | 2012-09-12 | 2014-03-20 | 삼성전자주식회사 | 매립 게이트를 포함하는 반도체 소자 및 그 제조 방법 |
KR102003004B1 (ko) | 2012-09-12 | 2019-07-23 | 삼성전자주식회사 | 매립 게이트를 포함하는 반도체 소자 및 그 제조 방법 |
CN110970351A (zh) * | 2018-09-29 | 2020-04-07 | 长鑫存储技术有限公司 | 半导体存储器电容接点结构及制备方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100539272B1 (ko) | 반도체 장치 및 그 제조방법 | |
KR100539232B1 (ko) | 디램 메모리 셀 및 그 제조방법 | |
KR100308622B1 (ko) | 디램 셀 캐패시터 및 제조 방법 | |
US9082784B2 (en) | Method of fabricating a semiconductor device having stacked storage nodes of capacitors in cell region separated from peripheral region | |
EP1169731B1 (en) | Methods of forming semiconductor device having a self-aligned contact structure | |
KR100726145B1 (ko) | 반도체소자 제조방법 | |
US7547938B2 (en) | Semiconductor devices having elongated contact plugs | |
US20080061352A1 (en) | Semiconductor device and method of manufacturing the same | |
KR101168606B1 (ko) | 반도체 장치의 배선 구조물 및 이의 형성 방법 | |
KR100699915B1 (ko) | 반도체 장치 및 그 제조 방법 | |
JP4391060B2 (ja) | 集積回路メモリ素子及びその製造方法 | |
KR100647468B1 (ko) | 반도체 장치의 배선 구조물 및 그 제조 방법. | |
KR100356776B1 (ko) | 반도체소자의 자기정렬 콘택 구조체를 형성하는 방법 | |
CN113972212A (zh) | 半导体装置 | |
KR20070111795A (ko) | 콘택 구조물 및 그 제조 방법 | |
US20240276702A1 (en) | Dynamic random access memory and method of fabricating the same | |
KR100391846B1 (ko) | 반도체 장치의 캐퍼시터 및 그 형성 방법 | |
KR20070019134A (ko) | 반도체 장치 및 이의 제조 방법 | |
KR20090011445A (ko) | 반도체 장치 및 그 제조 방법 | |
KR20070109018A (ko) | 반도체 장치의 제조 방법 | |
KR20090008607A (ko) | 콘택 형성 방법 | |
KR20080097644A (ko) | 반도체 장치 및 이의 제조 방법 | |
KR20050024590A (ko) | 확장 스토리지 플러그 패턴들을 갖는 반도체 장치의제조방법 | |
KR20080095669A (ko) | 콘택 구조물 형성 방법 | |
KR20040063351A (ko) | 패드와 플러그 접촉면의 저항을 감소시키는 반도체 장치형성 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20060313 |
|
PA0201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20070223 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20070320 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20070321 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
FPAY | Annual fee payment |
Payment date: 20100315 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20100315 Start annual number: 4 End annual number: 4 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |