KR100694424B1 - 멀티 칩 패키지 장치 및 그 형성 방법 - Google Patents
멀티 칩 패키지 장치 및 그 형성 방법 Download PDFInfo
- Publication number
- KR100694424B1 KR100694424B1 KR1020060015661A KR20060015661A KR100694424B1 KR 100694424 B1 KR100694424 B1 KR 100694424B1 KR 1020060015661 A KR1020060015661 A KR 1020060015661A KR 20060015661 A KR20060015661 A KR 20060015661A KR 100694424 B1 KR100694424 B1 KR 100694424B1
- Authority
- KR
- South Korea
- Prior art keywords
- metal layer
- silicon wafer
- conductor film
- layer
- chip package
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of semiconductor or other solid state devices
- H01L25/03—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H10D89/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/283—Deposition of conductive or insulating materials for electrodes conducting electric current
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76898—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics formed through a semiconductor substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/481—Internal lead connections, e.g. via connections, feedthrough structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of semiconductor or other solid state devices
- H01L25/50—Multistep manufacturing processes of assemblies consisting of devices, the devices being individual devices of subclass H10D or integrated devices of class H10
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0556—Disposition
- H01L2224/05567—Disposition the external layer being at least partially embedded in the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/1302—Disposition
- H01L2224/13022—Disposition the bump connector being at least partially embedded in the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
- H01L2224/16146—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the bump connector connecting to a via connection in the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
- H01L2225/04—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same main group of the same subclass of class H10
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
- H01L2225/04—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same main group of the same subclass of class H10
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06517—Bump or bump-like direct electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
- H01L2225/04—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same main group of the same subclass of class H10
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06541—Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
Description
Claims (26)
- 실리콘 웨이퍼에 형성된 관통-트랜치 영역에 매립된 도전체막;상기 도전체막과 상기 실리콘 웨이퍼를 상호 절연시키기 위한 절연막;상기 실리콘 웨이퍼의 상측에서 상기 도전체막과 콘택노드를 통해 접속되는 메탈층;상기 메탈층의 상부에 형성되어 상기 메탈층을 노출시키기 위한 트랜치 영역이 형성되는 패시베이션층; 및상기 패시베이션층의 상부에서 상기 트랜치 영역이 매립되도록 형성되어 상기 메탈층을 통해 상기 도전체막과 연결되는 연결 볼을 포함하는 것을 특징으로 하는 멀티 칩 패키지 장치.
- 제 1항에 있어서, 상기 절연막은 상기 관통-트랜치 영역에 매립되어 상기 도전체막의 양측에 형성됨을 특징으로 하는 멀티 칩 패키지 장치.
- 제 1항에 있어서, 상기 실리콘 웨이퍼의 상측에서 상기 도전체막이 형성되지 않은 영역에 일정 간격으로 형성된 CMOS 게이트를 더 포함하는 것을 특징으로 하는 멀티 칩 패키지 장치.
- 제 3항에 있어서, 상기 CMOS 게이트는 상기 도전체막과 지그재그 패턴으로 형성됨을 특징으로 하는 멀티 칩 패키지 장치.
- 제 1항에 있어서, 상기 메탈층은 상기 도전체막의 상부에 차례로 적층되어 각각의 콘택노드를 통해 접속되는 복수개의 메탈을 포함하는 것을 특징으로 하는 멀티 칩 패키지 장치.
- 제 1항에 있어서, 상기 패시베이션층은 상기 메탈층의 상부 양쪽 끝단에 형성되어 소정 영역 상기 메탈층과 연결되도록 형성됨을 특징으로 하는 멀티 칩 패키지 장치.
- 제 1항에 있어서, 상기 연결 볼은 상기 패시베이션층의 상부에서 이웃하는 연결 볼과 서로 절연됨을 특징으로 하는 멀티 칩 패키지 장치.
- 제 1항에 있어서, 상기 관통-트랜치 영역은 연결하려고 하는 패드나 신호선 바로 밑에 형성됨을 특징으로 하는 멀티 칩 패키지 장치.
- 실리콘 웨이퍼에 형성된 관통-트랜치 영역에 매립된 도전체막;상기 도전체막과 상기 실리콘 웨이퍼를 상호 절연시키기 위한 절연막;상기 실리콘 웨이퍼의 상측에서 상기 도전체막과 콘택노드를 통해 접속되는 메탈층;상기 메탈층의 상부에 형성되어 상기 메탈층을 노출시키기 위한 트랜치 영역이 형성되는 패시베이션층; 및상기 패시베이션층의 상부에서 상기 트랜치 영역이 매립되도록 형성되어 상기 메탈층을 통해 상기 도전체막과 연결되는 연결 볼을 포함하는 칩을 구비하고,상기 칩은 다층으로 적층되어 상기 도전체막과 상기 메탈층 및 상기 연결 볼을 통해 상기 칩 간의 연결 신호들이 전달됨을 특징으로 하는 멀티 칩 패키지 장치.
- 제 9항에 있어서, 상기 절연막은 상기 관통-트랜치 영역에 매립되어 상기 도전체막의 양측에 형성됨을 특징으로 하는 멀티 칩 패키지 장치.
- 제 9항에 있어서, 상기 실리콘 웨이퍼의 상측에서 상기 도전체막이 형성되지 않은 영역에 일정 간격으로 형성된 CMOS 게이트를 더 포함하는 것을 특징으로 하는 멀티 칩 패키지 장치.
- 제 11항에 있어서, 상기 CMOS 게이트는 상기 도전체막과 지그재그 패턴으로 형성됨을 특징으로 하는 멀티 칩 패키지 장치.
- 제 9항에 있어서, 상기 메탈층은 상기 도전체막의 상부에 차례로 적층되어 각각의 콘택노드를 통해 접속되는 복수개의 메탈을 포함하는 것을 특징으로 하는 멀티 칩 패키지 장치.
- 제 9항에 있어서, 상기 패시베이션층은 상기 메탈층의 상부 양쪽 끝단에 형성되어 소정 영역 상기 메탈층과 연결되도록 형성됨을 특징으로 하는 멀티 칩 패키지 장치.
- 제 9항에 있어서, 상기 연결 볼은 상기 패시베이션층의 상부에서 이웃하는 연결 볼과 서로 절연됨을 특징으로 하는 멀티 칩 패키지 장치.
- 제 9항에 있어서, 상기 관통-트랜치 영역은 연결하려고 하는 패드나 신호선 바로 밑에 형성됨을 특징으로 하는 멀티 칩 패키지 장치.
- 실리콘 웨이퍼를 선택적으로 식각하여 소정 깊이를 갖는 관통-트랜치 영역을 일정 간격으로 형성하고, 상기 관통-트랜치 영역을 포함한 상기 실리콘 웨이퍼의 전면에 절연막을 형성하는 제 1단계;상기 절연막을 포함한 구조물 전면에 상기 관통-트랜치 영역을 매립하도록 도전체막을 형성하는 제 2단계;상기 실리콘 웨이퍼의 상부에 형성된 상기 절연막과 상기 도전체막을 제거하여 상기 실리콘 웨이퍼를 선택적으로 노출시키는 제 3단계;상기 실리콘 웨이퍼의 상부에서 콘택노드를 통해 상기 도전체막과 연결되는 메탈층을 형성하는 제 4단계;상기 메탈층을 포함한 구조물의 전면에 패시베이션층을 형성하고, 상기 패시베이션층을 선택적으로 식각하여 상기 메탈층을 일부 노출시키는 트랜치 영역을 형성하는 제 5단계;상기 패시베이션층을 포함한 구조물 전면에 다른 칩의 관통-트랜치 영역을 연결하기 위한 연결 볼을 상기 트랜치 영역이 매립되도록 형성하는 제 6단계; 및상기 도전체막이 노출되도록 상기 실리콘 웨이퍼의 뒷면을 식각하는 제 7단계를 포함하는 것을 특징으로 하는 멀티 칩 패키지 장치의 형성 방법.
- 제 17항에 있어서, 상기 패시베이션층은 상기 메탈층의 상부 양쪽 끝단에 형성되어 소정 영역 상기 메탈층과 연결되도록 형성됨을 특징으로 하는 멀티 칩 패키지 장치의 형성 방법.
- 제 17항에 있어서, 상기 연결 볼은 상기 패시베이션층의 상부에서 이웃하는 연결 볼과 서로 절연됨을 특징으로 하는 멀티 칩 패키지 장치의 형성 방법.
- 제 17항에 있어서, 상기 제 3단계는 CMP(Chemical Mechanical Polish) 공정을 통해 평탄화됨을 특징으로 하는 멀티 칩 패키지 장치의 형성 방법.
- 제 17항에 있어서, 상기 제 4단계는 상기 실리콘 웨이퍼의 상측에서 상기 콘 택노드가 형성되지 않은 영역에 CMOS 게이트를 일정 간격으로 형성하는 단계를 더 포함하는 것을 특징으로 하는 멀티 칩 패키지 장치의 형성 방법.
- 제 17항에 있어서, 상기 제 7단계는 백-그라인딩 식각 공정을 통해 상기 실리콘 웨이퍼를 식각하는 것을 특징으로 하는 멀티 칩 패키지 장치의 형성 방법.
- 제 17항에 있어서, 상기 CMOS 게이트는 상기 도전체막과 지그재그 패턴으로 형성됨을 특징으로 하는 멀티 칩 패키지 장치의 형성 방법.
- 제 17항에 있어서, 상기 연결 볼의 상측에 상기 실리콘 웨이퍼를 형성하고, 상기 제 1단계 내지 상기 제 7단계를 차례로 수행하여 실리콘 관통-트랜치 전극을 다층 칩으로 적층하는 단계를 더 포함하는 것을 특징으로 하는 멀티 칩 패키지 장치의 형성 방법.
- 제 24항에 있어서, 서로 다른 레이어에 적층된 상기 다층 칩들의 상호 연결 신호들이 상기 연결 볼과 상기 메탈층 및 상기 도전체막을 통해 상호 전달되는 것을 특징으로 하는 멀티 칩 패키지 장치의 형성 방법.
- 제 17항에 있어서, 상기 관통-트랜치 영역은 연결하려고 하는 패드나 신호선 바로 밑에 형성됨을 특징으로 하는 멀티 칩 패키지 장치의 형성 방법.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060015661A KR100694424B1 (ko) | 2006-02-17 | 2006-02-17 | 멀티 칩 패키지 장치 및 그 형성 방법 |
US11/525,158 US20070194410A1 (en) | 2006-02-17 | 2006-09-22 | Multi-chip device and method for manufacturing the same |
US12/404,574 US20090176332A1 (en) | 2006-02-17 | 2009-03-16 | Multi-chip device and method for manufacturing the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060015661A KR100694424B1 (ko) | 2006-02-17 | 2006-02-17 | 멀티 칩 패키지 장치 및 그 형성 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR100694424B1 true KR100694424B1 (ko) | 2007-03-12 |
Family
ID=38103459
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060015661A KR100694424B1 (ko) | 2006-02-17 | 2006-02-17 | 멀티 칩 패키지 장치 및 그 형성 방법 |
Country Status (2)
Country | Link |
---|---|
US (2) | US20070194410A1 (ko) |
KR (1) | KR100694424B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101107806B1 (ko) | 2008-10-21 | 2012-01-25 | 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 | 감소된 디싱 효과를 가지는 본드 패드 설계 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040019005A (ko) * | 2000-04-20 | 2004-03-04 | 가부시끼가이샤 도시바 | 멀티 칩 반도체 장치 및 메모리 카드 |
KR20050070527A (ko) * | 2003-12-30 | 2005-07-07 | 매그나칩 반도체 유한회사 | 고주파 반도체 장치 및 그 제조방법 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6809421B1 (en) * | 1996-12-02 | 2004-10-26 | Kabushiki Kaisha Toshiba | Multichip semiconductor device, chip therefor and method of formation thereof |
JP3920399B2 (ja) * | 1997-04-25 | 2007-05-30 | 株式会社東芝 | マルチチップ半導体装置用チップの位置合わせ方法、およびマルチチップ半導体装置の製造方法・製造装置 |
JP3646720B2 (ja) * | 2003-06-19 | 2005-05-11 | セイコーエプソン株式会社 | 半導体装置及びその製造方法、回路基板並びに電子機器 |
KR100537892B1 (ko) * | 2003-08-26 | 2005-12-21 | 삼성전자주식회사 | 칩 스택 패키지와 그 제조 방법 |
JP4441328B2 (ja) * | 2004-05-25 | 2010-03-31 | 株式会社ルネサステクノロジ | 半導体装置及びその製造方法 |
US7863187B2 (en) * | 2005-09-01 | 2011-01-04 | Micron Technology, Inc. | Microfeature workpieces and methods for forming interconnects in microfeature workpieces |
-
2006
- 2006-02-17 KR KR1020060015661A patent/KR100694424B1/ko not_active IP Right Cessation
- 2006-09-22 US US11/525,158 patent/US20070194410A1/en not_active Abandoned
-
2009
- 2009-03-16 US US12/404,574 patent/US20090176332A1/en not_active Abandoned
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040019005A (ko) * | 2000-04-20 | 2004-03-04 | 가부시끼가이샤 도시바 | 멀티 칩 반도체 장치 및 메모리 카드 |
KR20050070527A (ko) * | 2003-12-30 | 2005-07-07 | 매그나칩 반도체 유한회사 | 고주파 반도체 장치 및 그 제조방법 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101107806B1 (ko) | 2008-10-21 | 2012-01-25 | 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 | 감소된 디싱 효과를 가지는 본드 패드 설계 |
Also Published As
Publication number | Publication date |
---|---|
US20070194410A1 (en) | 2007-08-23 |
US20090176332A1 (en) | 2009-07-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101692434B1 (ko) | 반도체 소자 및 그 제조 방법 | |
CN102157487B (zh) | 用于集成电路的电感器及方法 | |
CN107644837B (zh) | 用于三维存储器的晶圆三维集成引线工艺及其结构 | |
US8836137B2 (en) | Method for creating a 3D stacked multichip module | |
KR100656218B1 (ko) | 반도체 또는 유전체 웨이퍼 상에 제조된 패키지 상의 시스템 | |
US8105940B2 (en) | Power distribution in a vertically integrated circuit | |
KR101374338B1 (ko) | 관통 전극을 갖는 반도체 장치 및 그 제조방법 | |
JP6175701B2 (ja) | 3d積層マルチチップモジュールの製造方法 | |
KR20130053338A (ko) | Tsv 구조를 구비한 집적회로 소자 | |
JP2007019454A (ja) | チップ挿入型媒介基板の構造及びその製造方法、並びにこれを用いた異種チップのウェーハレベル積層構造及びパッケージ構造 | |
CN107644838B (zh) | 用于三维存储器的晶圆三维集成引线工艺及其结构 | |
US9184113B1 (en) | Methods of forming coaxial feedthroughs for 3D integrated circuits | |
CN114783984A (zh) | 三维集成装置及其制作方法 | |
CN107112310A (zh) | 包括高性能封装间连接的层叠封装(pop)器件 | |
CN112310023A (zh) | 晶片结构及其制造方法 | |
CN107644841B (zh) | 用于三维存储器的晶圆三维集成引线工艺及其结构 | |
KR100787371B1 (ko) | 전극 및 반도체 장치 제조 방법 | |
KR100555524B1 (ko) | 반도체 장치의 본딩패드 및 그 제조방법 | |
KR100694424B1 (ko) | 멀티 칩 패키지 장치 및 그 형성 방법 | |
CN103456716A (zh) | 三维多芯片叠层模块及其制造方法 | |
CN209896057U (zh) | 半导体结构 | |
KR100709436B1 (ko) | 멀티 칩 패키지 장치 및 그 형성 방법 | |
KR20140038195A (ko) | Tsv구조 형성 방법 | |
CN104183571B (zh) | 直通硅晶穿孔及其制作工艺 | |
KR101212794B1 (ko) | 반도체 패키지 및 이의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20060217 |
|
PA0201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20070130 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20070306 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee | ||
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee | ||
PR1001 | Payment of annual fee | ||
FPAY | Annual fee payment |
Payment date: 20120222 Year of fee payment: 6 |
|
PR1001 | Payment of annual fee | ||
FPAY | Annual fee payment |
Payment date: 20130225 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee | ||
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |