KR100680951B1 - 메모리 장치용 고전압 발생장치 - Google Patents
메모리 장치용 고전압 발생장치 Download PDFInfo
- Publication number
- KR100680951B1 KR100680951B1 KR1020040089853A KR20040089853A KR100680951B1 KR 100680951 B1 KR100680951 B1 KR 100680951B1 KR 1020040089853 A KR1020040089853 A KR 1020040089853A KR 20040089853 A KR20040089853 A KR 20040089853A KR 100680951 B1 KR100680951 B1 KR 100680951B1
- Authority
- KR
- South Korea
- Prior art keywords
- high voltage
- memory device
- terminal
- signal
- variable resistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000001514 detection method Methods 0.000 claims abstract description 27
- 238000005086 pumping Methods 0.000 claims abstract description 24
- 238000000034 method Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 4
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000000087 stabilizing effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/145—Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/143—Detection of memory cassette insertion or removal; Continuity checks of supply or ground lines; Detection of supply variations, interruptions or levels ; Switching between alternative supplies
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of DC power input into DC power output
- H02M3/02—Conversion of DC power input into DC power output without intermediate conversion into AC
- H02M3/04—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters
- H02M3/06—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using resistors or capacitors, e.g. potential divider
- H02M3/07—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2207/00—Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
- G11C2207/22—Control and timing of internal memory operations
- G11C2207/2227—Standby or low power modes
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Dram (AREA)
- Read Only Memory (AREA)
Abstract
Description
Claims (5)
- 삭제
- 삭제
- 삭제
- 전압 검출수단, 오실레이터수단 및 펌핑수단을 구비한 메모리 장치용 고전압 발생장치에 있어서, 상기 전압 검출수단은, 칩 선택신호를 수신하여 인에이블되는 가변 저항부; 및 상기 가변 저항부의 저항값에 따라 제 1 및 제 2 내부전류가 흐르며, 이들 제 1 및 제 2 내부전류에 의해 제 1 및 제 2 검출신호를 상기 오실레이터수단에 전달하는 전류원부;를 구비하며, 상기 펌핑수단은, 상기 칩 선택신호가 실렉트되어 상기 가변 저항부가 디스에이블될 경우 상기 제 1검출신호를 수신한 상기 오실레이터수단의 출력신호를 수신하여 제 1 레벨의 고전압을 발생하고, 상기 칩 선택신호가 디실렉트되어 상기 가변 저항부가 인에이블될 경우, 상기 제2 검출신호를 수신한 상기 오실레이터수단의 출력신호를 수신하여 상기 제1레벨의 고전압보다 낮은 제2 레벨의 고전압을 발생하고, 상기 전류원부는, 고전압 검출단자와 접지단자 사이에 직렬로 연결된 제 1 저항소자와 제 1 NMOS 트랜지스터; 기준 고전압 수신단자와 상기 접지단자 사이에 직렬로 연결된 제 2 저항소자와 제 2 NMOS 트랜지스터; 및 상기 제 2 저항소자와 상기 제 2 NMOS 트랜지스터의 공통 연결단자에 연결된 인버터;를 구비하며, 상기 제 1 저항소자와 상기 제 1 NMOS 트랜지스터의 공통 연결단자는 상기 제 1 및 제 2 NMOS 트랜지스터의 게이트 단자와 연결되며, 상기 제 1 내부전류가 흐를 경우, 상기 제 1 검출신호를 출력하고, 상기 제 2 내부전류가 흐를 경우, 상기 제 2 검출신호를 출력하는 것을 특징으로 하는 메모리 장치용 고전압 발생장치.
- 제 4 항에 있어서,상기 가변 저항부가, 상기 고전압 검출단자와 상기 제 1 저항소자 및 제 1 NMOS 트랜지스터의 공통 연결단자 사이에 직렬로 연결된 PMOS 트랜지스터와 제 3 저항소자를 구비하며;상기 칩 선택신호가 상기 PMOS 트랜지스터의 게이트 단자로 인가되며,상기 칩 선택신호가 실렉트되어 디스에이블될 경우, 상기 전류원부에는 상기 제 1 내부전류가 흐르며,상기 칩 선택신호가 디실렉트되어 인에이블될 경우, 상기 전류원부에는 상기 제 2 내부전류가 흐르는 것을 특징으로 하는 메모리 장치용 고전압 발생장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040089853A KR100680951B1 (ko) | 2004-11-05 | 2004-11-05 | 메모리 장치용 고전압 발생장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040089853A KR100680951B1 (ko) | 2004-11-05 | 2004-11-05 | 메모리 장치용 고전압 발생장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060040903A KR20060040903A (ko) | 2006-05-11 |
KR100680951B1 true KR100680951B1 (ko) | 2007-02-08 |
Family
ID=37147678
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040089853A Expired - Fee Related KR100680951B1 (ko) | 2004-11-05 | 2004-11-05 | 메모리 장치용 고전압 발생장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100680951B1 (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100956780B1 (ko) * | 2008-09-09 | 2010-05-12 | 주식회사 하이닉스반도체 | 펌핑전압 발생 장치 |
KR102528558B1 (ko) * | 2016-01-15 | 2023-05-04 | 삼성전자주식회사 | 스토리지 장치, 호스트, 스토리지 시스템, 스토리지 장치의 전원 전압 수신 방법, 및 스토리지 시스템의 전원 전압 제공 방법 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010004410A (ko) * | 1999-06-28 | 2001-01-15 | 김영환 | 저전력 반도체소자의 고전압 발생장치 |
KR20030092584A (ko) * | 2002-05-30 | 2003-12-06 | 삼성전자주식회사 | 반도체 메모리 장치의 특정 모드에 따라 승압전압의레벨을 조정할 수 있는 승압전압 발생 회로 및 승압전압을발생시키는 방법 |
-
2004
- 2004-11-05 KR KR1020040089853A patent/KR100680951B1/ko not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010004410A (ko) * | 1999-06-28 | 2001-01-15 | 김영환 | 저전력 반도체소자의 고전압 발생장치 |
KR20030092584A (ko) * | 2002-05-30 | 2003-12-06 | 삼성전자주식회사 | 반도체 메모리 장치의 특정 모드에 따라 승압전압의레벨을 조정할 수 있는 승압전압 발생 회로 및 승압전압을발생시키는 방법 |
Non-Patent Citations (1)
Title |
---|
1020030092584 * |
Also Published As
Publication number | Publication date |
---|---|
KR20060040903A (ko) | 2006-05-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5184031A (en) | Semiconductor integrated circuit | |
KR100543659B1 (ko) | 내부전압 생성용 액티브 드라이버 | |
US6642757B2 (en) | Semiconductor memory device having a power-on reset circuit | |
US7436226B2 (en) | Power-up detection circuit that operates stably regardless of variations in process, voltage, and temperature, and semiconductor device thereof | |
KR100566302B1 (ko) | 파워업 신호 발생 장치 | |
US7924073B2 (en) | Semiconductor memory device having back-bias voltage in stable range | |
US6483357B2 (en) | Semiconductor device reduced in through current | |
JP3133673B2 (ja) | 基板電圧発生回路 | |
KR100680951B1 (ko) | 메모리 장치용 고전압 발생장치 | |
US7768843B2 (en) | Semiconductor memory device for generating back-BIAS voltage with variable driving force | |
KR20080043500A (ko) | 내부전압 검출기 및 이를 이용한 내부전압 발생장치 | |
US6826087B2 (en) | Semiconductor memory storage | |
KR100695421B1 (ko) | 반도체 메모리 소자의 내부전압 발생기 | |
US6545531B1 (en) | Power voltage driver circuit for low power operation mode | |
US6265932B1 (en) | Substrate control voltage circuit of a semiconductor memory | |
US6650152B2 (en) | Intermediate voltage control circuit having reduced power consumption | |
KR100554840B1 (ko) | 파워 업 신호 발생 회로 | |
JP4322072B2 (ja) | 半導体装置 | |
KR100922885B1 (ko) | 내부전압 발생회로 | |
KR100821570B1 (ko) | 고전압 발생 장치 | |
US7075833B2 (en) | Circuit for detecting negative word line voltage | |
US7990206B2 (en) | Device for supplying temperature dependent negative voltage | |
KR100772711B1 (ko) | 내부전원 생성장치 | |
KR101026380B1 (ko) | 전압레벨 검출회로 | |
KR19990001995A (ko) | 파워-업 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20041105 |
|
PA0201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20060328 Patent event code: PE09021S01D |
|
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20070123 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20070202 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20070205 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20100126 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20110126 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20110126 Start annual number: 5 End annual number: 5 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |