KR100680434B1 - 클록 추출장치 - Google Patents
클록 추출장치 Download PDFInfo
- Publication number
- KR100680434B1 KR100680434B1 KR1020000053736A KR20000053736A KR100680434B1 KR 100680434 B1 KR100680434 B1 KR 100680434B1 KR 1020000053736 A KR1020000053736 A KR 1020000053736A KR 20000053736 A KR20000053736 A KR 20000053736A KR 100680434 B1 KR100680434 B1 KR 100680434B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- clock
- data string
- string
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
- H04L7/0337—Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
- H03L7/0995—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
- H04L7/042—Detectors therefor, e.g. correlators, state machines
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Description
Claims (11)
- 입력되는 직렬 데이터를 소정 배(N)의 오버 샘플링에 의하여 양자화하는 데이터 샘플부와,이 데이터 샘플부에서 양자화하여 얻어진 데이터열을, 당해 데이터열에서의 변화점과 상기 소정 배(N)를 기준으로 복수의 그룹으로 나누는 데이터 분할부와,이 데이터 분할부에 의하여 얻어진 그룹의 경계점을 기준으로 클록을 발생시키는 클록 발생부를 구비하며,상기 클록 발생부로부터의 클록을 상기 직렬 데이터의 래치에 제공하도록 한 것을 특징으로 하는 클록 추출장치.
- 입력되는 직렬 데이터를 소정 배(N)의 오버 샘플링에 의하여 양자화하는 데이터 샘플부와,이 데이터 샘플부에서 양자화하여 얻어진 제 1 데이터열로부터, 당해 제 1 데이터열에서의 변화점을 특정하는 제 2 데이터열을 작성하는 제 1 변환부와,이 제 2 데이터열로부터, 당해 제 2 데이터열에서의 변화점과 상기 소정 배 (N)를 기준으로 한 경계점을 특정하는 제 3 데이터열을 작성하는 제 2 변환부와,이 제 3 데이터열에서의 경계점을 기준으로 하여 클록을 발생시키는 클록 발생부를 구비하며,상기 클록 발생부로부터의 클록을 상기 직렬 데이터의 래치에 제공하도록 한 것을 특징으로 하는 클록 추출장치.
- 제 2항에 있어서,상기 제 3 데이터열의 작성이, 상기 제 2 데이터열에서의 각 변화점으로부터 상기 오버 샘플링의 소정 배수(N)번째 비트와 그 전후 비트를 참조하여, 그 전후 비트에 변화점이 없는 경우는 N번째 비트를 경계점으로 하고, 전후 비트에 변화점이 있는 경우는 당해 변화점이 있는 비트를 경계점으로 함으로써 실행되는 것을 특징으로 하는 클록 추출장치.
- 제 2항에 있어서,상기 제 3 데이터열을 경계점에 대응시키는 비트만을 다른 것과 달리하여,이 제 3 데이터 열과 클록 비트 열의 시계열 적인 배타적 논리합을 취함으로써, 상기 클록의 발생을 실행하도록 하는 것을 특징으로 하는 클록 추출장치.
- 입력되는 직렬 데이터를 소정 배(N)의 오버 샘플링에 의하여 양자화하고,이 양자화하여 얻어진 데이터열을, 당해 데이터열에서의 변화점과 상기 소정 배(N)를 기준으로 복수의 그룹으로 분할하고,이 데이터 열의 그룹의 경계점을 기준으로 클록을 발생시켜서,이 클록을 상기 직렬 데이터의 래치에 제공하도록 한 것을 특징으로 하는 클록 추출방법.
- 입력되는 직렬 데이터를 소정 배(N)의 오버 샘플링에 의하여 양자화하고,이 양자화에 의하여 얻어진 제 1 데이터열로부터, 당해 제 1 데이터열에서의 변화점을 특정하는 제 2 데이터열을 작성하며,이 제 2 데이터열로부터, 당해 제 2 데이터열에서의 변화점과 상기 소정 배(N)를 기준으로 한 경계점을 특정하는 제 3 데이터열을 작성하고,이 제 3 데이터 열에서의 경계점을 기준으로 클록을 발생시켜서,이 클록을 상기 직렬 데이터의 래치에 제공하도록 한 것을 특징으로 하는 클록 추출방법.
- 입력되는 직렬 데이터를 소정 배(N)의 오버 샘플링으로 양자화하는 데이터 샘플부와, 이 데이터 샘플부에서 양자화하여 얻어진 제 1 데이터열로부터, 당해 제 1 데이터열의 변화점을 특정하는 제 2 데이터열을 작성하는 제 1 변환부와, 이 제 2 데이터열로부터, 당해 제 2 데이터열의 변화점과 상기 소정 배(N)를 기준으로 한 경계점을 특정하는 제 3 데이터열을 작성하는 제 2 변환부와, 이 제 3 데이터열에서의 경계점을 기준으로 하여 상기 직렬 데이터의 래치에 제공하는 클록을 발생시키는 클록 발생부를 구비하는 클록 추출회로와,상기 제 1 데이터열로부터 입력 데이터를 재생하는 데이터 재생회로와, 이 데이터 재생회로에서 재생한 입력 데이터와 상기 클록 추출회로에서 추출한 클록에 기초하여 입력 데이터를 소정 수의 비트로 전개하는 디멀티플렉스 회로를 구비하는 것을 특징으로 하는 직렬-병렬 변환장치.
- 제 7항에 있어서,상기 디멀티플렉스 회로에서 입력 데이터를 소정 수의 비트로 전개하여 얻어진 전개 데이터를 순차 수취하여, 특정 패턴의 데이터가 존재하는지 여부를 판별하는 패턴판별 회로와,이 패턴판별 회로에 의하여 상기 특정 패턴이 존재한다고 판별된 경우에, 당해 특정 패턴이 상기 소정 수 비트의 데이터로서 출력하는 열로 되도록 상기 전개 데이터를 시프트하는 데이터 시프트 회로를 추가로 구비하는 것을 특징으로 하는 직렬-병렬 변환장치.
- 제 8항에 있어서,상기 데이터 시프트 회로에서 시프트된 전개 데이터의 부호화를 해독하는 복호회로를 추가로 구비하는 것을 특징으로 하는 직렬-병렬 변환장치.
- 제 8항에 있어서,상기 입력 데이터가 버스트 데이터이고, 이 버스트 데이터의 프리앰블 기간에 상기 특정 패턴이 할당되는 것을 특징으로 하는 직렬-병렬 변환장치.
- 제 7항 기재의 직렬-병렬 변환 장치를 복수 구비하고,이들 변환장치를, 공통의 위상동기 루프로부터의 클록으로 동작시키도록 하는 것을 특징으로 하는 데이터 수신장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP25503099 | 1999-09-09 | ||
JP???11-255030 | 1999-09-09 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010050420A KR20010050420A (ko) | 2001-06-15 |
KR100680434B1 true KR100680434B1 (ko) | 2007-02-08 |
Family
ID=32211445
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000053736A Expired - Fee Related KR100680434B1 (ko) | 1999-09-09 | 2000-09-09 | 클록 추출장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6735710B1 (ko) |
KR (1) | KR100680434B1 (ko) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3671920B2 (ja) * | 2001-11-15 | 2005-07-13 | セイコーエプソン株式会社 | スキュー調整回路及びスキュー調整方法 |
US20040133912A1 (en) * | 2002-10-22 | 2004-07-08 | Chris Thomas | Method and apparatus of IEEE 1394 tone transmission in beta mode |
US7198197B2 (en) * | 2002-11-05 | 2007-04-03 | Rambus, Inc. | Method and apparatus for data acquisition |
US7590175B2 (en) | 2003-05-20 | 2009-09-15 | Rambus Inc. | DFE margin test methods and circuits that decouple sample and feedback timing |
US7627029B2 (en) | 2003-05-20 | 2009-12-01 | Rambus Inc. | Margin test methods and circuits |
US7359458B2 (en) * | 2003-07-31 | 2008-04-15 | Analog Devices, Inc. | Structures and methods for capturing data from data bit streams |
JP3973630B2 (ja) * | 2004-01-20 | 2007-09-12 | シャープ株式会社 | データ伝送装置およびデータ伝送方法 |
TW200620938A (en) * | 2004-09-07 | 2006-06-16 | Nec Electronics Corp | Synchronization device and semiconductor device |
US20080063129A1 (en) * | 2006-09-11 | 2008-03-13 | Nokia Corporation | System and method for pre-defined wake-up of high speed serial link |
JP4722067B2 (ja) * | 2007-03-06 | 2011-07-13 | 日立ビークルエナジー株式会社 | 蓄電装置,蓄電池管理制御装置及びモータ駆動装置 |
US8619935B2 (en) * | 2010-10-26 | 2013-12-31 | Lsi Corporation | Methods and structure for on-chip clock jitter testing and analysis |
KR102583236B1 (ko) | 2016-06-30 | 2023-09-27 | 삼성전자주식회사 | Prbs 패턴을 이용한 클럭 데이터 복원 회로, 그리고 그것의 동작 방법 |
KR20180034738A (ko) * | 2016-09-26 | 2018-04-05 | 삼성전자주식회사 | 메모리 장치 및 그것의 분주 클록 보정 방법 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0591097A (ja) * | 1991-09-26 | 1993-04-09 | Olympus Optical Co Ltd | ビツトクロツク再生回路 |
JPH0983500A (ja) * | 1995-09-07 | 1997-03-28 | Fujitsu Ltd | バースト同期回路 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0659041B2 (ja) * | 1987-02-13 | 1994-08-03 | 日本電気株式会社 | 高速光バス |
US4972161A (en) * | 1989-06-28 | 1990-11-20 | Digital Equipment Corporation | Clock recovery for serial data communications system |
JPH0556025A (ja) | 1991-08-26 | 1993-03-05 | Fujitsu Ltd | 伝送路符号処理方式 |
JP2970717B2 (ja) | 1992-03-17 | 1999-11-02 | 三菱電機株式会社 | フレ−ム同期回路 |
JPH0758790A (ja) | 1993-08-20 | 1995-03-03 | Fujitsu Ten Ltd | クロック再生回路 |
US6081561A (en) * | 1994-02-25 | 2000-06-27 | Texas Instruments Incorporated | Method and apparatus for receiving and reconstituting a data signal employing oversampling and selection of a sampled data signal remote from transitions in the data signal |
JP3340558B2 (ja) | 1994-06-14 | 2002-11-05 | 松下電器産業株式会社 | 信号検出装置およびそれを用いたクロック再生装置 |
US5761255A (en) * | 1995-11-30 | 1998-06-02 | The Boeing Company | Edge-synchronized clock recovery unit |
JPH09247139A (ja) | 1996-03-01 | 1997-09-19 | Canon Inc | パターン検出装置 |
JP3379060B2 (ja) | 1996-08-13 | 2003-02-17 | 富士通株式会社 | バースト同期回路に於ける位相選択方法 |
JPH10145348A (ja) * | 1996-09-13 | 1998-05-29 | Nec Corp | クロック抽出回路 |
WO1999012306A1 (en) * | 1997-09-04 | 1999-03-11 | Silicon Image, Inc. | System and method for high-speed, synchronized data communication |
-
2000
- 2000-09-05 US US09/655,717 patent/US6735710B1/en not_active Expired - Fee Related
- 2000-09-09 KR KR1020000053736A patent/KR100680434B1/ko not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0591097A (ja) * | 1991-09-26 | 1993-04-09 | Olympus Optical Co Ltd | ビツトクロツク再生回路 |
JPH0983500A (ja) * | 1995-09-07 | 1997-03-28 | Fujitsu Ltd | バースト同期回路 |
Also Published As
Publication number | Publication date |
---|---|
US6735710B1 (en) | 2004-05-11 |
KR20010050420A (ko) | 2001-06-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100680434B1 (ko) | 클록 추출장치 | |
US6266799B1 (en) | Multi-phase data/clock recovery circuitry and methods for implementing same | |
KR101826995B1 (ko) | 시리얼 데이터의 수신 회로, 수신 방법 및 이들을 이용한 시리얼 데이터의 전송 시스템, 전송 방법 | |
US7684531B2 (en) | Data recovery method and data recovery circuit | |
JP2783470B2 (ja) | ディジタルクロック変換回路 | |
US7957497B2 (en) | Clock and data recovery circuits using random edge sampling and recovery method therefor | |
JP3130344B2 (ja) | データの並直列変換装置及び直並列変換装置、並びに直列データのディジタル伝送システム | |
EP0755135A2 (en) | Apparatus and method for recovering a clock signal | |
US5864250A (en) | Non-servo clock and data recovery circuit and method | |
US6288656B1 (en) | Receive deserializer for regenerating parallel data serially transmitted over multiple channels | |
US7978801B2 (en) | Clock and data recovery method and corresponding device | |
US5101203A (en) | Digital data regeneration and deserialization circuits | |
US20110170560A1 (en) | Multi-rate serializer/deserializer circuit with broad operating frequency range | |
CN111565046A (zh) | 基于jesd204b的多板同步采集电路与方法 | |
KR100306938B1 (ko) | 직렬 데이터와 클록 신호를 합성하는 방법 및 장치 | |
US7342520B1 (en) | Method and system for multilevel serializer/deserializer | |
US6298104B1 (en) | Clock recovery circuit | |
JP2009141506A (ja) | 受信装置、受信方法 | |
JP3389560B2 (ja) | クロック抽出装置 | |
TW200306733A (en) | PLL for clock recovery with initialization sequence | |
KR100715701B1 (ko) | 4배속 오버 샘플링 방식 위상 검출기를 사용하는클럭/데이터 복원 회로 및 그 제어 방법 | |
CN101310471A (zh) | 信号分离电路、信号分离方法、信号多路复用电路及信号多路复用方法 | |
JP2008508834A (ja) | データ伝送同期 | |
JP3705273B2 (ja) | クロック抽出回路およびクロック抽出方法 | |
JP2958976B2 (ja) | データの誤り訂正方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20000909 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20050404 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20000909 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20060630 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20061219 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20070201 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20070131 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20100129 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20110126 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20110126 Start annual number: 5 End annual number: 5 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |