KR100306938B1 - 직렬 데이터와 클록 신호를 합성하는 방법 및 장치 - Google Patents
직렬 데이터와 클록 신호를 합성하는 방법 및 장치 Download PDFInfo
- Publication number
- KR100306938B1 KR100306938B1 KR1019990002412A KR19990002412A KR100306938B1 KR 100306938 B1 KR100306938 B1 KR 100306938B1 KR 1019990002412 A KR1019990002412 A KR 1019990002412A KR 19990002412 A KR19990002412 A KR 19990002412A KR 100306938 B1 KR100306938 B1 KR 100306938B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- signal
- clock signal
- clock
- transmission
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 12
- 230000005540 biological transmission Effects 0.000 claims abstract description 82
- 230000002194 synthesizing effect Effects 0.000 claims abstract description 12
- 238000010586 diagram Methods 0.000 description 11
- 230000003595 spectral effect Effects 0.000 description 11
- 230000003190 augmentative effect Effects 0.000 description 9
- 239000003990 capacitor Substances 0.000 description 8
- 230000015572 biosynthetic process Effects 0.000 description 7
- 238000011084 recovery Methods 0.000 description 7
- 238000003786 synthesis reaction Methods 0.000 description 7
- 230000007704 transition Effects 0.000 description 6
- 238000004891 communication Methods 0.000 description 5
- 238000012546 transfer Methods 0.000 description 5
- 239000002131 composite material Substances 0.000 description 3
- 238000007796 conventional method Methods 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 230000011664 signaling Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B14/00—Transmission systems not characterised by the medium used for transmission
- H04B14/02—Transmission systems not characterised by the medium used for transmission characterised by the use of pulse modulation
- H04B14/06—Transmission systems not characterised by the medium used for transmission characterised by the use of pulse modulation using differential modulation, e.g. delta modulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer Security & Cryptography (AREA)
- Dc Digital Transmission (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Description
Claims (16)
- 합성된 데이터와 클록 신호를 전송하는 시스템으로서,전송 데이터 신호와 상기 전송 데이터 신호의 전송 속도의 적어도 약 두 배의 속도를 가지는 클록 신호를 합성하도록 적응된 합성기(combiner)와,상기 합성된 전송 데이타와 클록 신호를 단일 직렬 정보 스트림으로서 전송하는 전송기(transmitter)를 포함하는 전송 시스템.
- 제 1항에 있어서, 상기 합성기와 상기 전송기 사이에서, 상기 합성된 전송 데이터와 클록 신호를 전송을 위해 인코딩하도록 배열되고 적응된 인코더를 더 포함하는 전송 시스템.
- 제 1항에 있어서, 상기 합성기는 XOR(exclusive OR)을 포함하는 합성기인 전송 시스템.
- 제 1항에 있어서, 상기 전송 데이터 신호는 시그마-델타 인코딩된 신호인 전송 시스템.
- 제 2항에 있어서, 상기 인코더는 시그마-델타 인코더인 전송 시스템.
- 합성된 데이터와 클록 신호를 수신하는 시스템으로서,상기 합성된 데이터와 클록 신호를 수신하도록 적응된 수신기와,상기 합성된 데이터와 클록 신호에서 클록 에지를 검출하도록 적응된 에지 검출기와 ,상기 합성된 데이터와 클록 신호 내의 상기 검출된 클록 에지에 위상 고정하도록 적응된 위상 동기 루프와,상기 합성된 데이터와 클록 신호로부터 클록 신호를 추출하도록 적응된 제 1 추출기(extractor)와,상기 데이터 신호의 전송 속도에 대응하는 복구된 원래 클록 신호를 제공하기 위하여 상기 클록 신호를 나누도록 적응된 디바이더(divider)와,상기 합성된 데이터와 클록 신호로부터 상기 데이터 신호를 추출하도록 적응된 제 2 추출기(extractor)를 포함하는 수신 시스템.
- 제 6항에 있어서, 상기 디바이더는 적어도 약 2 로 나누는 디바이더인 수신 시스템.
- 제 6항에 있어서, 상기 위상 동기 루프는 상기 전송 속도와 실질적으로 같은 주파수를 고정하도록 적응된 위상 동기 루프인 수신 시스템.
- 단일 직렬 정보 스트림 내에서 합성된 데이터와 클록 신호를 함께 전송하는방법으로서,전송 데이터 신호의 전송 속도의 적어도 약 두 배인 속도를 가지는 더 고속의 클록 신호를 제공하는 단계와,상기 더 고속의 클록 신호와 상기 데이터 신호를 합성하여 상기 합성된 데이터와 클록 신호를 형성하는 단계와,상기 합성된 데이터와 클록 신호를 단일 직렬 정보 스트림으로서 전송하는 단계를 포함하는 전송 방법.
- 제 9항에 있어서, 상기 합성 단계는 상기 데이터 신호와 상기 더 고속의 클록 신호를 XOR하는 단계를 더 포함하는 전송 방법.
- 제 9항에 있어서, 상기 전송 데이터 신호를 시그마-델타 인코딩하는 단계를 더 포함하는 전송 방법.
- 단일 직렬 정보 스트림으로부터 합성된 데이터와 클록 신호를 수신하는 방법으로서,상기 합성된 데이터와 클록 신호를 포함하는 상기 단일 직렬 정보 신호를 수신하는 단계와,상기 합성된 데이터와 클록 신호에서 클록 에지를 검출하는 단계와,상기 검출된 클록 에지에 위상 동기 루프를 고정하는 단계와,상기 합성된 데이터와 클록 신호로부터 클록 신호를 추출하는 단계와,상기 데이터 신호의 전송 속도에 대응하는 복구된 클록 신호를 제공하기 위하여 상기 추출된 클록 신호를 나누는 단계와,상기 합성된 데이터와 클록 신호로부터 상기 데이터 신호를 추출하는 단계를 포함하는 수신 방법.
- 제 12항에 있어서, 상기 나누기 단계는 적어도 약 2로 나누는 단계인 수신 방법.
- 제 12항에 있어서, 상기 위상 동기 루프를 고정하는 단계는 상기 전송 속도와 실질적으로 같은 주파수에서 상기 위상 동기 루프를 고정하는 단계를 더 포함하는 수신 방법.
- 합성된 데이터와 클록 신호를 단일 직렬 정보 스트림에서 함께 전송하는 장치로서,데이터 신호의 전송 속도의 약 두 배와 같은 속도를 가진 더 고속의 클록 신호를 제공하는 수단과,상기 합성된 데이터와 클록 신호를 형성하도록 상기 데이터 신호와 상기 더 고속의 클록 신호를 합성하는 수단과,상기 합성된 데이터와 클록 신호를 단일 직렬 정보 스트림으로서 전송하는수단을 포함하는 전송 장치.
- 단일 직렬 정보 스트림으로부터 합성된 데이터와 클록 신호를 수신하는 장치로서,상기 합성된 데이터와 클록 신호를 포함하는 상기 단일 직렬 정보 신호를 수신하는 수단과,상기 합성된 데이터와 클록 신호에서 클록 에지들을 검출하기 위한수단과,상기 검출된 클록 에지들에서 위상 동기 루프를 고정하기 위한 수단과,상기 합성된 데이터와 클록 신호로부터 클록 신호를 추출하기 위한 수단과상기 데이터 신호의 전송 속도에 대응하는 복구된 클록 신호를 제공하기 위하여 상기 추출된 클록 신호를 나누는 수단과,상기 합성된 데이터와 클록 신호로부터 상기 데이터 신호를 추출하는 수단을 포함하는 수신 장치.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/013,943 | 1998-01-27 | ||
US9/013,943 | 1998-01-27 | ||
US09/013,943 US6396877B1 (en) | 1998-01-27 | 1998-01-27 | Method and apparatus for combining serial data with a clock signal |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990068139A KR19990068139A (ko) | 1999-08-25 |
KR100306938B1 true KR100306938B1 (ko) | 2001-09-26 |
Family
ID=21762636
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990002412A Expired - Fee Related KR100306938B1 (ko) | 1998-01-27 | 1999-01-26 | 직렬 데이터와 클록 신호를 합성하는 방법 및 장치 |
Country Status (4)
Country | Link |
---|---|
US (1) | US6396877B1 (ko) |
JP (1) | JPH11317775A (ko) |
KR (1) | KR100306938B1 (ko) |
TW (1) | TW423228B (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9191184B2 (en) | 2013-07-05 | 2015-11-17 | SK Hynix Inc. | Transmitter, receiver and system including the same |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6765954B1 (en) * | 1999-08-16 | 2004-07-20 | Globespanvirata, Inc. | System and method for implementing a delta-sigma modulator integrity supervisor |
US6590426B2 (en) * | 2000-07-10 | 2003-07-08 | Silicon Laboratories, Inc. | Digital phase detector circuit and method therefor |
AU2003251573A1 (en) * | 2002-06-21 | 2004-01-06 | Thomson Licensing S.A. | Broadcast router having a multirate serial digital audio data stream encoder |
JP4145583B2 (ja) * | 2002-07-02 | 2008-09-03 | シャープ株式会社 | 信号伝送方法、信号伝送システム、論理回路、及び液晶駆動装置 |
CN1745525A (zh) * | 2003-01-31 | 2006-03-08 | 高桥幸男 | 无线通信装置及无线通信方法 |
US7305023B2 (en) * | 2003-07-23 | 2007-12-04 | Intel Corporation | Receivers for cycle encoded signals |
US7308025B2 (en) * | 2003-07-23 | 2007-12-11 | Intel Corporation | Transmitters providing cycle encoded signals |
US7573968B2 (en) | 2004-11-30 | 2009-08-11 | Oki Semiconductor Co., Ltd. | Data transmission circuit with serial interface and method for transmitting serial data |
KR100642275B1 (ko) * | 2005-03-15 | 2006-11-03 | 한국표준과학연구원 | 선택신호 발생, 비동기 직렬신호 복원 그리고 전송 장치 및 이와 관련된 방법 |
DE102005024649B4 (de) * | 2005-05-25 | 2007-04-12 | Infineon Technologies Ag | Vorrichtung und Verfahren zum Messen von Jitter |
GB2499699A (en) | 2011-12-14 | 2013-08-28 | Wolfson Ltd | Digital data transmission involving the position of and duration of data pulses within transfer periods |
CA2882321C (en) | 2011-12-14 | 2018-05-01 | Wolfson Microelectronics Plc | Data transfer |
US9698835B2 (en) * | 2014-05-05 | 2017-07-04 | Raytheon Company | System and method to detect time-delays in non-periodic signals |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0998174A (ja) * | 1995-09-29 | 1997-04-08 | Matsushita Electric Works Ltd | 同期式シリアル通信装置 |
US5625358A (en) * | 1993-09-13 | 1997-04-29 | Analog Devices, Inc. | Digital phase-locked loop utilizing a high order sigma-delta modulator |
JPH10327153A (ja) * | 1997-05-27 | 1998-12-08 | Oki Electric Ind Co Ltd | シリアルインタフェース回路 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3518648A (en) * | 1966-11-07 | 1970-06-30 | Subscription Television Inc | High density record and reproduce system |
US3792443A (en) * | 1972-04-14 | 1974-02-12 | Honeywell Inc | Recording and playback system for self-clocking digital signals |
US4052558A (en) * | 1974-12-09 | 1977-10-04 | Colin Davey Patterson | Data transmission system |
US3988729A (en) * | 1975-01-29 | 1976-10-26 | The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration | Differential pulse code modulation |
US4232388A (en) * | 1977-11-04 | 1980-11-04 | Mca Disco-Vision, Inc. | Method and means for encoding and decoding digital data |
US4218770A (en) * | 1978-09-08 | 1980-08-19 | Bell Telephone Laboratories, Incorporated | Delay modulation data transmission system |
CH689471A5 (de) * | 1994-05-05 | 1999-04-30 | Landis & Gyr Tech Innovat | Anordnung zum Summieren von Produkten zweier gleichen oder unterschiedlichen Signale. |
FI98020C (fi) * | 1995-06-06 | 1997-03-25 | Nokia Mobile Phones Ltd | Digitaalisen signaalin modulointimenetelmä ja modulaattori |
US6285306B1 (en) * | 1996-01-31 | 2001-09-04 | Djuro G. Zrilic | Circuits and methods for functional processing of delta modulated pulse density stream |
-
1998
- 1998-01-27 US US09/013,943 patent/US6396877B1/en not_active Expired - Lifetime
-
1999
- 1999-01-25 JP JP11015685A patent/JPH11317775A/ja active Pending
- 1999-01-26 KR KR1019990002412A patent/KR100306938B1/ko not_active Expired - Fee Related
- 1999-07-26 TW TW088101234A patent/TW423228B/zh not_active IP Right Cessation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5625358A (en) * | 1993-09-13 | 1997-04-29 | Analog Devices, Inc. | Digital phase-locked loop utilizing a high order sigma-delta modulator |
JPH0998174A (ja) * | 1995-09-29 | 1997-04-08 | Matsushita Electric Works Ltd | 同期式シリアル通信装置 |
JPH10327153A (ja) * | 1997-05-27 | 1998-12-08 | Oki Electric Ind Co Ltd | シリアルインタフェース回路 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9191184B2 (en) | 2013-07-05 | 2015-11-17 | SK Hynix Inc. | Transmitter, receiver and system including the same |
Also Published As
Publication number | Publication date |
---|---|
TW423228B (en) | 2001-02-21 |
US6396877B1 (en) | 2002-05-28 |
JPH11317775A (ja) | 1999-11-16 |
KR19990068139A (ko) | 1999-08-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP1112648B1 (en) | A system and method for sending and receiving data signals over a clock signal line | |
KR101826995B1 (ko) | 시리얼 데이터의 수신 회로, 수신 방법 및 이들을 이용한 시리얼 데이터의 전송 시스템, 전송 방법 | |
KR100306938B1 (ko) | 직렬 데이터와 클록 신호를 합성하는 방법 및 장치 | |
KR100913400B1 (ko) | 직렬 송수신 장치 및 그 통신 방법 | |
JP4940268B2 (ja) | データ伝送方法及びデータ伝送システム | |
US7340655B2 (en) | Skew adjustment circuit, skew adjustment method, data synchronization circuit, and data synchronization method | |
US4750167A (en) | Digital audio transmission system | |
CN102714589B (zh) | 用于突发模式串行信号的时钟与数据恢复 | |
CA2122904C (en) | Method and apparatus for decoding manchester encoded data | |
US5101203A (en) | Digital data regeneration and deserialization circuits | |
JP2009109488A (ja) | シリアル・データ処理装置及び方法 | |
US5127023A (en) | Retiming decoder/encoder | |
US7342520B1 (en) | Method and system for multilevel serializer/deserializer | |
US4752942A (en) | Method and circuitry for extracting clock signal from received biphase modulated signal | |
US6271777B1 (en) | Data transmission system employing clock-enriched data coding and sub-harmonic de-multiplexing | |
US4547764A (en) | Pulse width decoder for double frequency encoded serial data | |
CA2396948A1 (en) | A system and method for sending and receiving data signals over a clock signal line | |
EP0499479B1 (en) | Clock regeneration circuit | |
US5430733A (en) | Digital transmission system for multiplexing and demultiplexing signals | |
EP1151433A1 (en) | Data encoding/decoding device and apparatus using the same | |
JP2958976B2 (ja) | データの誤り訂正方式 | |
US7106822B1 (en) | Bidirectional synchronous interface with single time base | |
JPH0210619B2 (ko) | ||
JP2007036366A (ja) | シリアル通信回路 | |
US7136446B2 (en) | Method and apparatus for data and clock recovery in a biphase-coded data signal |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19990126 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20010528 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20010816 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20010817 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20040423 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20050728 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20060728 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20070731 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20080728 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20090810 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20100812 Start annual number: 10 End annual number: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20110809 Start annual number: 11 End annual number: 11 |
|
FPAY | Annual fee payment |
Payment date: 20120727 Year of fee payment: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20120727 Start annual number: 12 End annual number: 12 |
|
FPAY | Annual fee payment |
Payment date: 20130723 Year of fee payment: 13 |
|
PR1001 | Payment of annual fee |
Payment date: 20130723 Start annual number: 13 End annual number: 13 |
|
FPAY | Annual fee payment |
Payment date: 20140722 Year of fee payment: 14 |
|
PR1001 | Payment of annual fee |
Payment date: 20140722 Start annual number: 14 End annual number: 14 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20160709 |