KR100500927B1 - 반도체소자의 출력버퍼 - Google Patents
반도체소자의 출력버퍼 Download PDFInfo
- Publication number
- KR100500927B1 KR100500927B1 KR10-1998-0045283A KR19980045283A KR100500927B1 KR 100500927 B1 KR100500927 B1 KR 100500927B1 KR 19980045283 A KR19980045283 A KR 19980045283A KR 100500927 B1 KR100500927 B1 KR 100500927B1
- Authority
- KR
- South Korea
- Prior art keywords
- pull
- signal
- output
- unit
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/1057—Data output buffers, e.g. comprising level conversion circuits, circuits for adapting load
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/20—Memory cell initialisation circuits, e.g. when powering up or down, memory clear, latent image memory
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/003—Modifications for increasing the reliability for protection
- H03K19/00346—Modifications for eliminating interference or parasitic voltages or currents
- H03K19/00361—Modifications for eliminating interference or parasitic voltages or currents in field effect transistor circuits
Landscapes
- Dram (AREA)
- Logic Circuits (AREA)
Abstract
Description
Claims (5)
- 반도체소자의 출력버퍼에 있어서,출력단을 풀업 및 풀다운 구동하기 위한 제1풀업 및 풀다운트랜지스터부;상기 제1 풀업 및 풀다운트랜지스터부가 인에이블된 후 지연시간을 가지고 상기 출력단을 풀업 및 풀다운 구동하기 위한 제2 풀업 및 풀다운트랜지스터부;입력되는 제1 및 제2 입력신호와 인에이블신호를 조합하여 상기 제1 풀업트랜지스터부 또는 상기 제2 풀다운트랜지스터부를 턴온시키기 위한 제1 신호를 생성하는 신호제어부;상기 제1 풀업트랜지스터부 또는 상기 풀다운트랜지스터부를 턴온시키기 위해, 상기 신호제어부로부터 출력된 제1 신호의 전압레벨을 낮춘 제2 신호를 출력하기 위한 전압제어부; 및상기 출력단으로부터 궤환된 신호와 상기 제1 신호를 조합하여 상기 제2 풀업트랜지스터 또는 및 제2 풀다운트랜지스터부를 턴온시키기 위한 제3 신호를 생성하여 출력하는 궤환부를 구비하는 반도체소자의 출력버퍼.
- 제1항에 있어서,상기 궤환부의 출력되는 상기 제3 신호를 입력받아 소정시간 지연시킨 다음 상기 제2 풀업트랜지스터부 또는 상기 제2 풀다운트랜지스터부로 출력하는 지연부를 더 구비하는 것을 특징으로 하는 반도체소자의 출력버퍼.
- 제 1 항 또는 제 2 항에 있어서,상기 전압제어부는상기 신호제어부와 상기 제1 풀업트랜지스터부 및 제1 풀다운트랜지스터부 사이에 각각 접속된 저항을 구비함을 특징으로 하는 반도체소자의 출력버퍼.
- 제 3 항에 있어서,상기 전압제어부에 구비된 상기 저항으로 인해 발생되는 속도지연을 보상하기 위하여, 상기 신호제어부와 상기 제1 풀업트랜지스터부 및 풀다운트랜지스터부 사이에서 상기 저항과 병렬 접속된 캐패시터를 각각 더 구비하는 것을 특징으로 하는 반도체소자의 출력버퍼.
- 인에이블신호를 인버팅하는 제1 인버터;제1 입력신호와 제1 인버터의 출력신호를 부정논리합하는 제1 부정논리합게이트;제2 입력신호를 인버팅하는 제2 인버터;상기 제2 인버터의 출력신호와 상기 인에이블신호를 부정논리곱하는 제1 부정논리곱게이트;상기 제1 부정논리합게이트의 출력신호를 각각 인버팅하는 제3 및 제4 인버터;상기 제1 부정논리곱게이트의 출력신호를 각각 인버팅하는 제5 및 제6 인버터;상기 제4 및 제5 인버터의 출력신호를 각각 입력받는 제1 및 제2 저항;상기 제3 및 제6 인버터의 출력신호를 각각 입력받는 제1 및 제2 캐패시터;소스에 공급전압단이 접속되고 상기 제1 저항 및 상기 제1 캐패시터의 출력신호들을 게이트 입력으로 하며, 출력단에 드레인이 접속된 드라이빙용 제1 피모스트랜지스터;상기 제2 저항 및 제2 콘덴서의 출력신호들을 게이트 입력으로 하고 드레인이 상기 출력단에 연결되며 소스에 접지전압단이 연결된 드라이빙용 제1 엔모스트랜지스터;상기 출력단 신호와 상기 제1 부정논리합게이트의 출력신호를 부정논리곱하는 제2 부정논리곱게이트;상기 출력단 신호와 상기 제1부정논리곱게이트의 출력신호를 부정논리합하는 제2 부정논리합게이트;제2 부정논리곱게이트 및 상기 제2 부정논리합게이트의 출력을 각각 소정시간 지연시키는 제1 및 제2지연부;소스에 공급전압단이 접속되고 상기 제1지연부의 출력신호를 게이트 입력으로 하며, 출력단에 드레인이 접속된 드라이빙용 제2 피모스트랜지스터; 및상기 제2 지연부의 출력신호를 게이트 입력으로 하고 드레인이 상기 출력단에 연결되며 소스에 접지전압단이 연결된 드라이빙용 제2 엔모스트랜지스터를 구비하는 반도체소자의 출력버퍼.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-1998-0045283A KR100500927B1 (ko) | 1998-10-28 | 1998-10-28 | 반도체소자의 출력버퍼 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-1998-0045283A KR100500927B1 (ko) | 1998-10-28 | 1998-10-28 | 반도체소자의 출력버퍼 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20000027367A KR20000027367A (ko) | 2000-05-15 |
KR100500927B1 true KR100500927B1 (ko) | 2005-10-24 |
Family
ID=19555700
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-1998-0045283A Expired - Fee Related KR100500927B1 (ko) | 1998-10-28 | 1998-10-28 | 반도체소자의 출력버퍼 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100500927B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8907700B2 (en) | 2012-03-09 | 2014-12-09 | Samsung Electronics Co., Ltd. | Clock-delayed domino logic circuit |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100346948B1 (ko) * | 1999-06-28 | 2002-07-31 | 주식회사 하이닉스반도체 | 씨모스 출력 버퍼 회로 |
KR100529397B1 (ko) * | 2002-04-27 | 2005-11-17 | 주식회사 하이닉스반도체 | 반도체 장치의 출력 버퍼 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6434016A (en) * | 1987-07-29 | 1989-02-03 | Nec Corp | Output driver circuit |
KR960019990A (ko) * | 1994-11-30 | 1996-06-17 | 김주용 | 저잡음 고속 출력버퍼 |
KR970024592A (ko) * | 1995-10-13 | 1997-05-30 | 김주용 | 출력 버퍼 |
KR970055472A (ko) * | 1995-12-19 | 1997-07-31 | 김주용 | 고속 출력 버퍼 |
-
1998
- 1998-10-28 KR KR10-1998-0045283A patent/KR100500927B1/ko not_active Expired - Fee Related
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6434016A (en) * | 1987-07-29 | 1989-02-03 | Nec Corp | Output driver circuit |
KR960019990A (ko) * | 1994-11-30 | 1996-06-17 | 김주용 | 저잡음 고속 출력버퍼 |
KR0136479B1 (ko) * | 1994-11-30 | 1998-05-15 | 김주용 | 저잡음 고속 출력버퍼 |
KR970024592A (ko) * | 1995-10-13 | 1997-05-30 | 김주용 | 출력 버퍼 |
KR970055472A (ko) * | 1995-12-19 | 1997-07-31 | 김주용 | 고속 출력 버퍼 |
KR0172514B1 (ko) * | 1995-12-19 | 1999-03-30 | 김주용 | 고속 출력 버퍼 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8907700B2 (en) | 2012-03-09 | 2014-12-09 | Samsung Electronics Co., Ltd. | Clock-delayed domino logic circuit |
Also Published As
Publication number | Publication date |
---|---|
KR20000027367A (ko) | 2000-05-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6593795B2 (en) | Level adjustment circuit and data output circuit thereof | |
JP3590557B2 (ja) | レベルシフタを有する半導体装置のデータ出力回路及びデータ出力方法、該データ出力回路を有する半導体装置 | |
US6281715B1 (en) | Low voltage differential signaling driver with pre-emphasis circuit | |
US5124579A (en) | Cmos output buffer circuit with improved ground bounce | |
EP0303341B1 (en) | Output buffer circuits | |
JPH0936673A (ja) | 補償済のバイアス電圧を与える回路 | |
US7795905B2 (en) | On die termination (ODT) circuit having improved high frequency performance | |
US5341338A (en) | Data output circuit with minimum power source noise | |
US5173627A (en) | Circuit for outputting a data signal following an output enable command signal | |
KR100500927B1 (ko) | 반도체소자의 출력버퍼 | |
KR19980058197A (ko) | 제어신호를 이용한 출력패드 회로 | |
KR100300052B1 (ko) | 출력버퍼회로 | |
KR100468758B1 (ko) | 고속 신호전송을 위한 신호버퍼 및 이를 구비하는신호라인 구동회로 | |
KR100205094B1 (ko) | 반도체 소자의 출력버퍼 회로 | |
KR100255507B1 (ko) | 고속 출력버퍼 회로 | |
KR100434966B1 (ko) | 출력 드라이버 | |
KR100190303B1 (ko) | 반도체 메모리소자의 출력 버퍼 | |
KR0125314B1 (ko) | 어드레스 입력버퍼 | |
KR100231601B1 (ko) | 데이터 출력 버퍼 | |
KR20010073707A (ko) | 오픈 드레인 방식의 출력단을 구동하는 출력 드라이버 | |
JP3639050B2 (ja) | 入力回路及び半導体装置 | |
KR100518234B1 (ko) | 출력 버퍼 회로 | |
KR960001791B1 (ko) | 데이타 출력장치 | |
KR100502677B1 (ko) | 반도체 메모리 소자의 출력 버퍼 | |
US5999031A (en) | Semiconductor device with bus line loading compensation circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19981028 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20030226 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 19981028 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20050129 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20050628 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20050704 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20050705 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20080619 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20090624 Start annual number: 5 End annual number: 5 |
|
FPAY | Annual fee payment |
Payment date: 20100624 Year of fee payment: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20100624 Start annual number: 6 End annual number: 6 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |