KR100486244B1 - 직렬 이이피롬을 이용하여 인터페이스용 카드를초기화하는 반도체 장치 및 초기화 방법 - Google Patents
직렬 이이피롬을 이용하여 인터페이스용 카드를초기화하는 반도체 장치 및 초기화 방법 Download PDFInfo
- Publication number
- KR100486244B1 KR100486244B1 KR10-2001-0063766A KR20010063766A KR100486244B1 KR 100486244 B1 KR100486244 B1 KR 100486244B1 KR 20010063766 A KR20010063766 A KR 20010063766A KR 100486244 B1 KR100486244 B1 KR 100486244B1
- Authority
- KR
- South Korea
- Prior art keywords
- information
- initialization
- semiconductor device
- card
- serial
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/20—Initialising; Data preset; Chip identification
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/10—Program control for peripheral devices
- G06F13/12—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
- G06F13/122—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware performs an I/O function other than control of data transfer
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/28—Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Stored Programmes (AREA)
- Read Only Memory (AREA)
Abstract
Description
Claims (31)
- 직렬 이이피롬(serial-EEPROM :Electrically Erasable and Programmable ROM)에 소정의 초기화 정보를 저장하고 상기 초기화 정보에 의하여, 시스템 버스에 의해 각각 연결되는 디엠에이(DMA :Direct Memory Access, 이하 디엠에이라고 한다.), 직렬 이이피롬 인터페이스부 및 인터페이스부를 구비하는 반도체 장치를 초기화하는 초기화 방법에 있어서,(a) 상기 반도체 장치의 리셋 상태에서 상기 디엠에이가 상기 반도체 장치의 자동 초기화를 수행하기 위한 동작 채널을 설정하는 단계 ;(b) 상기 반도체 장치의 리셋이 해제된 후 상기 디엠에이에 설정된 동작 채널에 따라 상기 직렬 이이피롬에 저장된 상기 초기화 정보를 상기 직렬 이이피롬 인터페이스부를 통하여 독출하는 단계 ;(c) 상기 독출된 초기화 정보를 상기 인터페이스부의 소정의 레지스터에 기입하여 상기 반도체 장치를 초기화하는 단계 ;(d) 상기 디엠에이가 상기 반도체 장치의 초기화가 종료되었음을 알리는 초기화 종료 신호를 발생하는 단계 ; 및(e) 상기 초기화가 종료된 후 상기 인터페이스부 및 상기 디엠에이가 자동적으로 정상 동작을 위한 준비상태로 설정되는 단계를 구비하는 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 제 1항에 있어서, 상기 반도체 장치는,PCI(Peripheral Component Interconnect) 카드에 장착되거나 또는 카드버스 피씨 카드(CardBus PC Card)에 장착되는 시스템 온 칩(SOC: System On Chip) 인 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 제 1항에 있어서, 상기 초기화 정보는,상기 반도체 장치가 장착될 카드의 제조 회사에 관한 정보, 상기 반도체 장치가 장착될 카드의 종류에 관한 정보를 포함하는 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 제 1항에 있어서, 상기 디엠에이의 상기 동작 채널은상기 인터페이스부의 초기화를 수행하기 위해 상기 초기화 정보가 저장되어 있는 시작주소와 상기 초기화 정보를 기입할 목적주소 및 상기 초기화 정보의 크기를 저장하는 크기 주소를 구비하는 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 직렬 이이피롬(serial-EEPROM :Electrically Erasable and Programmable ROM)에 소정의 초기화 정보 및 카드 버스 피씨 카드에 관한 정보인 씨아이에스(CIS: Card Information Structure, 이하 씨아이에스라고 한다.) 정보를 저장하고 상기 초기화 정보 및 상기 씨아이에스 정보에 의하여, 시스템 버스에 의해 각각 연결되는 디엠에이(DMA :Direct Memory Access, 이하 디엠에이라고 한다.), 직렬 이이피롬 인터페이스부, 인터페이스부 및 메모리 제어부를 구비하는 반도체 장치를 초기화하는 초기화 방법에 있어서,(a) 상기 반도체 장치의 리셋 상태에서 상기 디엠에이가 상기 반도체 장치의 자동 초기화를 수행하기 위한 동작 채널을 설정하는 단계 ;(b) 상기 반도체 장치의 리셋이 해제된 후 상기 디엠에이에 설정된 동작 채널에 따라 상기 직렬 이이피롬에 저장된 상기 초기화 정보를 상기 직렬 이이피롬 인터페이스부를 통하여 독출하는 단계 ;(c) 상기 독출된 초기화 정보를 상기 인터페이스부의 소정의 레지스터에 기입하여 상기 반도체 장치를 초기화하는 단계 ;(d) 상기 디엠에이에 설정된 동작 채널에 따라 상기 직렬 이이피롬에 저장된 상기 씨아이에스 정보를 독출하고 상기 씨아이에스 정보의 크기가 0 인지를 판단한 후, 상기 씨아이에스 정보의 크기가 0 이라면 (e) 단계로 진행하고, 상기 씨아이에스 정보의 크기가 0 이 아니라면 상기 독출된 씨아이에스 정보를 외부의 메모리에 기입하는 단계 ;(e) 상기 디엠에이가 상기 반도체 장치의 초기화가 종료되었음을 알리는 초기화 종료 신호를 발생하는 단계 ; 및(f) 상기 초기화가 종료된 후 상기 인터페이스부 및 상기 디엠에이가 자동적으로 정상 동작을 위한 준비상태로 설정되는 단계를 구비하는 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 제 5항에 있어서, 상기 디엠에이는,상기 자동 초기화를 수행하기 위한 다수개의 동작 채널들을 구비하고,상기 다수개의 동작 채널들중 제 1 채널은 상기 인터페이스부의 초기화를 수행하기 위해 상기 초기화 정보가 저장되어 있는 시작 주소와 상기 초기화 정보를 기입할 목적 주소 및 상기 초기화 정보의 크기를 저장하는 크기 주소를 구비하고,상기 다수개의 동작 채널들중 제 2 채널은 상기 씨아이에스 정보가 저장되어 있는 시작 주소와 소정의 제 3 채널의 목적 주소 및 크기 주소의 주소 값을 초기화하기위한 목적 주소 및 크기 주소를 구비하고,상기 다수개의 동작 채널들중 상기 제 3 채널은 상기 씨아이에스 정보가 저장되어 있는 시작 주소와 상기 씨아이에스 정보를 기입할 목적 주소 및 상기 씨아이에스 정보의 크기를 저장하는 크기 주소를 구비하는 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 제 6항에 있어서, 상기 (d)단계는,(d1) 상기 디엠에이의 제 2 채널의 동작에 의해 상기 직렬 이이피롬으로부터 상기 씨아이에스 정보가 저장될 목적 주소 및 상기 씨아이에스 정보의 크기를 저장하는 크기 주소를 독출하여 상기 제 3 채널을 초기화하는 단계 ;(d2) 상기 디엠에이가 상기 씨아이에스 정보의 크기가 0 인지를 판단하고 0이라면 상기 (e) 단계로 진행하는 단계 ;(d3) 상기 씨아이에스 정보의 크기가 0 이 아니라면 상기 디엠에이의 제 3 채널의 동작에 의해 직렬 이이피롬으로부터 상기 직렬 이이피롬 인터페이스부를 통해 상기 씨아이에스 정보를 독출하고 상기 메모리 제어부를 통하여 상기 메모리에 저장하는 단계를 구비하는 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 제 5항에 있어서, 상기 초기화 정보는,상기 반도체 장치가 장착될 카드의 제조 회사에 관한 정보, 상기 반도체 장치가 장착될 카드의 종류에 관한 정보를 포함하는 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 제 5항에 있어서, 상기 반도체 장치는,PCI 카드 또는 카드 버스 피씨 카드에 겸용으로 장착되어 사용될 수 있으며, 외부 입력 핀에 의해 PCI 카드 또는 카드 버스 피씨 카드중 하나에 사용되도록 설정되는 시스템 온 칩(SOC :System On Chip)것을 특징으로 하는 반도체 장치의 초기화 방법.
- 제 5항에 있어서, 상기 메모리는,비휘발성 메모리인 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 카드 버스 피씨 카드(CardBus PC Card)에 장착되며, 상기 카드 버스 피씨 카드에 장착된 직렬 이이피롬(serial-EEPROM :Electrically Erasable and Programmable ROM)에 소정의 초기화 정보 및 상기 카드 버스 피씨 카드에 관한 정보인 씨아이에스(CIS: Card Information Structure, 이하 씨아이에스라고 한다.) 정보를 저장하고 상기 초기화 정보 및 상기 씨아이에스 정보에 의하여, 시스템 버스에 의해 각각 연결되는 디엠에이(DMA :Direct Memory Access, 이하 디엠에이라고 한다.), 직렬 이이피롬 인터페이스부, 인터페이스부 및 메모리 제어부를 구비하는 반도체 장치를 초기화하는 초기화 방법에 있어서,(a) 상기 반도체 장치의 리셋 상태에서 상기 디엠에이가 상기 반도체 장치의 자동 초기화를 수행하기 위한 동작 채널을 설정하는 단계 ;(b) 상기 반도체 장치의 리셋이 해제된 후 상기 디엠에이에 설정된 동작 채널에 따라 상기 직렬 이이피롬에 저장된 상기 초기화 정보를 상기 직렬 이이피롬 인터페이스부를 통하여 독출하는 단계 ;(c) 상기 독출된 초기화 정보를 상기 인터페이스부의 소정의 레지스터에 기입하여 상기 반도체 장치를 초기화하는 단계 ;(d) 상기 디엠에이에 설정된 동작 채널에 따라 상기 직렬 이이피롬에 저장된 상기 씨아이에스 정보를 독출하고, 상기 독출된 씨아이에스 정보를 상기 카드 버스 피씨 카드에 장착된 메모리에 기입하는 단계 ;(e) 상기 디엠에이가 상기 반도체 장치의 초기화가 종료되었음을 알리는 초기화 종료 신호를 발생하는 단계 ; 및(f) 상기 초기화가 종료된 후 상기 인터페이스부 및 상기 디엠에이가 자동적으로 정상 동작을 위한 준비상태로 설정되는 단계를 구비하는 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 제 11에 있어서, 상기 디엠에이는,상기 자동 초기화를 수행하기 위한 다수개의 동작 채널들을 구비하고,상기 다수개의 동작 채널들중 제 1 채널은 상기 인터페이스부의 초기화를 수행하기 위해 상기 초기화 정보가 저장되어 있는 시작 주소와 상기 초기화 정보를 기입할 목적 주소 및 상기 초기화 정보의 크기를 저장하는 크기 주소를 구비하고,상기 다수개의 동작 채널들중 제 2 채널은 상기 씨아이에스 정보가 저장되어 있는 시작 주소와 소정의 제 3 채널의 목적 주소 및 크기 주소의 주소 값을 초기화하기위한 목적 주소 및 크기 주소를 구비하고,상기 다수개의 동작 채널들중 상기 제 3 채널은 상기 씨아이에스 정보가 저장되어 있는 시작 주소와 상기 씨아이에스 정보를 기입할 목적 주소 및 상기 씨아이에스 정보의 크기를 저장하는 크기 주소를 구비하는 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 제 12항에 있어서, 상기 (d)단계는,(d1) 상기 디엠에이의 제 2 채널의 동작에 의해 상기 직렬 이이피롬으로부터 상기 씨아이에스 정보가 저장될 목적 주소 및 상기 씨아이에스 정보의 크기를 저장하는 크기 주소를 독출하여 상기 제 3 채널을 초기화하는 단계 ;(d2) 상기 디엠에이의 제 3 채널의 동작에 의해 직렬 이이피롬으로부터 상기 직렬 이이피롬 인터페이스부를 통해 상기 씨아이에스 정보를 독출하고 상기 메모리 제어부를 통하여 상기 메모리에 저장하는 단계를 구비하는 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 제 11항에 있어서, 상기 초기화 정보는,상기 반도체 장치가 장착될 카드의 제조 회사에 관한 정보, 상기 반도체 장치가 장착될 카드의 종류에 관한 정보를 포함하는 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 제 11항에 있어서, 상기 메모리는,비휘발성 메모리인 것을 특징으로 하는 반도체 장치의 초기화 방법.
- PCI카드(Peripheral Component Interconnect)에 장착되며, 상기 PCI 카드에 장착된 직렬 이이피롬(serial-EEPROM :Electrically Erasable and Programmable ROM)에 소정의 초기화 정보 및 상기 초기화 정보 이외의 정보를 저장하고 상기 초기화 정보 및 상기 초기화 정보 이외의 정보에 의하여, 시스템 버스에 의해 각각 연결되는 디엠에이(DMA :Direct Memory Access, 이하 디엠에이라고 한다.), 직렬 이이피롬 인터페이스부, 인터페이스부 및 메모리 제어부를 구비하는 반도체 장치를 초기화하는 초기화 방법에 있어서,(a) 상기 반도체 장치의 리셋 상태에서 상기 디엠에이가 상기 반도체 장치의 자동 초기화를 수행하기 위한 동작 채널을 설정하는 단계 ;(b) 상기 반도체 장치의 리셋이 해제된 후 상기 디엠에이에 설정된 동작 채널에 따라 상기 직렬 이이피롬에 저장된 상기 초기화 정보를 상기 직렬 이이피롬 인터페이스부를 통하여 독출하는 단계 ;(c) 상기 독출된 초기화 정보를 상기 인터페이스부의 소정의 레지스터에 기입하여 상기 반도체 장치를 초기화하는 단계 ;(d) 상기 디엠에이에 설정된 동작 채널에 따라 상기 직렬 이이피롬에 저장된 상기 초기화 정보 이외의 정보를 독출하고, 상기 독출된 정보를 상기 PCI 카드에 장착된 메모리에 기입하는 단계 ;(e) 상기 디엠에이가 상기 반도체 장치의 초기화가 종료되었음을 알리는 초기화 종료 신호를 발생하는 단계 ; 및(f) 상기 초기화가 종료된 후 상기 인터페이스부 및 상기 디엠에이가 자동적으로 정상 동작을 위한 준비상태로 설정되는 단계를 구비하는 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 제 16에 있어서, 상기 디엠에이는,상기 자동 초기화를 수행하기 위하여 다수개의 동작 채널들을 구비하고,상기 다수개의 동작 채널들중 제 1 채널은 상기 인터페이스부의 초기화를 수행하기 위해 상기 초기화 정보가 저장되어 있는 시작 주소와 상기 초기화 정보를 기입할 목적 주소 및 상기 초기화 정보의 크기를 저장하는 크기 주소를 구비하고,상기 다수개의 동작 채널들중 제 2 채널은 상기 초기화 정보 이외의 정보가 저장되어 있는 시작 주소와 소정의 제 3 채널의 목적 주소 및 크기 주소의 주소 값을 초기화하기 위한 목적 주소 및 크기 주소를 구비하고,상기 다수개의 동작 채널들중 상기 제 3 채널은 상기 초기화 정보 이외의 정보가 저장되어 있는 시작 주소와 상기 초기화 정보 이외의 정보를 기입할 목적 주소 및 상기 초기화 정보 이외의 정보의 크기를 저장하는 크기 주소를 구비하는 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 제 17항에 있어서, 상기 (d)단계는,(d1) 상기 디엠에이의 제 2 채널의 동작에 의해 상기 직렬 이이피롬으로부터 상기 초기화 정보 이외의 정보가 저장될 목적 주소 및 상기 초기화 정보 이외의 정보의 크기를 저장하는 크기 주소를 독출하여 상기 제 3 채널을 초기화하는 단계 ;(d2) 상기 디엠에이의 제 3 채널의 동작에 의해 직렬 이이피롬으로부터 상기 직렬 이이피롬 인터페이스부를 통해 상기 초기화 정보 이외의 정보를 독출하고 상기 메모리 제어부를 통하여 상기 메모리에 저장하는 단계를 구비하는 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 제 16항에 있어서, 상기 초기화 정보는,상기 반도체 장치가 장착될 카드의 제조 회사에 관한 정보, 상기 반도체 장치가 장착될 카드의 종류에 관한 정보를 포함하는 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 제 16항에 있어서, 상기 메모리는,비휘발성 메모리인 것을 특징으로 하는 반도체 장치의 초기화 방법.
- 소정의 초기화 제어 신호에 응답하여 턴 오프되고 소정의 초기화 종료 신호에 응답하여 턴 온되는 중앙 처리 장치(CPU : Control Process Unit) ;소정의 디엠에이(DMA :Direct Memory Access) ;리셋 신호에 응답하여 상기 디엠에이의 초기화 동작을 턴 온 시키고 상기 중앙 처리 장치를 턴 오프 시키는 상기 초기화 제어 신호를 발생하며, 상기 초기화 종료 신호에 응답하여 리셋되는 리셋 제어부 ;상기 디엠에이에 의해 제어되어 외부의 직렬 이이피롬으로부터 소정의 초기화 정보를 인터페이싱하는 직렬 이이피롬 인터페이스부 ;상기 디엠에이에 의해 제어되어 상기 초기화 정보를 상기 직렬 이이피롬 인터페이스부로부터 수신하여 내부의 레지스터에 저장하는 인터페이스부를 구비하고,상기 디엠에이는,리셋 상태에서 상기 초기화 제어 신호에 응답하여 상기 소정의 초기화 정보를 이용하여 초기화 동작을 수행하고 리셋의 해제 후에 정상 동작을 수행하기 위한 상기 초기화 종료 신호를 발생하는 것을 특징으로 하는 반도체 장치.
- 제 21항에 있어서, 상기 반도체 장치는,PCI(Peripheral Component Interconnect) 카드에 장착되거나 또는 카드버스 피씨 카드(CardBus PC Card)에 장착되는 시스템 온 칩(SOC: System On Chip) 인 것을 특징으로 하는 반도체 장치.
- 제 21항에 있어서, 상기 초기화 정보는,상기 반도체 장치가 장착될 카드의 제조 회사에 관한 정보, 상기 반도체 장치가 장착될 카드의 종류에 관한 정보를 포함하는 것을 특징으로 하는 반도체 장치.
- 제 21항에 있어서, 상기 디엠에이는,상기 인터페이스부의 초기화를 수행하기 위해 상기 초기화 정보가 저장되어 있는 시작주소와 상기 초기화 정보를 기입할 목적주소 및 상기 초기화 정보의 크기를 저장하는 크기 주소를 구비하는 것을 특징으로 하는 반도체 장치.
- 소정의 초기화 제어 신호에 응답하여 턴 오프되고 소정의 초기화 종료 신호에 응답하여 턴 온되는 중앙 처리 장치(CPU : Control Process Unit) ;소정의 디엠에이(DMA :Direct Memory Access) ;리셋 신호에 응답하여 상기 디엠에이의 초기화 동작을 턴 온 시키고 상기 중앙 처리 장치를 턴 오프 시키는 상기 초기화 제어 신호를 발생하며, 상기 초기화 종료 신호에 응답하여 리셋되는 리셋 제어부 ;상기 디엠에이에 의해 제어되어 외부의 직렬 이이피롬으로부터 소정의 초기화 정보 및 상기 초기화 정보 이외의 정보를 인터페이싱하는 직렬 이이피롬 인터페이스부 ;상기 디엠에이에 의해 제어되어 상기 초기화 정보를 상기 직렬 이이피롬 인터페이스부로부터 수신하여 내부의 레지스터에 저장하는 인터페이스부 ;상기 디엠에이에 의해 제어되어 상기 초기화 정보 이외의 정보를 상기 직렬 이이피롬 인터페이스부로부터 독출하고 외부의 메모리에 저장하는 메모리 제어부를 구비하고,상기 디엠에이는,리셋 상태에서 상기 초기화 제어 신호에 응답하여 상기 소정의 초기화 정보 및 상기 초기화 정보 이외의 정보를 이용하여 초기화 동작을 수행하고 리셋의 해제 후에 정상 동작을 수행하기 위한 상기 초기화 종료 신호를 발생하는 것을 특징으로 하는 반도체 장치.
- 제 25항에 있어서, 상기 반도체 장치는,PCI(Peripheral Component Interconnect) 카드 또는 카드 버스 피씨 카드(CardBus PC Card)에 겸용으로 장착되어 사용될 수 있으며, 외부 입력 핀에 의해 PCI 카드 또는 카드 버스 피씨 카드중 하나에 사용되도록 설정되는 시스템 온 칩(SOC :System On Chip)것을 특징으로 하는 반도체 장치.
- 제 25항에 있어서, 상기 초기화 정보는,상기 반도체 장치가 장착될 카드의 제조 회사에 관한 정보, 상기 반도체 장치가 장착될 카드의 종류에 관한 정보를 포함하는 것을 특징으로 하는 반도체 장치.
- 제 25항에 있어서, 상기 디엠에이는,상기 초기화를 수행하기 위한 다수개의 동작 채널들을 구비하고,상기 다수개의 동작 채널들중 제 1 채널은 상기 인터페이스부의 초기화를 수행하기 위해 상기 초기화 정보가 저장되어 있는 시작 주소와 상기 초기화 정보를 기입할 목적 주소 및 상기 초기화 정보의 크기를 저장하는 크기 주소를 구비하고,상기 다수개의 동작 채널들중 제 2 채널은 상기 초기화 정보 이외의 정보가 저장되어 있는 시작 주소와 소정의 제 3 채널의 목적 주소 및 크기 주소의 주소 값을 초기화하기위한 목적 주소 및 크기 주소를 구비하고,상기 다수개의 동작 채널들중 상기 제 3 채널은 상기 초기화 정보 이외의 정보가 저장되어 있는 시작 주소와 상기 초기화 정보 이외의 정보를 기입할 목적 주소 및 상기 초기화 정보 이외의 정보의 크기를 저장하는 크기 주소를 구비하는 것을 특징으로 하는 반도체 장치.
- 제 28항에 있어서, 상기 디엠에이는,상기 디엠에이의 제 2 채널의 동작에 의해 상기 직렬 이이피롬으로부터 상기 초기화 정보 이외의 정보가 저장될 목적 주소 및 상기 초기화 정보 이외의 정보의 크기를 저장하는 크기 주소를 독출하여 상기 제 3 채널을 초기화하고,상기 초기화정보 이외의 정보의의 크기가 0 이 아니라면 상기 디엠에이의 제 3 채널의 동작에 의해 직렬 이이피롬으로부터 상기 직렬 이이피롬 인터페이스부를 통해 상기 초기화 정보 이외의 정보를 독출하고 상기 메모리 제어부를 통하여 상기 메모리에 저장하는 것을 특징으로 하는 반도체 장치.
- 제 25항에 있어서, 상기 초기화 정보 이외의 정보는,상기 반도체 장치가 장착되는 카드가 카드 버스 피씨 카드(CardBus PC Card)인 경우, 상기 카드 버스 피씨 카드에 관한 정보인 씨아이에스(CIS: Card Information Structure) 정보인 것을 특징으로 하는 반도체 장치.
- 제 25항에 있어서, 상기 메모리는,비휘발성 메모리인 것을 특징으로 하는 반도체 장치.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2001-0063766A KR100486244B1 (ko) | 2001-10-16 | 2001-10-16 | 직렬 이이피롬을 이용하여 인터페이스용 카드를초기화하는 반도체 장치 및 초기화 방법 |
TW91122803A TW575829B (en) | 2001-10-16 | 2002-10-03 | Semiconductor device and method for initializing interface card using serial EEPROM |
US10/265,860 US6742056B2 (en) | 2001-10-16 | 2002-10-07 | Semiconductor device and method for initializing interface card using serial EEPROM |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2001-0063766A KR100486244B1 (ko) | 2001-10-16 | 2001-10-16 | 직렬 이이피롬을 이용하여 인터페이스용 카드를초기화하는 반도체 장치 및 초기화 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20030032177A KR20030032177A (ko) | 2003-04-26 |
KR100486244B1 true KR100486244B1 (ko) | 2005-05-03 |
Family
ID=19715171
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2001-0063766A KR100486244B1 (ko) | 2001-10-16 | 2001-10-16 | 직렬 이이피롬을 이용하여 인터페이스용 카드를초기화하는 반도체 장치 및 초기화 방법 |
Country Status (3)
Country | Link |
---|---|
US (1) | US6742056B2 (ko) |
KR (1) | KR100486244B1 (ko) |
TW (1) | TW575829B (ko) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100486244B1 (ko) * | 2001-10-16 | 2005-05-03 | 삼성전자주식회사 | 직렬 이이피롬을 이용하여 인터페이스용 카드를초기화하는 반도체 장치 및 초기화 방법 |
KR100565807B1 (ko) * | 2003-06-18 | 2006-03-29 | 삼성전자주식회사 | 전자장치의 초기화방법 |
US8825912B2 (en) * | 2008-11-12 | 2014-09-02 | Microchip Technology Incorporated | Dynamic state configuration restore |
JP6568399B2 (ja) * | 2015-05-26 | 2019-08-28 | キヤノン株式会社 | 情報処理装置 |
US9934120B2 (en) | 2016-02-10 | 2018-04-03 | Western Digital Technologies, Inc. | Method and apparatus for updating a system on chip (SOC) image from a host computer system without using DMA |
EP3751438A1 (en) * | 2019-06-14 | 2020-12-16 | Airbus Operations GmbH | On-board computing system for an aircraft |
CN113806252A (zh) * | 2021-08-31 | 2021-12-17 | 深圳市联瑞电子有限公司 | 板卡识别方法、计算机、装置、终端设备及存储介质 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06348642A (ja) * | 1993-05-28 | 1994-12-22 | Internatl Business Mach Corp <Ibm> | マルチプル・バス・ネットワークの初期化方法及びその装置 |
JPH10293744A (ja) * | 1997-04-18 | 1998-11-04 | Nec Corp | Pciバス・システム |
KR19990011955A (ko) * | 1997-07-25 | 1999-02-18 | 윤종용 | Pci 브리지 |
JPH1185674A (ja) * | 1997-06-30 | 1999-03-30 | Compaq Computer Corp | Pciバス間におけるトランザクション通信方法及びコンピュータ・システム |
KR19990086335A (ko) * | 1998-05-27 | 1999-12-15 | 김영환 | 범용 직렬버스의 주변기기 초기화장치 |
KR20010081534A (ko) * | 2000-02-15 | 2001-08-29 | 박영세 | Pci 버스 상에서 cpu를 내장한 타겟 보드의 플래시메모리를 프로그램하는 방법 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5737524A (en) * | 1995-05-22 | 1998-04-07 | International Business Machines Corporation | Add-in board with programmable configuration registers for use in PCI bus computers |
US6397268B1 (en) * | 1996-10-01 | 2002-05-28 | Compaq Information Technologies Group, L.P. | Tracking PCI bus numbers that change during re-configuration |
JPH10171958A (ja) * | 1996-12-04 | 1998-06-26 | Murata Mfg Co Ltd | Pcカードのcis切り替え機構 |
US6189063B1 (en) * | 1997-09-30 | 2001-02-13 | Texas Instruments Incorporated | Method and apparatus for intelligent configuration register access on a PCI to PCI bridge |
JPH11120120A (ja) * | 1997-10-13 | 1999-04-30 | Fujitsu Ltd | カードバス用インターフェース回路及びそれを有するカードバス用pcカード |
KR20000009836A (ko) * | 1998-07-29 | 2000-02-15 | 윤종용 | 국 데이터의 입력 데이터 시험 방법 |
US6611912B1 (en) * | 2000-02-04 | 2003-08-26 | Advanced Micro Devices, Inc. | Method and apparatus having a system BIOS write configuration data of a riser card to a controller configuration space when connecting the riser card to a motherboard |
KR100486244B1 (ko) * | 2001-10-16 | 2005-05-03 | 삼성전자주식회사 | 직렬 이이피롬을 이용하여 인터페이스용 카드를초기화하는 반도체 장치 및 초기화 방법 |
-
2001
- 2001-10-16 KR KR10-2001-0063766A patent/KR100486244B1/ko not_active IP Right Cessation
-
2002
- 2002-10-03 TW TW91122803A patent/TW575829B/zh not_active IP Right Cessation
- 2002-10-07 US US10/265,860 patent/US6742056B2/en not_active Expired - Fee Related
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06348642A (ja) * | 1993-05-28 | 1994-12-22 | Internatl Business Mach Corp <Ibm> | マルチプル・バス・ネットワークの初期化方法及びその装置 |
JPH10293744A (ja) * | 1997-04-18 | 1998-11-04 | Nec Corp | Pciバス・システム |
JPH1185674A (ja) * | 1997-06-30 | 1999-03-30 | Compaq Computer Corp | Pciバス間におけるトランザクション通信方法及びコンピュータ・システム |
KR19990011955A (ko) * | 1997-07-25 | 1999-02-18 | 윤종용 | Pci 브리지 |
KR19990086335A (ko) * | 1998-05-27 | 1999-12-15 | 김영환 | 범용 직렬버스의 주변기기 초기화장치 |
KR20010081534A (ko) * | 2000-02-15 | 2001-08-29 | 박영세 | Pci 버스 상에서 cpu를 내장한 타겟 보드의 플래시메모리를 프로그램하는 방법 |
Also Published As
Publication number | Publication date |
---|---|
TW575829B (en) | 2004-02-11 |
US20030074495A1 (en) | 2003-04-17 |
US6742056B2 (en) | 2004-05-25 |
KR20030032177A (ko) | 2003-04-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5491804A (en) | Method and apparatus for automatic initialization of pluggable option cards | |
US5586268A (en) | Multiple peripheral adapter device driver architecture | |
US7177975B2 (en) | Card system with erase tagging hierarchy and group based write protection | |
US6901457B1 (en) | Multiple mode communications system | |
US7890690B2 (en) | System and method for dual-ported flash memory | |
US20110283024A1 (en) | Electronic device with card interface | |
US20040255064A1 (en) | Control system for memory storage device having two different interfaces | |
US20070283059A1 (en) | Method for configuring a Peripheral Component Interconnect Express (PCIE) | |
JP2004005637A (ja) | インシステムプログラミングのための方法および構成 | |
US9886287B2 (en) | Adaptive device driver method and system | |
US20090240885A1 (en) | Memory card complying with a plurality of standards | |
US7930535B1 (en) | Method and apparatus for loading configuration data | |
US6148384A (en) | Decoupled serial memory access with passkey protected memory areas | |
EP1403814B1 (en) | Electronic apparatus, information processing apparatus, adapter apparatus, and information exchange system | |
KR100486244B1 (ko) | 직렬 이이피롬을 이용하여 인터페이스용 카드를초기화하는 반도체 장치 및 초기화 방법 | |
EP1552404B1 (en) | Deferred tuple space programming of expansion modules | |
US5590374A (en) | Method and apparatus for employing a dummy read command to automatically assign a unique memory address to an interface card | |
US6230216B1 (en) | Method for eliminating dual address cycles in a peripheral component interconnect environment | |
US20040236923A1 (en) | Variable sized flash memory in PCI | |
JP3477306B2 (ja) | 拡張入出力インターフェイス | |
US5892972A (en) | Method of constructing a plug and play compatible bus card which allows for mass production of the bus card | |
US20060047934A1 (en) | Integrated circuit capable of memory access control | |
US20080222385A1 (en) | Parameter setting method and apparatus for network controller | |
US6789138B1 (en) | Computer peripheral apparatus and a computer readable medium having a program for controlling the computer peripheral apparatus | |
US7596651B2 (en) | Multi-character adapter card |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20011016 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20040129 Patent event code: PE09021S01D |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20040907 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20050328 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20050421 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20050422 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20080401 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20090415 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20100413 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20110405 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20120402 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20120402 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20130329 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20130329 Start annual number: 9 End annual number: 9 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20150309 |