KR100485405B1 - 메모리 매트릭스의 워드라인용 전자 드라이버 회로 및메모리 장치 - Google Patents
메모리 매트릭스의 워드라인용 전자 드라이버 회로 및메모리 장치 Download PDFInfo
- Publication number
- KR100485405B1 KR100485405B1 KR10-2001-0047469A KR20010047469A KR100485405B1 KR 100485405 B1 KR100485405 B1 KR 100485405B1 KR 20010047469 A KR20010047469 A KR 20010047469A KR 100485405 B1 KR100485405 B1 KR 100485405B1
- Authority
- KR
- South Korea
- Prior art keywords
- transistors
- driver
- driver circuit
- source
- word line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000011159 matrix material Substances 0.000 title claims abstract description 36
- 101150020516 SLN1 gene Proteins 0.000 claims abstract description 20
- 238000000034 method Methods 0.000 claims description 75
- 230000005291 magnetic effect Effects 0.000 claims description 8
- 239000004065 semiconductor Substances 0.000 claims description 2
- 239000010410 layer Substances 0.000 description 8
- 230000008569 process Effects 0.000 description 7
- 230000005415 magnetization Effects 0.000 description 4
- 230000003071 parasitic effect Effects 0.000 description 3
- 230000004888 barrier function Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 230000005294 ferromagnetic effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000005641 tunneling Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/14—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements
- G11C11/15—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements using multiple magnetic layers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/08—Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1653—Address circuits or decoders
- G11C11/1657—Word-line or row circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/10—Decoders
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Static Random-Access Memory (AREA)
- Read Only Memory (AREA)
- Hall/Mr Elements (AREA)
- Mram Or Spin Memory Techniques (AREA)
- Semiconductor Memories (AREA)
Abstract
Description
Claims (88)
- 메모리 매트릭스의 워드라인용 전자 드라이버 회로로서,상기 드라이버 회로가 다수의 출력부(IV0-IV3, V0)를 가진 드라이버 소오스(2)를 포함하고,다수의 워드라인 스위치(N1-N16, P1-P8)가 제공되고, 상기 워드라인 스위치는 하나의 제어 신호(SLNP; SLN1; SLN2)를 통해 제어될 수 있고, 상기 워드라인 스위치를 통해 상기 드라이버 소오스(2)의 출력부(IV0-IV3, V0)가 워드라인(WL)과 스위칭 가능하도록 접속되는 전자 드라이버 회로에 있어서,상기 드라이버 소오스의 다수의 출력부(IV0-IV3, V0)가 코딩된 출력부(IV0-IV3)를 포함하는 것을 특징으로 하는 드라이버 회로.
- 제 1항에 있어서,상기 드라이버 소오스(2)의 코딩된 각 출력부(IV0-IV3)는 각각 상기 워드라인(WL)의 특정 동작 모드에 상응하는 상이한 출력 값을 취할 수 있고,상기 출력부는 상이한 출력 값을 상기 각 워드라인(WL)의 소정의 동작 모드에 따라 제공할 수 있도록 코딩되는 것을 특징으로 하는 드라이버 회로.
- 제 1항 또는 제 2항에 있어서,상기 드라이버 소오스(2)의 출력부(IV0-IV3;V0)가 적어도 하나의 추가 출력부(V0)를 포함하고, 상기 추가 출력부는 다수의 워드라인 스위치(WL)를 통해 상기 제어 신호(SLNP; SLN1; SLN2)에 의해 선택되지 않은 모든 워드라인(WL)에 접속되는 것을 특징으로 하는 드라이버 회로.
- 제 1항 또는 제 2항에 있어서,상기 출력 값이 전류- 및/또는 전압 값인 것을 특징으로 하는 드라이버 회로.
- 제 3항에 있어서,상기 출력 값이 전류- 및/또는 전압 값인 것을 특징으로 하는 드라이버 회로.
- 제 1항 또는 제 2항에 있어서,상기 드라이버 회로가 다수의 상기 제어 신호(SLNP; SLN1, SLN2)를 수신하고, 각 제어 신호는 다수의 워드라인 스위치(WL) 중 소수를 제어하고, 및상기 제어 신호(SLNP; SLN1; SLN2) 중 최대 하나는 상기 드라이버 소오스(2)의 코딩된 출력부(IV0-IV3)를 상기 워드라인 스위치(N1-N16; P1-P8 )를 통해 각 워드라인(WL)에 접속시킴으로써, 단 하나의 코딩된 출력부(IV0-IV3)만이 각 하나의 워드라인(WL)에 인가되는 것을 특징으로 하는 드라이버 회로.
- 제 3항에 있어서,상기 드라이버 회로가 다수의 상기 제어 신호(SLNP; SLN1, SLN2)를 수신하고, 각 제어 신호는 다수의 워드라인 스위치(WL) 중 소수를 제어하고, 및상기 제어 신호(SLNP; SLN1; SLN2) 중 최대 하나는 상기 드라이버 소오스(2)의 코딩된 출력부(IV0-IV3)를 상기 워드라인 스위치(N1-N16; P1-P8 )를 통해 각 워드라인(WL)에 접속시킴으로써, 단 하나의 코딩된 출력부(IV0-IV3)만이 각 하나의 워드라인(WL)에 인가되는 것을 특징으로 하는 드라이버 회로.
- 제 4항에 있어서,상기 드라이버 회로가 다수의 상기 제어 신호(SLNP; SLN1, SLN2)를 수신하고, 각 제어 신호는 다수의 워드라인 스위치(WL) 중 소수를 제어하고, 및상기 제어 신호(SLNP; SLN1; SLN2) 중 최대 하나는 상기 드라이버 소오스(2)의 코딩된 출력부(IV0-IV3)를 상기 워드라인 스위치(N1-N16; P1-P8 )를 통해 각 워드라인(WL)에 접속시킴으로써, 단 하나의 코딩된 출력부(IV0-IV3)만이 각 하나의 워드라인(WL)에 인가되는 것을 특징으로 하는 드라이버 회로.
- 제 1항 또는 제 2항에 있어서,상기 워드라인 스위치(WL)가 제 1 트랜지스터(N1-N8) 및 제 2 트랜지스터(N9-N16; P1-P8)를 포함하고,상기 드라이버 소오스의 상기 코딩된 출력부(IV0-IV3)는 상기 제 1 트랜지스터(N1-N8)에 의해 상기 워드라인에 연결되며,상기 드라이브 소오스의 상기 추가 출력부(V0)는 상기 제 2 트랜지스터(N9-N16; P1-P8)에 의해 상기 워드라인에 연결되는 것을 특징으로 하는 드라이버 회로.
- 제 3항에 있어서,상기 워드라인 스위치(WL)가 제 1 트랜지스터(N1-N8) 및 제 2 트랜지스터(N9-N16; P1-P8)를 포함하고,상기 드라이버 소오스의 상기 코딩된 출력부(IV0-IV3)는 상기 제 1 트랜지스터(N1-N8)에 의해 상기 워드라인에 연결되며,상기 드라이브 소오스의 상기 추가 출력부(V0)는 상기 제 2 트랜지스터(N9-N16; P1-P8)에 의해 상기 워드라인에 연결되는 것을 특징으로 하는 드라이버 회로.
- 제 4항에 있어서,상기 워드라인 스위치(WL)가 제 1 트랜지스터(N1-N8) 및 제 2 트랜지스터(N9-N16; P1-P8)를 포함하고,상기 드라이버 소오스의 상기 코딩된 출력부(IV0-IV3)는 상기 제 1 트랜지스터(N1-N8)에 의해 상기 워드라인에 연결되며,상기 드라이브 소오스의 상기 추가 출력부(V0)는 상기 제 2 트랜지스터(N9-N16; P1-P8)에 의해 상기 워드라인에 연결되는 것을 특징으로 하는 드라이버 회로.
- 제 6항에 있어서,상기 워드라인 스위치(WL)가 제 1 트랜지스터(N1-N8) 및 제 2 트랜지스터(N9-N16; P1-P8)를 포함하고,상기 드라이버 소오스의 상기 코딩된 출력부(IV0-IV3)는 상기 제 1 트랜지스터(N1-N8)에 의해 상기 워드라인에 연결되며,상기 드라이브 소오스의 상기 추가 출력부(V0)는 상기 제 2 트랜지스터(N9-N16; P1-P8)에 의해 상기 워드라인에 연결되는 것을 특징으로 하는 드라이버 회로.
- 삭제
- 삭제
- 삭제
- 제 1항 또는 제 2항에 있어서,상기 워드라인 스위치(WL)는 제 1 트랜지스터(N1-N8) 및 제 2 트랜지스터(P1-P8)를 포함하고,상기 제 1 트랜지스터(N1-N8)는 N-MOS-트랜지스터이고, 상기 제 2 트랜지스터(P1-P8)는 P-M0S-트랜지스터이며, 상기 제 1 트랜지스터(N1-N8) 및 상기 제 2 트랜지스터(P1-P8)는 각각 하나의 워드라인(WL)과 접속되고 상기 제어 신호(SLNP)에 의해 제어되는 것을 특징으로 하는 드라이버 회로.
- 제 3항에 있어서,상기 워드라인 스위치(WL)는 제 1 트랜지스터(N1-N8) 및 제 2 트랜지스터(P1-P8)를 포함하고,상기 제 1 트랜지스터(N1-N8)는 N-MOS-트랜지스터이고, 상기 제 2 트랜지스터(P1-P8)는 P-M0S-트랜지스터이며, 상기 제 1 트랜지스터(N1-N8) 및 상기 제 2 트랜지스터(P1-P8)는 각각 하나의 워드라인(WL)과 접속되고 상기 제어 신호(SLNP)에 의해 제어되는 것을 특징으로 하는 드라이버 회로.
- 제 4항에 있어서,상기 워드라인 스위치(WL)는 제 1 트랜지스터(N1-N8) 및 제 2 트랜지스터(P1-P8)를 포함하고,상기 제 1 트랜지스터(N1-N8)는 N-MOS-트랜지스터이고, 상기 제 2 트랜지스터(P1-P8)는 P-M0S-트랜지스터이며, 상기 제 1 트랜지스터(N1-N8) 및 상기 제 2 트랜지스터(P1-P8)는 각각 하나의 워드라인(WL)과 접속되고 상기 제어 신호(SLNP)에 의해 제어되는 것을 특징으로 하는 드라이버 회로.
- 제 6항에 있어서,상기 워드라인 스위치(WL)는 제 1 트랜지스터(N1-N8) 및 제 2 트랜지스터(P1-P8)를 포함하고,상기 제 1 트랜지스터(N1-N8)는 N-MOS-트랜지스터이고, 상기 제 2 트랜지스터(P1-P8)는 P-M0S-트랜지스터이며, 상기 제 1 트랜지스터(N1-N8) 및 상기 제 2 트랜지스터(P1-P8)는 각각 하나의 워드라인(WL)과 접속되고 상기 제어 신호(SLNP)에 의해 제어되는 것을 특징으로 하는 드라이버 회로.
- 제 9항에 있어서,상기 제 1 트랜지스터(N1-N8)는 N-MOS-트랜지스터이고, 상기 제 2 트랜지스터(P1-P8)는 P-M0S-트랜지스터이며, 상기 제 1 트랜지스터(N1-N8) 및 상기 제 2 트랜지스터(P1-P8)는 각각 하나의 워드라인(WL)과 접속되고 상기 제어 신호(SLNP)에 의해 제어되는 것을 특징으로 하는 드라이버 회로.
- 삭제
- 삭제
- 제 1항 또는 제 2항에 있어서,상기 워드라인 스위치(WL)가 제 1 트랜지스터(N1-N8) 및 제 2 트랜지스터(N9-N16)를 포함하고,상기 제 1 트랜지스터(N1-N8) 및 상기 제 2 트랜지스터(N9-N16)는 N-MOS-트랜지스터이고, 상기 N-MOS-트랜지스터에서 각 워드라인(WL)에 접속된 상기 제 1 트랜지스터(N1-N8)와 상기 제 2 트랜지스터(N9-N16)는 그 중 하나만이 온(on)되고, 다른 트랜지스터는 차단되도록 2 개의 제어 신호(SLN2k; SLN2k+1)에 의해 제어되는 것을 특징으로 하는 드라이버 회로.
- 제 3항에 있어서,상기 워드라인 스위치(WL)가 제 1 트랜지스터(N1-N8) 및 제 2 트랜지스터(N9-N16)를 포함하고,상기 제 1 트랜지스터(N1-N8) 및 상기 제 2 트랜지스터(N9-N16)는 N-MOS-트랜지스터이고, 상기 N-MOS-트랜지스터에서 각 워드라인(WL)에 접속된 상기 제 1 트랜지스터(N1-N8)와 상기 제 2 트랜지스터(N9-N16)는 그 중 하나만이 온(on)되고, 다른 트랜지스터는 차단되도록 2 개의 제어 신호(SLN2k; SLN2k+1)에 의해 제어되는 것을 특징으로 하는 드라이버 회로.
- 제 4항에 있어서,상기 워드라인 스위치(WL)가 제 1 트랜지스터(N1-N8) 및 제 2 트랜지스터(N9-N16)를 포함하고,상기 제 1 트랜지스터(N1-N8) 및 상기 제 2 트랜지스터(N9-N16)는 N-MOS-트랜지스터이고, 상기 N-MOS-트랜지스터에서 각 워드라인(WL)에 접속된 상기 제 1 트랜지스터(N1-N8)와 상기 제 2 트랜지스터(N9-N16)는 그 중 하나만이 온(on)되고, 다른 트랜지스터는 차단되도록 2 개의 제어 신호(SLN2k; SLN2k+1)에 의해 제어되는 것을 특징으로 하는 드라이버 회로.
- 제 6항에 있어서,상기 워드라인 스위치(WL)가 제 1 트랜지스터(N1-N8) 및 제 2 트랜지스터(N9-N16)를 포함하고,상기 제 1 트랜지스터(N1-N8) 및 상기 제 2 트랜지스터(N9-N16)는 N-MOS-트랜지스터이고, 상기 N-MOS-트랜지스터에서 각 워드라인(WL)에 접속된 상기 제 1 트랜지스터(N1-N8)와 상기 제 2 트랜지스터(N9-N16)는 그 중 하나만이 온(on)되고, 다른 트랜지스터는 차단되도록 2 개의 제어 신호(SLN2k; SLN2k+1)에 의해 제어되는 것을 특징으로 하는 드라이버 회로.
- 제 9항에 있어서,상기 제 1 트랜지스터(N1-N8) 및 상기 제 2 트랜지스터(N9-N16)는 N-MOS-트랜지스터이고, 상기 N-MOS-트랜지스터에서 각 워드라인(WL)에 접속된 상기 제 1 트랜지스터(N1-N8)와 상기 제 2 트랜지스터(N9-N16)는 그 중 하나만이 온(on)되고, 다른 트랜지스터는 차단되도록 2 개의 제어 신호(SLN2k; SLN2k+1)에 의해 제어되는 것을 특징으로 하는 드라이버 회로.
- 삭제
- 삭제
- 제 1항 또는 제 2항에 있어서,상기 드라이버 소오스(2)가 전류-/전압원인 것을 특징으로 하는 드라이버 회로.
- 제 3항에 있어서,상기 드라이버 소오스(2)가 전류-/전압원인 것을 특징으로 하는 드라이버 회로.
- 제 4항에 있어서,상기 드라이버 소오스(2)가 전류-/전압원인 것을 특징으로 하는 드라이버 회로.
- 제 6항에 있어서,상기 드라이버 소오스(2)가 전류-/전압원인 것을 특징으로 하는 드라이버 회로.
- 제 9항에 있어서,상기 드라이버 소오스(2)가 전류-/전압원인 것을 특징으로 하는 드라이버 회로.
- 삭제
- 삭제
- 제 16항에 있어서,상기 드라이버 소오스(2)가 전류-/전압원인 것을 특징으로 하는 드라이버 회로.
- 제 23항에 있어서,상기 드라이버 소오스(2)가 전류-/전압원인 것을 특징으로 하는 드라이버 회로.
- 제 1항 또는 제 2항에 있어서,적어도 하나의 코딩된 출력부(IV0-IV3)에 제 1 전압 전위가 인가되고, 상기 드라이버 소오스의 추가 출력부에 제 2 전압 전위가 인가되고, 상기 제 1 및 제 2 전압 전위는 대략 동일한 것을 특징으로 하는 드라이버 회로.
- 제 3항에 있어서,적어도 하나의 코딩된 출력부(IV0-IV3)에 제 1 전압 전위가 인가되고, 상기 드라이버 소오스의 추가 출력부에 제 2 전압 전위가 인가되고, 상기 제 1 및 제 2 전압 전위는 대략 동일한 것을 특징으로 하는 드라이버 회로.
- 제 4항에 있어서,적어도 하나의 코딩된 출력부(IV0-IV3)에 제 1 전압 전위가 인가되고, 상기 드라이버 소오스의 추가 출력부에 제 2 전압 전위가 인가되고, 상기 제 1 및 제 2 전압 전위는 대략 동일한 것을 특징으로 하는 드라이버 회로.
- 제 6항에 있어서,적어도 하나의 코딩된 출력부(IV0-IV3)에 제 1 전압 전위가 인가되고, 상기 드라이버 소오스의 추가 출력부에 제 2 전압 전위가 인가되고, 상기 제 1 및 제 2 전압 전위는 대략 동일한 것을 특징으로 하는 드라이버 회로.
- 제 9항에 있어서,적어도 하나의 코딩된 출력부(IV0-IV3)에 제 1 전압 전위가 인가되고, 상기 드라이버 소오스의 추가 출력부에 제 2 전압 전위가 인가되고, 상기 제 1 및 제 2 전압 전위는 대략 동일한 것을 특징으로 하는 드라이버 회로.
- 삭제
- 삭제
- 제 16항에 있어서,적어도 하나의 코딩된 출력부(IV0-IV3)에 제 1 전압 전위가 인가되고, 상기 드라이버 소오스의 추가 출력부에 제 2 전압 전위가 인가되고, 상기 제 1 및 제 2 전압 전위는 대략 동일한 것을 특징으로 하는 드라이버 회로.
- 제 23항에 있어서,적어도 하나의 코딩된 출력부(IV0-IV3)에 제 1 전압 전위가 인가되고, 상기 드라이버 소오스의 추가 출력부에 제 2 전압 전위가 인가되고, 상기 제 1 및 제 2 전압 전위는 대략 동일한 것을 특징으로 하는 드라이버 회로.
- 제 30항에 있어서,적어도 하나의 코딩된 출력부(IV0-IV3)에 제 1 전압 전위가 인가되고, 상기 드라이버 소오스의 추가 출력부에 제 2 전압 전위가 인가되고, 상기 제 1 및 제 2 전압 전위는 대략 동일한 것을 특징으로 하는 드라이버 회로.
- 제 1항 또는 제 2항에 있어서,각각 하나의 제어 신호(SLNP; SLN1; SLN2)에 의해 활성화되는 워드라인(WL)의 수가 4 개인 것을 특징으로 하는 드라이버 회로.
- 제 3항에 있어서,각각 하나의 제어 신호(SLNP; SLN1; SLN2)에 의해 활성화되는 워드라인(WL)의 수가 4 개인 것을 특징으로 하는 드라이버 회로.
- 제 4항에 있어서,각각 하나의 제어 신호(SLNP; SLN1; SLN2)에 의해 활성화되는 워드라인(WL)의 수가 4 개인 것을 특징으로 하는 드라이버 회로.
- 제 6항에 있어서,각각 하나의 제어 신호(SLNP; SLN1; SLN2)에 의해 활성화되는 워드라인(WL)의 수가 4 개인 것을 특징으로 하는 드라이버 회로.
- 제 9항에 있어서,각각 하나의 제어 신호(SLNP; SLN1; SLN2)에 의해 활성화되는 워드라인(WL)의 수가 4 개인 것을 특징으로 하는 드라이버 회로.
- 삭제
- 삭제
- 제 16항에 있어서,각각 하나의 제어 신호(SLNP; SLN1; SLN2)에 의해 활성화되는 워드라인(WL)의 수가 4 개인 것을 특징으로 하는 드라이버 회로.
- 제 23항에 있어서,각각 하나의 제어 신호(SLNP; SLN1; SLN2)에 의해 활성화되는 워드라인(WL)의 수가 4 개인 것을 특징으로 하는 드라이버 회로.
- 제 30항에 있어서,각각 하나의 제어 신호(SLNP; SLN1; SLN2)에 의해 활성화되는 워드라인(WL)의 수가 4 개인 것을 특징으로 하는 드라이버 회로.
- 제 39항에 있어서,각각 하나의 제어 신호(SLNP; SLN1; SLN2)에 의해 활성화되는 워드라인(WL)의 수가 4 개인 것을 특징으로 하는 드라이버 회로.
- 제 1항 또는 제 2항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)에 대한 기록을 위해 전류를 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 3항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)에 대한 기록을 위해 전류를 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 4항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)에 대한 기록을 위해 전류를 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 6항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)에 대한 기록을 위해 전류를 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 9항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)에 대한 기록을 위해 전류를 출력하는 것을 특징으로 하는 드라이버 회로.
- 삭제
- 삭제
- 제 16항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)에 대한 기록을 위해 전류를 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 23항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)에 대한 기록을 위해 전류를 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 30항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)에 대한 기록을 위해 전류를 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 39항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)에 대한 기록을 위해 전류를 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 49항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)에 대한 기록을 위해 전류를 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 1항 또는 제 2항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)로부터의 판독을 위해 판독 전압을 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 3항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)로부터의 판독을 위해 판독 전압을 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 4항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)로부터의 판독을 위해 판독 전압을 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 6항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)로부터의 판독을 위해 판독 전압을 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 9항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)로부터의 판독을 위해 판독 전압을 출력하는 것을 특징으로 하는 드라이버 회로.
- 삭제
- 삭제
- 제 16항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)로부터의 판독을 위해 판독 전압을 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 23항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)로부터의 판독을 위해 판독 전압을 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 30항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)로부터의 판독을 위해 판독 전압을 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 39항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)로부터의 판독을 위해 판독 전압을 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 49항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)로부터의 판독을 위해 판독 전압을 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 60항에 있어서,상응하는 워드라인 스위치(N1-N8)를 통해, 활성화된 워드라인(WL)과 접속된 상기 드라이버 소오스(2)의 출력부(IV0-IV3)가 상기 메모리 매트릭스(3)로부터의 판독을 위해 판독 전압을 출력하는 것을 특징으로 하는 드라이버 회로.
- 제 1항 또는 제 2항에 따른 전자 드라이버 회로를 포함하는 메모리 장치.
- 제 85항에 있어서,상기 워드라인(WL)의 양 단부에 각각 하나의 전자 드라이버 회로가 제공되는 것을 특징으로 하는 메모리 장치.
- 제 86항에 있어서,상기 워드라인(WL)의 양 단부에 있는 상기 드라이버 소오스(2)가 전류원을 포함하고, 상기 드라이버 소오스(2)는 활성화된 각 워드라인(WL)에 인가된 전류가 값은 동일하지만 상이한 부호를 가지도록 형성되는 것을 특징으로 하는 메모리 장치.
- 제 85항에 따른 메모리 장치를 포함하는 비휘발성 자기 반도체 메모리.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10038925A DE10038925A1 (de) | 2000-08-09 | 2000-08-09 | Elektronische Treiberschaltung für Wortleitungen einer Speichermatrix und Speichervorrichtung |
DE10038925.2 | 2000-08-09 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020013418A KR20020013418A (ko) | 2002-02-20 |
KR100485405B1 true KR100485405B1 (ko) | 2005-04-27 |
Family
ID=7651889
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2001-0047469A Expired - Fee Related KR100485405B1 (ko) | 2000-08-09 | 2001-08-07 | 메모리 매트릭스의 워드라인용 전자 드라이버 회로 및메모리 장치 |
Country Status (7)
Country | Link |
---|---|
US (1) | US6501686B2 (ko) |
EP (1) | EP1184870B1 (ko) |
JP (1) | JP2002133855A (ko) |
KR (1) | KR100485405B1 (ko) |
CN (1) | CN100390895C (ko) |
DE (2) | DE10038925A1 (ko) |
TW (1) | TW540067B (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6813181B1 (en) * | 2003-05-27 | 2004-11-02 | Infineon Technologies Ag | Circuit configuration for a current switch of a bit/word line of a MRAM device |
US6862211B2 (en) * | 2003-07-07 | 2005-03-01 | Hewlett-Packard Development Company | Magneto-resistive memory device |
NO324607B1 (no) * | 2003-11-24 | 2007-11-26 | Thin Film Electronics Asa | Fremgangsmate for a betjene et datalagringsapparat som benytter passiv matriseadressering |
US9183912B2 (en) | 2012-05-17 | 2015-11-10 | Everspin Technologies, Inc. | Circuit and method for controlling MRAM cell bias voltages |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4651031A (en) * | 1984-12-18 | 1987-03-17 | Sharp Kabushiki Kaisha | Address decoder circuit |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04112217A (ja) * | 1990-08-31 | 1992-04-14 | Nec Ic Microcomput Syst Ltd | 出力回路 |
JPH0612875A (ja) * | 1992-06-29 | 1994-01-21 | Hitachi Ltd | デコード回路 |
JPH07254275A (ja) * | 1994-01-31 | 1995-10-03 | Toshiba Corp | 半導体記憶装置 |
US5365479A (en) * | 1994-03-03 | 1994-11-15 | National Semiconductor Corp. | Row decoder and driver with switched-bias bulk regions |
KR0164377B1 (ko) * | 1995-07-15 | 1999-02-18 | 김광호 | 반도체 메모리장치의 서브워드라인 드라이버 |
KR100204542B1 (ko) * | 1995-11-09 | 1999-06-15 | 윤종용 | 멀티 서브워드라인 드라이버를 갖는 반도체 메모리장치 |
US6166957A (en) * | 1997-10-08 | 2000-12-26 | Samsung Electronics Co., Ltd. | Nonvolatile semiconductor memory device with a level shifter circuit |
JP3380852B2 (ja) * | 1999-04-13 | 2003-02-24 | 松下電器産業株式会社 | 半導体記憶装置 |
DE69927364D1 (de) * | 1999-07-28 | 2005-10-27 | St Microelectronics Srl | Einzige Speisespannungsschaltung für nichtflüchtigen Speicher mit hierarchischem Reihendekodierer |
US6385091B1 (en) * | 2001-05-01 | 2002-05-07 | Micron Technology, Inc. | Read reference scheme for non-volatile memory |
-
2000
- 2000-08-09 DE DE10038925A patent/DE10038925A1/de not_active Withdrawn
-
2001
- 2001-07-07 EP EP01116514A patent/EP1184870B1/de not_active Expired - Lifetime
- 2001-07-07 DE DE50110011T patent/DE50110011D1/de not_active Expired - Lifetime
- 2001-08-07 KR KR10-2001-0047469A patent/KR100485405B1/ko not_active Expired - Fee Related
- 2001-08-08 JP JP2001241347A patent/JP2002133855A/ja active Pending
- 2001-08-08 TW TW090119351A patent/TW540067B/zh not_active IP Right Cessation
- 2001-08-09 US US09/927,556 patent/US6501686B2/en not_active Expired - Lifetime
- 2001-08-09 CN CNB011255021A patent/CN100390895C/zh not_active Expired - Fee Related
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4651031A (en) * | 1984-12-18 | 1987-03-17 | Sharp Kabushiki Kaisha | Address decoder circuit |
Also Published As
Publication number | Publication date |
---|---|
EP1184870B1 (de) | 2006-06-07 |
CN1340823A (zh) | 2002-03-20 |
KR20020013418A (ko) | 2002-02-20 |
TW540067B (en) | 2003-07-01 |
DE10038925A1 (de) | 2002-03-14 |
EP1184870A1 (de) | 2002-03-06 |
US6501686B2 (en) | 2002-12-31 |
CN100390895C (zh) | 2008-05-28 |
DE50110011D1 (de) | 2006-07-20 |
US20020050448A1 (en) | 2002-05-02 |
JP2002133855A (ja) | 2002-05-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4630314B2 (ja) | Mram装置 | |
JP4656720B2 (ja) | 薄膜磁性体記憶装置 | |
US7206222B2 (en) | Thin-film magnetic memory device executing data writing with data write magnetic fields in two directions | |
EP0606650B1 (en) | Nonvolatile semiconductor memory device | |
US6671213B2 (en) | Thin film magnetic memory device having redundancy repair function | |
JP4780874B2 (ja) | 薄膜磁性体記憶装置 | |
US6870757B2 (en) | Thin film magnetic memory device applying a magnetic field to write data | |
KR19990000091A (ko) | 강유전체 메모리 셀들을 구비한 불 휘발성 메모리 장치 및 그것의 기입 방법 | |
US6903965B2 (en) | Thin film magnetic memory device permitting high precision data read | |
KR100503587B1 (ko) | 복수 비트의 데이터를 병렬로 기입하는 박막 자성체 기억장치 | |
KR100560133B1 (ko) | 박막자성체 기억장치 | |
JP4316743B2 (ja) | 回路装置 | |
KR100485405B1 (ko) | 메모리 매트릭스의 워드라인용 전자 드라이버 회로 및메모리 장치 | |
US20030099130A1 (en) | Thin film magnetic memory device having a redundant structure | |
JP2004185752A (ja) | 薄膜磁性体記憶装置 | |
US20040057278A1 (en) | Magnetic random access memory | |
KR102115638B1 (ko) | Otp 메모리 장치 | |
JP4322048B2 (ja) | 半導体記憶装置 | |
JP5036854B2 (ja) | 半導体装置 | |
US6912174B2 (en) | Thin film magnetic memory device suppressing influence of magnetic field noise from power supply wiring | |
JP4698715B2 (ja) | 薄膜磁性体記憶装置 | |
KR20010017198A (ko) | 센싱 잡음 및 센싱 전류를 감소시키는 반도체 메모리장치 | |
JP2022136786A (ja) | 不揮発性記憶装置 | |
JP2021190146A (ja) | 半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20010807 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20030927 Patent event code: PE09021S01D |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20040629 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20050215 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20050418 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20050419 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20080326 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20090413 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20100413 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20110411 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20120409 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20130404 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20130404 Start annual number: 9 End annual number: 9 |
|
FPAY | Annual fee payment |
Payment date: 20140410 Year of fee payment: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20140410 Start annual number: 10 End annual number: 10 |
|
FPAY | Annual fee payment |
Payment date: 20160318 Year of fee payment: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20160318 Start annual number: 12 End annual number: 12 |
|
FPAY | Annual fee payment |
Payment date: 20170317 Year of fee payment: 13 |
|
PR1001 | Payment of annual fee |
Payment date: 20170317 Start annual number: 13 End annual number: 13 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20190129 |