[go: up one dir, main page]

KR100468420B1 - 3전극면방전acpdp의주사방식 - Google Patents

3전극면방전acpdp의주사방식 Download PDF

Info

Publication number
KR100468420B1
KR100468420B1 KR1019960060307A KR19960060307A KR100468420B1 KR 100468420 B1 KR100468420 B1 KR 100468420B1 KR 1019960060307 A KR1019960060307 A KR 1019960060307A KR 19960060307 A KR19960060307 A KR 19960060307A KR 100468420 B1 KR100468420 B1 KR 100468420B1
Authority
KR
South Korea
Prior art keywords
screen
bit
scanning
group
sub
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
KR1019960060307A
Other languages
English (en)
Other versions
KR19980041041A (ko
Inventor
홍진원
윤상진
송영복
강봉구
김영환
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1019960060307A priority Critical patent/KR100468420B1/ko
Priority to JP9330697A priority patent/JPH10247075A/ja
Priority to US08/980,965 priority patent/US6288693B1/en
Publication of KR19980041041A publication Critical patent/KR19980041041A/ko
Application granted granted Critical
Publication of KR100468420B1 publication Critical patent/KR100468420B1/ko
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • G09G3/2942Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge with special waveforms to increase luminous efficiency
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 평면 표시 장치(flat panel display)중의 하나인 PDP(plasma display panel 이하 PDP라 칭한다.)의 구동방식에 관한 것으로, 디지털 영상 신호의 MSB 부 화면과 1개의 하위 비트 부 화면을 동시에 주사시킬 수 있도록하여 AC PDP의 효율을 높이는 동시에 화면 구성에 필요한 시간을 줄여주어 주사시켜야 할 데이터 양이 증가하여도 용이하게 화면을 구동시킬 수 있는 방식에 관한 것이다.

Description

3 전극 면 방전 AC PDP의 주사 방식
본 발명은 평면 표시 장치(flat panel display)중의 하나인 PDP(plasma display panel 이하 PDP라 칭한다.)의 구동방식에 관한 것으로, 디지털 영상 신호의 MSB 부 화면과 1개의 하위 비트 부 화면을 동시에 주사시킬 수 있도록하여 AC PDP의 효율을 높이는 동시에 화면 구성에 필요한 시간을 줄여주어 주사시켜야 할 데이터 양이 증가하여도 용이하게 화면을 구동시킬 수 있는 방식에 관한 것이다. 본 MSB와 하위 비트의 분리 및 화면 분할 구동을 이용한 주사 방식은 종래의 부 화면(subfield)구동법에 비해 화면 주사에 필요한 시간을 줄여 줄 수 있어서 AC PDP 영상의 휘도를 약 3.6배까지 증가시킬 수 있다.
플라즈마 표시 장치(PDP)는 화소를 구성하는 셀의 수직 및 수평 전극 사이에 인가되는 전압조절을 통하여 방전을 얻으며 방전된 빛의 양은 셀 내에서의 방전 시간의 길이를 변화 시켜서 조절한다. 전체화면은 각각의 셀의 수직 및 수평 전극에 디지털 영상 신호를 입력시키기 위한 라이트(wirte)펄스, 주사를 위한 스캔펄스, 방전을 유지시켜 주기위한 서스테인 펄스, 및 방전된 셀의 방전을 중지시키기 위한 이래이즈(erase)펄스를 인가하여 매트릭스형으로 구동시켜서 얻는다. 영상 표시를 위해 필요한 단계적인 밝기(계조, grey level)는 전체 영상을 표시하기 위해 필요한 주어진 시간(NTSC TV 신호의 경우 1/30초)내에서 개개의 셀이 방전되는 시간의 길이를 서로 다르게 하여 구현시킨다. 이때 화면의 휘도는 각각의 셀을 최대로 구동시켰을 때의 밝기에 의해 결정이 되고, 휘도를 증가시켜 주기 위해서는 한 화면을 구성시키기 위해 주어진 시간 내에서 셀의 방전 시간을 최대한 길게 유지시킬수 있도록 구동회로가 설계되어야 한다. 명암의 차이인 컨트라스트는 조명등 배경의 밝기와 휘도에 의해 결정이 되며, 컨트라스트증가를 위해서는 배경을 어둡게 하여야 할 뿐만 아니라 휘도 또한 증가시킬 필요가 있다.
HDTV를 위한 평면 표시장치의 경우 256 계조(grey level)이 필요하고 해상도는 1280×1024 이상이 되어야 하며 200럭스(lux)조명하에서의 컨트라스트는 100:1 이상이 필요하다. 따라서, 256 계조의 영상 표시를 위해서 필요한 영상 디지털 신호는 RGB 각각 8비트(bit) 신호가 필요하고, 요구 휘도 및 컨트라스트(contrast)를 얻기 위해서는 셀의 방전 시간을 최대한 길게 유지시켜 주어야 한다. 계조(Grey level)구현을 위한 방법으로는 선 주사(line scanning)방식과 부 화면방식 등이 있다. 이중 AC PDP에서 현재 가장 주목을 받고 있는 방식은 부 화면 주사 방식이다.
부 화면(subfield) 주사 방식은 8비트(bit)디지털 영상 신호를 MSB부터 LSB까지 같은 웨이트(weight)의 비트(bit)끼리 모은 후, MSB는 시간 T 동안, 하위 비트들은 MSB에 가까운 bit 순으로 각각 T/2, T/4, .... T/128동안 주사 시켜서 부 화면을 구성하고, 각각의 부 화면으로부터 방출되는 빛에 대한 눈의 적분 효과를 이용하여 256 계조을 구현 시킨다. 그러나 PDP는 매트릭스방식으로 구동되어야 하므로 주어진 수직 전극에 대하여 한 번에 1개 이상의 수평 전극에 라이트(write)펄스를 인가하지 못하는 제약점이 있고, 이로 인해 수평 전극들은 서로 다른 시간에 구동이 되어야 한다. 따라서, 각 부 화면을 구성하기 위해서는 모든 수평 전극들을 주사하는 시간이 필요하고, 각각의 셀은 평균 부 화면에 할당된 시간에서 주사 시간만큼 감소된 시간 동안만 방전을 유지시킬 수 있다. 주사에 필요한 시간은 수평 전극의 수가 증가할수록 증가하며, 이 시간 동안은 방전을 유지시킬 수 없기 때문에 PDP의 휘도 및 컨트라스트 저하를 발생시키는 요인이 되어 주사에 필요한 시간은 가능한 한 줄여 줄 필요가 있다. 또한, 부화면 구성시 상위 비트와 하위 비트들 사이에 방전 시간의 차이가 크고 순차적으로 부화면을 구성 시키기 때문에 방전시간의 차이로 인한 프릭커(flicker)현상이 많이 발생된다. 프릭커(Flicker)현상을 줄여주기 위해서는 방전 시간이 긴 상위 비트 부 화면과 방전 시간이 짧은 하위 비트 부화면을 적절한 순서로 구성시켜 줄 필요가 있다.
제 1 도는 현재 많이 쓰이고 있는 3 전극 면 방전 AC PDP 셀 구조를 도시한 것이다. 격벽(Spacer) (10)은 제 1 절연판(1) (First insulating Substrate)과 제 2 절연판(2) (Second insulating Substrate)를 평행하게 유지시키고 셀 사이를 격리시켜 주며, 행 전극(Row Electrode) (3)들은 스캔 전극(Scan Electrode)과 커몬 전극(Common Electrode) 두 개로 구성되어 있으며 절연판(1) 위에서 서로간에 평행하게 배치되어 있다. 열 전극(Column Electrode) (4)들은 절연판(2) 아래에 서로간에 평행하게 배치되어 행 전극(Row Electrode) (3)들과 매트릭스를 형성하고 있다. 절연층(Insulating Layer) (5)와 (6)은 각각 행 전극(3)과 열 전극(4)를 덮어 주어 전극을 보호하고 있으며, 전극이 절연막으로 덮혀 있으므로 전극 사이에 직류 전압을 인가하여 방전을 시킬 경우 방전은 곧 소멸되어 버린다. 이러한 전극 구조를 지니는 AC PDP의 경우 방전을 유지시켜 주기 위해서는 극성이 계속적으로 반전되는 AC 전압을 전극 사이에 인가시켜야 한다. 보호막(Protecting Layer) (7)은 절연막(5)위에 덮혀 있고, 이 보호막은 절연막을 보호하여 수명을 연장시켜 줄 뿐만 아니라 이차 전자의 방출 효율을 높여 주고 내화 금 속의 산화물 오염으로 인한 방전 특성의 변화를 줄여 주기 위하여 주로 MgO 박막을 사용하여 제작된다. 형광층(Fluorescent Layer) (9)는 절연층(6)위에 도포 되어 있으며, 방전에 의해 발생된 자외선에 의해 여기 되어 적색, 녹색, 청색(RGB) 가시광선을 발생시킨다. 방전 영역(Discharge Space) (8)은 방전이 진행되는 셀의 공간이며, 자외선 방출 효율을 높여 주기 위해 주로 Ar 과 Xe 혼합 개스로 충진시킨다.
제 2 도는 기존 3 전극 면 방전 AC PDP의 전극 배치를 보여 주고 있다. 행 전극들과 열 전극들이 서로 직각으로 교차하는 지점에서 각각의 셀(11)이 구성되며, 행 전극들은 화면의 주사를 위해 주로 사용되는 스캔(S1∼Sm)전극 그룹과 방전을 유지시켜 주기 위해 주로 사용되는 커몬(Common) (C1∼Cm)전극 그룹으로 이루어져 있고, 열 전극들은 데이터 입력에 주로 사용된다. 실링영역(Sealing Region) (12)는 두기판 사이에 격벽이 형성되고 두기판의 테두리부분에 실층이 형성되고 실층에 의해 두기판이 결합되고 그 내부에는 방전가스가 주입되고 밀봉된다.
각 전극들에 대한 펄스 인가는 다음과 같다. 제 3 도에서 주어진 바와 같이 커몬(Common) (C1∼Cm)전극들에는 셀의 방전을 유지시키기 위한 서스테인 펄스가 인가되어 지고, 스캔(S1∼Sm)전극들에는 커몬 전극들의 펄스들과 모양은 같지만 위치가 다른 서스테인 펄스가 인가된다. 그리고 스캔전극들 각각에는 화면의 주사를 위해 사용되는 스캔 펄스와 방전된 셀의 방전을 중지시켜 주기 위한 소거 펄스(Erase Pulse)들이 추가로 입력되어 셀의 켜짐과 꺼짐을 제어한다. 열 전극들(D1∼Dn)에는 스캔 전극에 입력되어지는 주사 펄스와 동기화가 된 데이터 펄스들을 입력시켜서 라이트(write)펄스를 얻는다. 만약 셀(S1, D1)이 방전되어야 할 경우, 포지티브인 데이터 펄스가 D1에 입력되고 주사펄스가 데이터 펄스와 동기화가 되어 S1에 입력되어 지면 S1 전극과 D1 전극 사이의 전압이 방전을 일으키기 위해 필요한 임계 전압 이상이 되어 방전이 발생된다. 이 상태는 방전에 의해 절연막에 대전된 하전 입자에 의해 발생된 전계와 S1과 C1의 서스테인 펄스에 의해 발생된 전계에 의해 다음 소거 펄스가 인가될 때 까지 유지되며, 주사 펄스보다 진폭이 낮은 소거 펄스가 인가되면 하전입자에 의한 전계와 소거 펄스에 의한 전계의 합이 방전을 지속적으로 유지시켜 주기에는 불충분한 작은 방전이 발생되어 다음 서스테인 펄스가 인가될 때 방전은 소멸되어 진다. 이상 기술한 각 전극들의 역할을 정리하면 스캔 전극들은 화면 구성을 위한 데이터 입력을 담당한다.
제 4 도에는 256 계조(grey level) 구현을 위한 기존의 부 화면 구동법의 주사 방식을 도시 하였다. 한 화면은 8개의 부 화면으로 이루어져 있고, 각 부 화면 시간은 TA로 일정하다. 따라서 하나의 화면을 구성시키는데 필요한 시간 TFIELD는 8TA가 된다. 각 부 화면에 할당된 시간 TA중 방전에 사용되는 시간은 MSB부터 LSB순으로 각각 TA, TA/2, TA/4, TA/8, TA/16, TA/32, TA/64, TA/128동안 만이 사용된다. 따라서, 한 화면을 구성 시키기 위한 시간 8TA중 방전에 사용될 수 있는 시간 TS는 2TA이고 방전에 사용될 수 없는 시간 TNS는 6TA이다. 따라서, 낭비되는 시간(TNS)의 백분율(Waste)과 효율은 다음과 같다.
이 수치들은 부 화면 구동법을 사용한 AC PDP의 경우 실제로 방전에 사용될 수 있는 시간이 전체 시간의 25% 미만임을 보여 주고 있으며, 부 화면 구동법을 사용한 AC PDP에서 휘도를 현격히 떨어뜨리는 주 요인으로 작용한다.
본 발명에서는 방전에 사용될 수 없는 시간을 최소화 시켜 AC PDP의 효율을 높여 화면의 휘도를 증가시킬 수 있는 주사 방식을 제시하는데 그 목적이 있다. 이를 위해, 본 발명에서는 디지털 영상 신호를 MSB부터 LSB(I8부터 I1)까지 같은 종류의 비트 끼리 모은 후, 비트들을 (I8, I5, I3, I1)와 (I7, I6, I4, I2)또는 (I8, I7, I4, I2)와 (I6, I5, I3, I1)그룹으로 나누고, 각각의 그룹은 서로 다른 스캔 전극을 사용하여 주사 시킨다. 또한, 화면을 상부 및 하부 화면으로 분할하여 MSB 비트인 I8과 다른 비트들을 2 등분된 화면의 서로 다른 부분에 주사 시킨다. 이러한 방법을 사용하여 화면을 구성 시키기 위해 필요한 주사 시간을 줄여주어 기존의 부 화면(subfield)구동법에 비해 AC PDP영상의 휘도를 증가시킬 수 있다.
제 5 도는 본 발명을 구현 시키기 위한 기본 전극 배치도이다. 제 2 도에서 주어진 기존의 3 전극 면 방전 AC PDP의 전극 배치와 비교하여, 제 5 도에서는 서스테인 펄스만이 인가되는 커몬 전극들을 서스테인 펄스 뿐만 아니라 주사 펄스와 소거 펄스도 인가시킬 수 있는 스캔 전극으로 모두 교체하였다. 이러한 전극 배치하에서 제 6 도에서 주어진 바와 같이 왼쪽에 위치한 S전극들과 오른쪽에 위치한 S' 전극들에 인가되는 주사 펄스들을 각각의 서스테인 펄스 다음에 위치 시켜서 서로 겹치지 않게 하면 서스테인 펄스의 한 주기 안에 두 개의 행을 처리할 수 있다. 디지털 영상 신호의 (I8, I5, I3, I1)비트들은 데이터 펄스(Data Pulse)1 위치에 입력시켜서 S 전극들을 이용하여 주사 시키고, (I7, I6, I4, I2)비트들은 데이터 펄스 2 위치에 입력시켜서 S' 전극을 이용하여 동시에 주사 시킨다. 각각의 비트에 해당되는 부 화면 시간은 MSB인 I8는 TA로 하고, 그 다음 비트인 I7은 TA/2로, 다른 비트들의 부 화면 시간은 모두 TA/4로 설정한다. 이러한 방법으로 부 화면 시간들을 설정한 뒤, 1 단계 구동으로서 화면 상부에는 MSB를 주사하고 하부에는 나머지 비트의 부 화면을 주사한다. 2 단계 구동은 화면 하부에 MSB를 주사하고 상부에는 나머지 비트의 화면을 주사한다. 이러한 1, 2 단계의 주사가 완료되면 1개의 화면 구성이 완료된다.
각 비트의 부 화면 배치는 제 7 도와 같이 배치한다. 즉, 1 단계 주사에서는 화면 하부를 TA/4시간만큼 먼저 주사시키고, 2 단계 주사에서는 화면 상부가 TA/4시간 만큼 하부보다 먼저 스캐닝이 시작되도록하여 주어진 시간에서 주사하는 행전극의 수는 항상 2개이하가 되게 하였다. 2 단계 주사를 1단계 주사가 완료된 시점에서 시작할 경우, 1 단계 주사 중 후반부에서는 화면 하부에서 I1(LSB) 부화면만이 주사되기 때문에 시간 절약을 위하여 2단계 주사 시작 시간을 1단계 주사와 TA/4시간 만큼 겹치도록 하였다. 이러한 방법으로 각 비트의 부 화면 들을 배치하면, 아래와 같이 방전에 사용될 수 있는 시간 TS는 기존의 부 화면 주사 방식과 같으나 방전에 이용될 수 없는 시간 TN가 줄어들게 되어 한 화면을 구성 시키는데 필요한 시간 TFIELD는 줄어든다.
TNS = TNS1 +TNS2 + TNS3 + TNS4 + TNS5 + TNS6 + TNS7
TFIELD = TS + TNS = 4.258TA
; TS = I5 의 방전 가능 시간,
T4 = I4 의 방전 가능 시간,
T1 = I1(LSB)의 방전 가능 시간,
TA = 행 전극 전체를 한 번 스캐닝하는데 소요되는 시간.
위의 계산에서 TNS는 화면 하부를 기준으로 계산하였으나 화면 상부를 기준으로 계산하여도 같은 결과를 얻을 수 있다. 이 경우 효율은
가 되어 기존의 부 화면 주사 방식에서의 25%에 비해 1.88배 증가되었다.
제 8 도에서는 제 7 도에 비해 각 비트의 방전 가능 시간을 두 배로 늘린 경우이다. 총 방전 가능 시간 TS는 제 7 도에 비해 두 배로 증가되어 4TA가 되고, 방전에 사용될 수 없는 시간 TNS는 다음과 같이 주어진다.
TNS = TNS1 +TNS2 + TNS3 + TNS4 + TNS5 + TNS6
위의 TNS 계산에서 T4, T3, T2, 그리고 T1의 값은 각 비트의 방전 가능 시간이 두 배로 늘어났기 때문에 제 7 도에 비해 두배의 값을 갖는다. 한 화면을 구성하기 위해 필요한 시간 TFIELD는 TS + TNS = 5.766TA가 되어 효율이
로 기존의 부 화면 주사 방식에 비해 2.78배로 증가하였다.
제 9 도에는 제 8 도를 개선시킨 주사 방식을 보여주고 있다. 전극 배치는 제 7 도와 제 8 도의 방식과 같은 배치를 사용하고, 각 전극에 비트 할당은 다음과 같게 한다. 화면을 반으로 나누어 상부(1 ∼ m/2 전극)와 하부(m/2+1 ∼m 전극)로 구분한 후, 화면 상부에서는 S 전극들에 I8, I7, I4, I2를 할당하고 S'전극들에는 I6, I5, I3, I1을 할당한다. 화면 하부에서는 S 전극들에 I7, I6, I4, I2를 할당하고 S'전극들에는 I8, I5, I3, I1을 할당한다. 각 비트의 방전 가능 시간을 제 8 도와 동일하게 할 경우, 이러한 방법으로 S와 S' 전극들에 비트들을 배치시키면 화면의 상부와 하부로 나눈 각각의 구역의 상(하)부에서 MSB부 화면 구성을 위한 방전이 진행되고 있는 동안 하(상)부에서 하위 비트들의 부 화면을 동시에 주사시킴이 가능하다. 각 비트 부 화면의 배치는 화면 상부에서 I7부 화면의 위치를 I8부 화면보다 TA/4 늦게 배치한 점을 제외하고 제 8 도와 동일하게 하였다. 화면 하부에서는 MSB를 제외한 나머지 7개 비트의 부 화면의 순서를 화면 상부와는 반대로, 즉, I1(LSB), I2, . . . , I7순으로 배치하였다. 이러한 방법으로 부 화면을 배치하면 화면 전체에서 주어진 시간에서 주사되는 횡 전극의 수는 항상 2개 이하이나 부 화면 구성 가능 구역은 4개가 된다. 이 경우, TS, TNS, TFIELD, 그리고 효율은
TNS = TNS1 +TNS2 + TNS3 + TNS4 + TNS5
TFIELD = TS + TNS = 5.141TA
가 되어 기존의 부 화면 주사 방식에 비해 효율이 3.11배 증가하였다.
이상 기술한 MSB와 하위 비트들의 분리 구동을 이용한 주사법은 화면을 상부와 하부로 나누어 서로 독립적으로 구동시킬 수 있는 화면 분할 구동 방식에 적용하면 보다 더 좋은 특성을 얻을 수 있다. 화면 분할 구동 방식을 적용시키기 위한 전극 배치는 제 10도에서 주어진 바와 같다. 제 5 도의 전극 배치도와 비교하여 변경된 점들은 전체 화면을 2등분하여 상부 전극들을 S1 전극들과 S1' 전극들로, 하부 전극들을 S2 전극들과 S2' 전극들로 구분하여, 제 11도에서 주어진 바와 같이 상부에는 음(-)극성의 서스테인 펄스들을 입력시키고, 하부에는 극성이 바뀐 양(+)극성의 서스테인 펄스들을 입력시킨다.
상부 화면의 S1 전극들과 S1'전극들의 서스테인 펄스들은 서로 1/2주기 만큼의 위상 차이를 두고, 하부 화면의 S2 전극들과 S2' 전극들 사이에도 서스테인 펄스들은 1/2 주기 만큼의 위상 차이를 둔다. 또한, 하부 화면의 서스테인 펄스들은 상부 화면의 같은 형의 서스테인 펄스들에 비해 1/4 주기 만큼 지연되게 한다. 이러한 서스테인 펄스들을 입력시키면, 제 11 도에서 도시한 바와 같이 S1에 입력되는 주사 펄스와 S1'에 입력되는 주사 펄스가 서로 겹치지 않게 할 수 있어서 서스테인 전압 파형 한 주기에 두 번 주사가 가능하게 된다. (S1, S1')과 (S2, S2')사이에도 같은 방법으로 주사 펄스가 겹치지 않게 화면 주사를 시킬 수 있어서 전체적으로 보았을 때 서스테인 한 주기에 4 번의 주사가 가능하게 된다.
데이터 펄스 D1에서, 극성이 양인 데이터 펄스 D+는 화면의 상부 주사를 위한 S1 및 S1'전극들을 위한 데이터 펄스들 이고, 극성이 음인 데이터 펄스 D-는 화면의 하부 주사를 위한 S2 및 S2'전극들을 위한 데이터 펄스들이다. D+와 D-는 교대로 입력시키며, 각각 대응하는 S1, S1' 및 S2, S2' 등의 전극들의 주사 펄스와 동기를 이루어 셀의 켜짐과 꺼짐을 제어한다. 소거펄스들은 상부 화면은 음 극성의 펄스를 사용하고, 하부 화면은 양(+)극성의 펄스를 사용하여 일정한 시간이 흐른뒤에 스캔 전극들(S1, S1', S2, S2' 전극들)에 인가된다. 이러한 형태로 데이터 펄스를 인가하면, 화면의 상(하)부에서 서스테인 방전이 일어나고 있는 동안 다른 한쪽의 화면인 하(상)부를 주사시킬 수 있다.
제 10 도에서 주어진 화면 분할 구동 방식을 위한 전극 배치에서는 화면의 주사가 상부 및 하부 화면으로 나누어져 서로 독립적으로 진행시킬 수 있기 때문에, 4개의 횡 전극을 서스테인 펄스의 한 주기 안에 동시 구동함이 가능하다. 이 화면 분할 구동 방식에 MSB와 하위 비트들의 분리 구동을 이용한 주사법을 적용시킬 경우, 제 12 도와 같이 제 9 도의 각각의 구역을 2등분하고, 등분된 화면을 각각 TA/16만큼 지연시켜서 상부와 하부로 분할된 화면에서 동시에 주사시키면, 화면 전체에서 항상 4개 이하의 횡 전극을 구동 시키면서도 8개의 부 화면을 동시에 구성함이 가능하다. 제 10 도의 경우, TS, TNS, TFIELD, 및 효율은
TNS = TNS1 +TNS2 + TNS3 + TNS4
TFIELD = TS + TNS = 4.39TA
가 되어 기존의 부 화면 주사 방식에 비해 효율이 3.65배 증가하였다.
이상 기술한 MSB와 하위 비트들의 분리 구동을 이용한 주사법에서는 디지털 영상 신호의 MSB와 하위 비트들을 분리시켜 서로 다른 구역에 동시에 주사시킬수 있도록하여 AC PDP의 효율을 높이고, 동시에 화면 구성에 필요한 시간을 줄여 대형 PDP에서 주사 시켜야 할 데이터 양이 증가하여도 쉽게 처리할 수 있도록 하였다. 또한, 본 방법은 화면을 상부 및 하부 화면으로 분할하고 각각을 독립적으로 구동시키는 화면 분할 구동법에도 적용 가능하며, 본 방법을 화면 분할 구동법에 적용할 시 보다 90%이상의 효율을 얻을수 있다.
제 1 도는 3 전극 면 방전 AC PDP 셀의 구조도.
제 2 도는 3 전극 면 방전 AC PDP의 기존 전극 배치도.
제 3 도는 3 전극 면 방전 AC PDP의 기존 전극 배치를 이용한 구동 파형도.
제 4 도는 기존의 부 화면 주사 방식도.
제 5 도는 MSB와 하위 비트들의 분리 및 화면 분할 구동을 위한 기본 전극 배치도.
제 6 도는 MSB와 하위 비트들의 분리 및 화면 분할 구동을 위한 기본 구동 파형도.
제 7 도는 제 5 도의 전극 배치를 이용한 MSB와 하위 비트들의 분리 구동 주사 방식도.
제 8 도는 제 7 도의 방식을 개선한 주사 방식도.
제 9 도는 제 8 도의 방식을 개선한 주사 방식도.
제 10 도는 화면 2 분할 구동 방식에 MSB와 하위 비트들의 분리 구동 주사법을 적용하기 위한 전극 배치도.
제 11 도는 화면 2분할 구동 방식에 MSB와 하위 비트들의 분리 구동 주사법을 적용하기 위한 기본 구동 파형도.
제 12 도는 제 9 도의 주사 방식을 제 10도의 전극 배치도에 적용한 MSB와 하위 비트들의 분리 구동 주사 방식도.
*** 도면 부호중 중요부호의 설명 ***
1, 2 : 절연판 3 : 행전극
4 : 열전극 5, 6 : 절연층
7 : 보호막 8 : 방전영역
9 : 형광층 10 : 격벽
11 : 셀 12 : 실링영역

Claims (12)

  1. 각각의 셀들이 2개의 행 전극과 1개의 열 전극으로 구성된 3 전극 면 방전 AC PDP에 있어서,
    디지털 영상 신호의 최상위 비트를 I8, 그 다음 비트를 I7 등의 순으로 8비트 신호로 표기할 때, 신호의 비트들을 (I8, I5, I3, I1)그룹(그룹1)과 (I7, I6, I4, I2)그룹(그룹2)로 분리하여 각각의 그룹을 서로 다른 스캔 전극을 사용하여 주사하는 3 전극 면방전 AC PDP의 주사방식.
  2. 제1항에 있어서,
    MSB인 I8 부화면이 상(화)부에 주사될 I7, I6 비트의 부화면을 동시에 화면의 하(상)부에 주사시키며, I8 부화면이 화면의 상(하)부에서 서스테인 방전이 진행되고 있을 때 I5, I3, I1, I4, I2 부화면을 화면의 하(상)부에 주사시키는 3 전극 면방전 AC PDP의 주사방식.
  3. 제1항에 있어서,
    열 전극들에는 데이터 펄스를 인가하고 행 전극들에는 주사, 소거, 및 서스테인 펄스를 인가하며 행전극 S 전극에는 그룹 1에 속한 비트이 데이터 신호와 동기를 맞추어 주사 펄스를 인가시키고 행전극 S' 전극에는 그룹 2에 속한 비트의 데이터 신호와 동기를 맞추어 주사 펄스를 인가시켜서 두 개의 주사 펄스가 서로 겹치지 않게 하여 서스테인 펄스의 한 주기 안에 연속적으로 각각의 그룹에 속한 비트 1개씩 두 개의 비트를 구동함이 가능하게 한 3 전극 면방전 AC PDP의 주사방식.
  4. 제3항에 있어서,
    제 1 단계 주사로부터 I8 비트의 부화면의 상부에 주사시키고, 화면의 하부에는 I8 비트의 부화면 주사 시작시간보다 TA/4만큼 먼저 시작하여 I7부터 LSB까지 각 비트 부화면 간의 간격을 각각 0, 0, TNS1, TNS2, TNS3, TNS4, TNS5, TNS6으로 설정하여 주사시키며, 제2 단계 주사는 1단계 주사가 끝나기 전 TA/4 시간 이전에 화면의 상부에 I7 비트부터 LSB까지 각 비트 부화면 간의 간격을 각각 0, 0, TNS1, TNS2, TNS3, TNS4, TNS5으로 설정하여 주사시키고, 화면의 하부에는 I7 비트의 부 화면 주사 시작시간보다 TA/4 만큼 늦게 시작하여 I8 비트의 부화면을 주사시켜 전체 화면을 구성하여 화면의 휘도를 증가시키는 것을 가능하게 한 MSB와 하위 비트들의 분리 및 화면 분할 구동을 이용한 3 전극 면방전 AC PDP의 주사방식.
  5. 제3항에 있어서, 각 비트의 부화면의 방전 시간을 2배로 증가시키고, 제1 단계 주사로서 I8 비트의 부화면은 화면의 상부에 주사시키고, 화면의 하부에는 I8비트의 부화면 주사 시작 시간보다 TA/4 만큼 먼저 시작하여 I7부터 LSB가지 각 비트 부화면 간의 간격을 각각 0, 0, TNS1, TNS2, TNS3, TNS4, TNS5로 설정하여 주사시키고, 화면의 하부에는 I7 비트의 부화면 주사 시작 시간보다 TA/4 만큼 늦게 시작하여 I8 비트의 부화면을 주사시켜 전체 화면을 구성하여 화면의 휘도를 증가시키는 것을 가능하게 한 MSB와 하위 비트들의 분리 및 화면 분할 구동을 이용한 주사방식 3전극 면방전 AC PDP의 주사 방식.
  6. 각각의 셀들이 2개의 행 전극과 1개의 열 전극으로 구성된 3 전극 면방전 AC PDP에 있어서,
    디지털 영상 신호의 최상위 비트를 I8, 그 다음 비트를 I7 등의 순으로 8비트 신호로 표기할 때, 화면의 상부 주사를 위한 신호의 비트들을 (I8, I7, I4, I2) 그룹1과 (I6, I5, I3, I1) 그룹 2로 분리하고 화면의 하부 수사를 위한 신호의 비트들은 그룹 3 (I7, I6, I4, I2)과 그룹 4(I8, I5, I3, I1)로 분리하여 각각의 그룹을 서로 다른 주사전극을 사용하여 주사시켜서 I8의 부화면이 각각의 분할된 화면의 상(하)부에서 서스테인 방전이 진행되고 있을 때 하위 비트들의 부화면을 동시에 분할된 화면의 하(상)부에 주사시킬 수 있도록 한 3전극 면방전 AC PDP의 주사 방식.
  7. 제6항에 있어서,
    열 전극들에는 데이터 펄스를 인가하고 행 전극들에는 주사, 소거, 및 서스테인 펄스를 인가하며 화면의 상부에서는 행전극 S 전극에는 그룹 1에 속한 비트의 데이터 신호와 동기를 맞추어 주사 펄스를 인가시키고 행전극 S' 전극에는 그룹 2에 속한 비트의 데이터 신호와 동기를 맞추어 주사 펄스를 인가시키며, 화면의 하부에서는 행전극 S 전극에는 그룹 3에 속한 비트의 데이터 신호와 동기를 맞추어 주사 펄스를 인가시키고 행전극 S' 전극에는 그룹 4에 속한 비트의 데이터 신호와 동기를 맞추어 주사 펄스를 인가시켜서 두 개의 주사 펄스가 서로 겹치지 않게 하여 서스테인 펄스의 한 주기 안에 연속적으로 두 개의 비트를 동시에 구동함이 가능하게 한 3전극 면 방전 AC PDP의 주사 방식.
  8. 제7항에 있어서,
    제1 단계 주사로서 I8 비트의 부화면은 분할된 화면의 상상부에 주사시킨 후 분할된 하상부에는 TA/8 시간 만큼 지연시킨 후 주사를 시작하고, 상하부에는 상상부의 주사 시작 시간보다 TA/4 후에 I7 비트부터 LSB까지 각 비트 부화면 간의 간격을 각각 0, 0, 0, 0, TNS2, TNS3, TNS4, TNS5 으로 설정하여 순서대로 주사시키며, 하하부에서는 하상부의 주사 시작 시간보다 TA/4 후에 LSB부터 I7비트까지 부화면간의 간격을 TNS4, TNS3, TNS2, 0, 0, 0, 0로 설정하여 주사시키며, 제2 단계 주사는 1단계 주사가 끝나기 전 TA/8시간 이전에 화면의 하상부에서 I8 비트의 부화면을 주사시키고, 하하부에는 1 단계 주사가 끝나는 시점에서 I8 비트의 부화면을 주사시키며, 상상부에는 하하부의 주사 시작 시간보다 TA/8 후에 I7 비트부터 LSB까지 각 비트 부화면 간의 간격을 각각 0, 0, 0, 0, TNS2, TNS3, TNS4, TNS5 으로 설정하여 순서대로 주사시키며, 하상부에서는 상상부의 주사 시작 시간보다 TA/8 후에 LSB부터 I7비트까지 부화면 간의 간격을 TNS4, TNS3, TNS2, 0, 0, 0, 0로 설정하고 주사하여 전체 화면을 구성시켜서 화면의 휘도를 증가시키는 것을 가능하게 한 MSB와 하위 비트들의 분리 및 화면 분할 구동을 이용한 3 전극 면방전 AC PDP의 주사 방식.
  9. 각각의 셀들이 2개의 행 전극과 1개의 열 전극으로 구성된 3 전극 면방전 AC PDP에 있어서,
    화면을 2분할하고, 디지털 영상 신호의 최상위 비트를 I8, 그 다음 비트를 I7 등의 순으로 8비트 신호로 표기할 때, 각각의 분할된 화면에서 상부 주사를 위한 신호의 비트들을 (I8, I7, I4, I2) 그룹1과 (I6, I5, I3, I1) 그룹 2로 분리하고 화면의 하부 수사를 위한 신호의 비트들을 (I7, I6, I4, I2) 그룹 3 과 (I8, I5, I3, I1) 그룹 4로 분리하여 각각의 그룹을 서로 다른 주사전극을 사용하여 주사시켜서 MSB인 I8의 부화면이 각각의 4 분할된 화면의 상(하)부에서 서스테인 방전이 진행되고 있을 때 하위 비트들의 부화면을 동시에 4 분할된 화면의 하(상)부에 주사시킬 수 있도록 한 3전극 면방전 AC PDP의 주사 방식.
  10. 제9항에 있어서,
    열 전극들에는 데이터 펄스를 인가하고 행전극들에는 주사, 소거 및 서스테인 펄스를 인가하며, 분할된 화면의 상부를 구성시키기 위해 상부화면 행전극 S1 전극들은 그룹 1에 속한 데이터 신호, 상부화면 행전극 S1' 전극들은 그룹 2에 속한 데이터 신호와 동기를 맞추어 주사 펄스를 각각 인가시키고 분할된 화면의 하부를 구성시키기 위해 하부화면 행전극 S2 전극들은 그룹 3에 속한 데이터 신호, 하부화면 행전극 S2' 전극들은 그룹 4에 속한 데이터 신호와 동기를 맞추어 주사 펄스를 인가시켜서 4개의 주사 펄스가 서로 겹치지 않게 하여 서스테인 펄스의 한 주기 안에 연속적으로 4번 구동이 가능하게 한 3전극 면 방전 AC PDP의 주사방식.
  11. 제10항에 있어서,
    상부 화면의 서스테인 펄스들과 하부 화면의 서스테인 펄스들 사이에 1/4 주기만큼 위상 차이를 두고, 모든 펄스들의 극성을 상부화면과 하부 화면에서 반대로 하여 화면의 주사 속도를 2배 빠르게 한 3전극 면 방전 AC PDP의 주사방식.
  12. 제10항에 있어서,
    각각의 분할된 구역의 화면을 2등분하고, 등분된 화면을 각각 상상부, 하상부, 상하부, 하하부 순으로 배치하고, I7 비트부터 LSB까지 각 비트 부화면 간의 간격을 각각 0, 0, 0, 0, 0, TNS2 로 설정하여, 상부 화면과 하부 화면으로 2분할된 화면에서 동시에 주사를 시작하여 전체 화면을 주사시켜서 화면의 휘도를 증가시키는 것을 가능하게 MSB와 하위 비트들의 분리 및 화면 분할 구동을 이용한 3전극 면방전 AC PDP의 주사방식.
KR1019960060307A 1996-11-30 1996-11-30 3전극면방전acpdp의주사방식 Expired - Fee Related KR100468420B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019960060307A KR100468420B1 (ko) 1996-11-30 1996-11-30 3전극면방전acpdp의주사방식
JP9330697A JPH10247075A (ja) 1996-11-30 1997-12-01 PDP(Plasma Display Panel)駆動方法
US08/980,965 US6288693B1 (en) 1996-11-30 1997-12-01 Plasma display panel driving method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960060307A KR100468420B1 (ko) 1996-11-30 1996-11-30 3전극면방전acpdp의주사방식

Publications (2)

Publication Number Publication Date
KR19980041041A KR19980041041A (ko) 1998-08-17
KR100468420B1 true KR100468420B1 (ko) 2005-06-17

Family

ID=37302984

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960060307A Expired - Fee Related KR100468420B1 (ko) 1996-11-30 1996-11-30 3전극면방전acpdp의주사방식

Country Status (1)

Country Link
KR (1) KR100468420B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2762704B1 (fr) * 1997-04-25 1999-07-16 Thomson Multimedia Sa Procede d'adressage pour ecran a plasma base sur une repetition de bits sur une ou plusieurs lignes

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0429293A (ja) * 1990-05-25 1992-01-31 Mitsubishi Electric Corp プラズマディスプレイの表示方式
JPH0470895A (ja) * 1990-07-12 1992-03-05 Mitsubishi Electric Corp プラズマディスプレイ表示装置
JPH06282242A (ja) * 1993-03-25 1994-10-07 Pioneer Electron Corp ガス放電パネルの駆動方法
JPH08248916A (ja) * 1995-03-07 1996-09-27 Oki Electric Ind Co Ltd 直流型プラズマディスプレイの駆動方法
JPH08305320A (ja) * 1995-04-28 1996-11-22 Nec Corp プラズマディスプレイパネルの駆動方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0429293A (ja) * 1990-05-25 1992-01-31 Mitsubishi Electric Corp プラズマディスプレイの表示方式
JPH0470895A (ja) * 1990-07-12 1992-03-05 Mitsubishi Electric Corp プラズマディスプレイ表示装置
JPH06282242A (ja) * 1993-03-25 1994-10-07 Pioneer Electron Corp ガス放電パネルの駆動方法
JPH08248916A (ja) * 1995-03-07 1996-09-27 Oki Electric Ind Co Ltd 直流型プラズマディスプレイの駆動方法
JPH08305320A (ja) * 1995-04-28 1996-11-22 Nec Corp プラズマディスプレイパネルの駆動方法

Also Published As

Publication number Publication date
KR19980041041A (ko) 1998-08-17

Similar Documents

Publication Publication Date Title
JP3346730B2 (ja) 交流形プラズマ表示装置の駆動方法及びそのシステム
JPH10247075A (ja) PDP(Plasma Display Panel)駆動方法
JP3394010B2 (ja) ガス放電パネル表示装置及びガス放電パネルの駆動方法
JP3331918B2 (ja) 放電表示パネルの駆動方法
US6624587B2 (en) Method and apparatus for driving plasma display panel
US6531994B1 (en) Method of driving AC-type plasma display panel and plasma display device
KR100396164B1 (ko) 플라즈마 디스플레이 패널의 구동방법 및 장치
US6600463B2 (en) Method of driving a plasma display panel
US6400342B2 (en) Method of driving a plasma display panel before erase addressing
KR100468420B1 (ko) 3전극면방전acpdp의주사방식
US20020126069A1 (en) AC surface discharge plasma display panel and method for driving the same
KR100426574B1 (ko) 구역 주사 방식을 이용한 ac pdp 구동방법
KR100517361B1 (ko) 면방전acpdp를구동하는방법과그시스템
KR100225177B1 (ko) 위상 차이법을 이용한 교류형 플라즈마 표시장치(ac pdp)구동방법
KR19990008956A (ko) 피디피의 구동방법
KR20040018496A (ko) 플라즈마 디스플레이 패널 표시장치와 그 구동방법
KR100251148B1 (ko) 3전극 면방전 플라즈마 디스플레이 패널의 구동방법
KR100482023B1 (ko) 플라즈마 디스플레이 패널과 그 구동 방법
KR19980038418A (ko) 3 전극 면 방전 ac pdp의 부화면 주사방법
KR100492952B1 (ko) 고 해상도 에이씨 피디피를 구동하기 위한 스캔 전극 제어장치
KR100516640B1 (ko) 플라즈마 디스플레이 패널 구동방법
KR19980035146A (ko) 위상 차이법을 이용한 교류형 플라즈마 표시장치(ac pdp) 구동방법 및 그 회로와 pdp패널
KR100462317B1 (ko) 에이씨 피디피 구동장치
KR100487867B1 (ko) 플라즈마디스플레이패널을구동하기위한프레임메모리구동방법
KR100308047B1 (ko) 플라즈마 디스플레이의 격벽 형성방법

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 19961130

PG1501 Laying open of application
A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20011107

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 19961130

Comment text: Patent Application

N231 Notification of change of applicant
PN2301 Change of applicant

Patent event date: 20021114

Comment text: Notification of Change of Applicant

Patent event code: PN23011R01D

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20040323

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20041104

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20050118

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20050119

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20080102

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 20090105

Start annual number: 5

End annual number: 5

FPAY Annual fee payment

Payment date: 20091230

Year of fee payment: 6

PR1001 Payment of annual fee

Payment date: 20091230

Start annual number: 6

End annual number: 6

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

Termination category: Default of registration fee

Termination date: 20111210