KR100418521B1 - 계층적 섹터구조를 갖는 불휘발성 반도체 메모리 장치 - Google Patents
계층적 섹터구조를 갖는 불휘발성 반도체 메모리 장치 Download PDFInfo
- Publication number
- KR100418521B1 KR100418521B1 KR10-2001-0032467A KR20010032467A KR100418521B1 KR 100418521 B1 KR100418521 B1 KR 100418521B1 KR 20010032467 A KR20010032467 A KR 20010032467A KR 100418521 B1 KR100418521 B1 KR 100418521B1
- Authority
- KR
- South Korea
- Prior art keywords
- sector
- global
- delete
- sectors
- column
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
- G11C5/025—Geometric lay-out considerations of storage- and peripheral-blocks in a semiconductor storage device
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/18—Bit line organisation; Bit line lay-out
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/14—Word line organisation; Word line lay-out
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Read Only Memory (AREA)
Abstract
Description
Claims (13)
- 섹터단위의 소거동작을 갖는 노아 타입 플래쉬 메모리 장치에 있어서,대응되는 글로벌 워드라인에 각기 연결되어 각 섹터의 워드라인을 구동하기 위한 로우 디코더들과, 복수의 워드라인들과 비트라인들에 연결된 복수의 메모리 셀 트랜지스터로 이루어진 섹터 셀 어레이들과, 상기 섹터 셀 어레이들에 각기 대응 연결되며 로컬 컬럼 디코딩신호에 응답하여 상기 비트라인들 중 하나를 선택하는 Y-패스 게이트 회로들을 포함하여 이루어지며, 열방향으로는 서로 다른 매트 행 선택신호를 사용하고 행방향으로는 서로 다른 매트 열 선택신호를 수신하는 매트릭스 배열형태의 복수의 섹터들과;글로벌 컬럼 패스 게이트에 각기 연결된 글로벌 컬럼 디코더와;상기 글로벌 컬럼 패스 게이트의 출력라인인 공통 데이터 라인에 공통으로 연결된 센스 앰프 및 라이트 드라이버를 구비함에 의해,상기 복수의 섹터들이 각기 워드라인방향 및 비트라인방향으로 계층적 구조로 이루어져 있는 것을 특징으로 하는 장치.
- 제1항에 있어서, 상기 글로벌 비트라인은 상기 비트라인의 상부층에 형성된 메탈 층에 형성되어 있고 복수의 비트라인들과 하나씩 연결되어 섹터들에 대하여 비트라인 방향으로 계층적 구조를 가짐을 특징으로 하는 장치.
- (삭제)
- (삭제)
- (삭제)
- (삭제)
- 복수의 워드라인들중 각기 대응되는 워드라인에 게이트들이 연결되고 복수의 비트라인들중 각기 대응되는 비트라인에 동일한 워드라인을 공유하지 않는 드레인들이 연결된 복수의 메모리 셀 트랜지스터들로 각기 이루어진 복수의 섹터 셀 어레이들과; 상기 워드라인을 선택하기 위한 로우 디코더들과; 로컬 컬럼 디코딩신호에 응답하여 상기 비트라인들 중 하나를 선택하는 Y-패스 게이트 회로들로 이루어진 단위 섹터를 행과 열의 매트릭스 형태로 복수로 구비한 노아 타입 플래쉬 메모리에 있어서:상기 섹터들의 외부에서 글로벌 로우 디코더 및 글로벌 컬럼 디코더를 배치하고 센스 앰프 및 라이트 드라이버를 글로벌 컬럼 패스 게이트의 출력라인에 공통으로 연결하여, 상기 복수의 비트라인들이 상기 Y-패스 게이트 회로들과 상기 글로벌 컬럼 패스 게이트를 통하여 공통의 출력라인에 연결되도록 하여, 센스 앰프 및 라이트 드라이버의 수를 감소시킨 것을 특징으로 하는 노아 타입 플래쉬 메모리.
- (삭제)
- (삭제)
- (삭제)
- (삭제)
- (삭제)
- (삭제)
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2001-0032467A KR100418521B1 (ko) | 2001-06-11 | 2001-06-11 | 계층적 섹터구조를 갖는 불휘발성 반도체 메모리 장치 |
US10/058,652 US20020186590A1 (en) | 2001-06-11 | 2002-01-28 | Nonvolatile semiconductor memory device having hierarchical sector structure |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2001-0032467A KR100418521B1 (ko) | 2001-06-11 | 2001-06-11 | 계층적 섹터구조를 갖는 불휘발성 반도체 메모리 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020094355A KR20020094355A (ko) | 2002-12-18 |
KR100418521B1 true KR100418521B1 (ko) | 2004-02-11 |
Family
ID=19710627
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2001-0032467A Expired - Fee Related KR100418521B1 (ko) | 2001-06-11 | 2001-06-11 | 계층적 섹터구조를 갖는 불휘발성 반도체 메모리 장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20020186590A1 (ko) |
KR (1) | KR100418521B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP4407621A1 (en) * | 2023-01-30 | 2024-07-31 | Samsung Electronics Co., Ltd. | Memory device and repair method of the memory device |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7061792B1 (en) * | 2002-08-10 | 2006-06-13 | National Semiconductor Corporation | Low AC power SRAM architecture |
KR100481857B1 (ko) * | 2002-08-14 | 2005-04-11 | 삼성전자주식회사 | 레이아웃 면적을 줄이고 뱅크 마다 독립적인 동작을수행할 수 있는 디코더를 갖는 플레쉬 메모리 장치 |
US6975554B1 (en) * | 2003-04-30 | 2005-12-13 | Advanced Micro Devices, Inc. | Method and system for providing a shared write driver |
KR100559716B1 (ko) * | 2004-04-01 | 2006-03-10 | 주식회사 하이닉스반도체 | 낸드 플래시 메모리 소자 및 이의 독출 방법 |
DE102006033395A1 (de) * | 2005-07-13 | 2007-03-15 | Samsung Electronics Co., Ltd., Suwon | Integriertes Schaltungsbauelement mit byteweise löschbarem EEPROM-Speicherfeld |
KR100714475B1 (ko) | 2006-01-11 | 2007-05-04 | 삼성전자주식회사 | 상변화 메모리 장치 |
JP2007200512A (ja) * | 2006-01-30 | 2007-08-09 | Renesas Technology Corp | 半導体記憶装置 |
US20080232169A1 (en) * | 2007-03-20 | 2008-09-25 | Atmel Corporation | Nand-like memory array employing high-density nor-like memory devices |
US8189390B2 (en) * | 2009-03-05 | 2012-05-29 | Mosaid Technologies Incorporated | NAND flash architecture with multi-level row decoding |
US8239629B2 (en) * | 2009-03-31 | 2012-08-07 | Micron Technology, Inc. | Hierarchical memory architecture to connect mass storage devices |
US8681572B2 (en) | 2011-03-24 | 2014-03-25 | Micron Technology, Inc. | Row address decoding block for non-volatile memories and methods for decoding pre-decoded address information |
KR101298190B1 (ko) | 2011-10-13 | 2013-08-20 | 에스케이하이닉스 주식회사 | 저항성 메모리 장치, 그 레이아웃 구조 및 센싱 회로 |
US20150071020A1 (en) * | 2013-09-06 | 2015-03-12 | Sony Corporation | Memory device comprising tiles with shared read and write circuits |
US9852795B2 (en) * | 2015-09-24 | 2017-12-26 | Samsung Electronics Co., Ltd. | Methods of operating nonvolatile memory devices, and memory systems including nonvolatile memory devices |
CN105702291B (zh) * | 2016-03-08 | 2019-07-30 | 上海华虹宏力半导体制造有限公司 | 微处理器及其存储装置 |
KR20170143125A (ko) * | 2016-06-20 | 2017-12-29 | 삼성전자주식회사 | 기준전압을 생성하기 위한 메모리 셀을 포함하는 메모리 장치 |
CN113793633B (zh) * | 2021-09-02 | 2022-12-20 | 中天弘宇集成电路有限责任公司 | 电子设备、存储单元的过擦除检测及消除方法 |
-
2001
- 2001-06-11 KR KR10-2001-0032467A patent/KR100418521B1/ko not_active Expired - Fee Related
-
2002
- 2002-01-28 US US10/058,652 patent/US20020186590A1/en not_active Abandoned
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP4407621A1 (en) * | 2023-01-30 | 2024-07-31 | Samsung Electronics Co., Ltd. | Memory device and repair method of the memory device |
Also Published As
Publication number | Publication date |
---|---|
US20020186590A1 (en) | 2002-12-12 |
KR20020094355A (ko) | 2002-12-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100387529B1 (ko) | 랜덤 억세스 가능한 메모리 셀 어레이를 갖는 불휘발성반도체 메모리 장치 | |
KR100323970B1 (ko) | 비휘발성메모리구조 | |
KR100331563B1 (ko) | 낸드형 플래쉬 메모리소자 및 그 구동방법 | |
KR100418521B1 (ko) | 계층적 섹터구조를 갖는 불휘발성 반도체 메모리 장치 | |
US5457652A (en) | Low voltage EEPROM | |
KR100790823B1 (ko) | 리드 디스터브를 개선한 불휘발성 반도체 메모리 장치 | |
JP4750906B2 (ja) | Nandフラッシュメモリデバイスのプログラミング方法 | |
US6680865B2 (en) | Nonvolatile memory for which program operation is optimized by controlling source potential | |
KR100387527B1 (ko) | 레이아웃 사이즈가 감소된 로우 디코더를 갖는 불휘발성반도체 메모리장치 | |
US6137729A (en) | Method for erasing memory cells in a flash memory device | |
KR19990029125A (ko) | 메모리 셀 및 이를 구비한 불휘발성 반도체 기억 장치 | |
US5784325A (en) | Semiconductor nonvolatile memory device | |
US8767472B2 (en) | Non-volatile memory apparatus and methods | |
US6141255A (en) | 1 transistor cell for EEPROM application | |
JP2964982B2 (ja) | 不揮発性半導体記憶装置 | |
KR101405405B1 (ko) | 더미 셀들을 갖는 불휘발성 반도체 메모리 장치 및 더미셀들의 문턱전압 조절방법 | |
US6831860B2 (en) | Nonvolatile semiconductor memory device | |
KR19990013057A (ko) | 단일 비트 데이터와 다중 비트 데이터를 동일한 칩에 선택적으로 저장하는 플래시 메모리 장치의 독출 및 기입 방법 | |
JPH0314272A (ja) | 不揮発性半導体記憶装置 | |
US6291843B1 (en) | Semiconductor memory device | |
JP3692664B2 (ja) | 不揮発性半導体記憶装置 | |
US6778439B2 (en) | Nonvolatile semiconductor memory device with MONOS type memory cell | |
JP3362917B2 (ja) | 半導体メモリ装置 | |
JP2003141887A (ja) | 不揮発性半導体記憶装置 | |
JPH0575074A (ja) | 半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20010611 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20030526 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20040130 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20040202 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20040203 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20070125 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20080201 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20080201 Start annual number: 5 End annual number: 5 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |