KR100391147B1 - 멀티 파이프라인 구조를 가지는 고속 동기 반도체 메모리및 그의 동작방법 - Google Patents
멀티 파이프라인 구조를 가지는 고속 동기 반도체 메모리및 그의 동작방법 Download PDFInfo
- Publication number
- KR100391147B1 KR100391147B1 KR10-2000-0062502A KR20000062502A KR100391147B1 KR 100391147 B1 KR100391147 B1 KR 100391147B1 KR 20000062502 A KR20000062502 A KR 20000062502A KR 100391147 B1 KR100391147 B1 KR 100391147B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- output
- clock
- data register
- sense amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1015—Read-write modes for single port memories, i.e. having either a random port or a serial port
- G11C7/1039—Read-write modes for single port memories, i.e. having either a random port or a serial port using pipelining techniques, i.e. using latches between functional memory parts, e.g. row/column decoders, I/O buffers, sense amplifiers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
Landscapes
- Static Random-Access Memory (AREA)
- Dram (AREA)
- Memory System (AREA)
- Read Only Memory (AREA)
Abstract
Description
Claims (11)
- (삭제)
- 복수의 메모리 셀로 이루어진 메모리 셀 어레이;외부클럭의 제1 클럭사이클 동안에 인가되는 센스앰프 인에이블신호에 응답하여 선택된 메모리 셀의 데이터를 센싱 및 증폭하는 블록 센스앰프;상기 블록 센스앰프로부터의 출력되는 출력데이터를 상기 출력데이터에 응답하여 셀프래치하고 상기 제1 클럭사이클에 뒤따르는 제2 클럭사이클 동안에 인가되는 제2클럭에 응답하여 상기 래치된 출력데이터를 출력하는 제1데이터 레지스터;상기 제1데이터 레지스터로부터 출력되는 데이터를 출력버퍼를 개재하여 래치하고 상기 제2 클럭사이클에 뒤따르는 제3 클럭사이클 동안에 인가되는 제3클럭에 응답하여 상기 래치된 데이터를 출력하는 제2데이터 레지스터; 및상기 제2데이터 레지스터로부터 출력된 데이터를 외부로 출력하는 출력드라이버를 구비함을 특징으로 하는 동기 파이프라인 반도체 메모리.
- 제2항에 있어서, 상기 제1 데이터 레지스터는 셀프래치 구동회로와, 상기 셀프래치 구동회로의 출력에 연결된 인버터 래치와, 상기 인버터 래치의 출력에 연결된 중계구동회로를 포함함을 특징으로 하는 동기 파이프라인 반도체 메모리.
- 제2항에 있어서, 상기 제1 데이터 레지스터의 출력단은 메인 데이터라인에 연결되어 있으며, 상기 메인 데이터 라인은 하이레벨로 프리차아지됨을 특징으로 하는 동기 파이프라인 반도체 메모리.
- 제2항에 있어서, 상기 제2 데이터 레지스터는 2단의 트랜스미션 게이트를 개재하여 3단의 래치를 내부적으로 가짐을 특징으로 하는 동기 파이프라인 반도체 메모리.
- 복수의 메모리 셀로 이루어진 메모리 셀 어레이;외부클럭의 제1 클럭사이클 동안에 인가되는 센스앰프 인에이블신호에 응답하여 선택된 메모리 셀의 데이터를 센싱 및 증폭하는 블록센스앰프와, 데이터 출력버퍼간에 접속되어, 상기 블록센스앰프로부터의 출력되는 출력데이터를 상기 출력데이터에 응답하여 셀프래치하고 상기 제1 클럭사이클에 뒤따르는 제2 클럭사이클 동안에 인가되는 제2클럭에 응답하여 상기 래치된 출력데이터를 출력하는 제1데이터 레지스터와;상기 출력버퍼와 출력드라이버간에 연결되며, 상기 출력버퍼를 통해 제공되는 상기 제1데이터 레지스터의 출력 데이터를 래치하고 상기 제2 클럭사이클에 뒤따르는 제3 클럭사이클 동안에 인가되는 제3클럭에 응답하여 상기 래치된 데이터를 상기 출력드라이버로 출력하는 제2데이터 레지스터를 구비함을 특징으로 하는 반도체 메모리.
- 동기 반도체 메모리의 동작방법에 있어서:외부클럭의 첫 번째 클럭사이클에서 블록센스앰프의 출력데이터를 출력버퍼의 전단에 연결된 제1데이터 레지스터에 셀프래치하는 단계와;두 번째 클럭사이클에서 상기 셀프래치된 데이터를 상기 출력버퍼의 후단에 연결된 제2데이터 레지스터에 래치하는 단계와;세 번째 클럭사이클에서 상기 제2데이터 레지스터에 저장된 데이터를 출력드라이버를 통해 외부로 출력하는 단계를 가짐을 특징으로 하는 방법.
- 외부 클럭신호에 필요 신호들이 동기되어 생성되며 어드레스 입력에서부터 데이터가 출력드라이버를 통해 출력되기까지 여러 사이클에 의해 리드 동작이 완료되며, 데이터를 저장하는 메모리 셀을 복수로 가지는 메모리 셀 어레이를 구비한 동기 파이프라인 메모리에 있어서:외부 클럭신호를 수신하여 제1,2,3클럭을 생성하는 클럭버퍼와;상기 제1클럭에 응답하여 외부 어드레스를 수신하는 입력버퍼와;상기 입력버퍼에서 출력되는 어드레스를 디코딩하여 상기 메모리 셀 어레이에 로우 선택신호와 컬럼 선택신호를 출력하는 디코더와;상기 디코더에 의해 선택된 메모리 셀의 데이터를 센스앰프 인에이블 신호에 응답하여 감지 및 증폭하는 센스앰프와;상기 센스앰프로부터 출력되는 데이터를 셀프저장하는 제1데이터 레지스터와;상기 제1클럭에 뒤따라 상기 외부 클럭신호의 두 번째 주기에서 인가되는 제2클럭에 응답하여 상기 제1데이터 레지스터에 저장된 데이터를 공통 데이터라인에 제공하는 중계 구동회로와;상기 중계 구동회로의 출력 데이터를 버퍼링 출력하는 출력버퍼와;상기 출력버퍼의 출력 데이터를 래치하고, 상기 제2클럭에 뒤따라 상기 외부 클럭신호의 세 번째 주기에서 인가되는 제3클럭에 응답하여 상기 저장된 데이터를 상기 출력 드라이버에 제공하는 제2 데이터 레지스터를 구비함을 특징으로 하는 동기 파이프라인 메모리.
- 제8항에 있어서, 상기 제1 데이터 레지스터는 셀프래치 구동회로와, 상기 셀프래치 구동회로의 출력에 연결된 인버터 래치를 포함함을 특징으로 하는 동기 파이프라인 메모리.
- 제8항에 있어서, 상기 중계 구동회로의 출력단이 연결된 상기 공통 데이터라인은 하이레벨로 프리차아지됨을 특징으로 하는 동기 파이프라인 메모리.
- 제8항에 있어서, 상기 제2 데이터 레지스터는 2단의 트랜스미션 게이트를 개재하여 3단의 래치를 내부적으로 가짐을 특징으로 하는 동기 파이프라인 메모리.
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2000-0062502A KR100391147B1 (ko) | 2000-10-24 | 2000-10-24 | 멀티 파이프라인 구조를 가지는 고속 동기 반도체 메모리및 그의 동작방법 |
TW090120377A TW525187B (en) | 2000-10-24 | 2001-08-20 | High-speed synchronous semiconductor memory having multi-stage pipeline structure and operating method |
US09/957,821 US6490206B2 (en) | 2000-10-24 | 2001-09-20 | High-speed synchronous semiconductor memory having multi-stage pipeline structure and operating method |
CN011370483A CN1350301B (zh) | 2000-10-24 | 2001-10-16 | 具有多级管线结构的高速同步半导体存储器及其操作方法 |
DE10152027A DE10152027B4 (de) | 2000-10-24 | 2001-10-23 | Synchroner Hochgeschwindigkeits-Halbleiterspeicher mit einer Vielstufen-Pipeline-Struktur |
JP2001326836A JP2002197870A (ja) | 2000-10-24 | 2001-10-24 | 半導体メモリ及びその動作方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2000-0062502A KR100391147B1 (ko) | 2000-10-24 | 2000-10-24 | 멀티 파이프라인 구조를 가지는 고속 동기 반도체 메모리및 그의 동작방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020031777A KR20020031777A (ko) | 2002-05-03 |
KR100391147B1 true KR100391147B1 (ko) | 2003-07-16 |
Family
ID=19695036
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2000-0062502A Expired - Fee Related KR100391147B1 (ko) | 2000-10-24 | 2000-10-24 | 멀티 파이프라인 구조를 가지는 고속 동기 반도체 메모리및 그의 동작방법 |
Country Status (6)
Country | Link |
---|---|
US (1) | US6490206B2 (ko) |
JP (1) | JP2002197870A (ko) |
KR (1) | KR100391147B1 (ko) |
CN (1) | CN1350301B (ko) |
DE (1) | DE10152027B4 (ko) |
TW (1) | TW525187B (ko) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100421905B1 (ko) * | 2001-05-15 | 2004-03-10 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
US6751129B1 (en) * | 2002-05-21 | 2004-06-15 | Sandisk Corporation | Efficient read, write methods for multi-state memory |
KR100495917B1 (ko) * | 2002-11-20 | 2005-06-17 | 주식회사 하이닉스반도체 | 고속 데이터 출력을 위한 파이프래치 회로 |
US7796464B1 (en) * | 2003-06-27 | 2010-09-14 | Cypress Semiconductor Corporation | Synchronous memory with a shadow-cycle counter |
US7089439B1 (en) | 2003-09-03 | 2006-08-08 | T-Ram, Inc. | Architecture and method for output clock generation on a high speed memory device |
US7464282B1 (en) | 2003-09-03 | 2008-12-09 | T-Ram Semiconductor, Inc. | Apparatus and method for producing dummy data and output clock generator using same |
US6947349B1 (en) | 2003-09-03 | 2005-09-20 | T-Ram, Inc. | Apparatus and method for producing an output clock pulse and output clock generator using same |
US6891774B1 (en) | 2003-09-03 | 2005-05-10 | T-Ram, Inc. | Delay line and output clock generator using same |
KR100735011B1 (ko) * | 2006-01-23 | 2007-07-03 | 삼성전자주식회사 | 노어 플래시 메모리 및 그것의 읽기 방법 |
JP2008022329A (ja) * | 2006-07-13 | 2008-01-31 | Matsushita Electric Ind Co Ltd | 出力制御回路 |
KR100766383B1 (ko) | 2006-08-14 | 2007-10-12 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 증폭 회로 |
KR100863032B1 (ko) | 2007-08-14 | 2008-10-13 | 주식회사 하이닉스반도체 | 데이터 버스 센스 앰프 회로 |
JPWO2009044795A1 (ja) * | 2007-10-02 | 2011-02-10 | 日本電気株式会社 | 半導体記憶装置 |
US7746701B2 (en) * | 2008-01-10 | 2010-06-29 | Micron Technology, Inc. | Semiconductor memory device having bit line pre-charge unit separated from data register |
CN101364444B (zh) * | 2008-02-05 | 2011-05-11 | 威盛电子股份有限公司 | 控制方法及运用该控制方法的存储器及处理系统 |
US10170166B1 (en) | 2017-09-08 | 2019-01-01 | Winbond Electronics Corp. | Data transmission apparatus for memory and data transmission method thereof |
CN118465757B (zh) * | 2024-07-09 | 2024-11-15 | 浙江大学 | 一种管线信号识别和走向计算方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970076837A (ko) * | 1996-05-28 | 1997-12-12 | 김광호 | 고속동작에 적합한 동기형 반도체 메모리 장치 |
JPH10247387A (ja) * | 1997-03-05 | 1998-09-14 | Mitsubishi Electric Corp | クロック同期型の半導体メモリ |
KR19990037555A (ko) * | 1997-10-28 | 1999-05-25 | 니시무로 타이죠 | 반도체 기억장치 |
JPH11345489A (ja) * | 1998-03-13 | 1999-12-14 | Cypress Semiconductor Corp | ランダムアクセスメモリ並びに、同メモリへの書込み及び同メモリからの読出し方法 |
KR19990086391A (ko) * | 1998-05-27 | 1999-12-15 | 김영환 | 동기식 메모리장치 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6421786A (en) * | 1987-07-15 | 1989-01-25 | Nec Corp | Semiconductor memory |
US5384737A (en) * | 1994-03-08 | 1995-01-24 | Motorola Inc. | Pipelined memory having synchronous and asynchronous operating modes |
JP3177094B2 (ja) * | 1994-05-31 | 2001-06-18 | 富士通株式会社 | 半導体記憶装置 |
JPH08263985A (ja) * | 1995-03-24 | 1996-10-11 | Nec Corp | 半導体記憶装置 |
TW301747B (ko) * | 1995-06-08 | 1997-04-01 | Matsushita Electric Ind Co Ltd | |
US5666324A (en) * | 1996-03-15 | 1997-09-09 | Mitsubishi Denki Kabushiki Kaisha | Clock synchronous semiconductor memory device having current consumption reduced |
US5808959A (en) | 1996-08-07 | 1998-09-15 | Alliance Semiconductor Corporation | Staggered pipeline access scheme for synchronous random access memory |
JP4057084B2 (ja) * | 1996-12-26 | 2008-03-05 | 株式会社ルネサステクノロジ | 半導体記憶装置 |
JP3414621B2 (ja) * | 1997-08-11 | 2003-06-09 | 富士通株式会社 | 半導体集積回路装置 |
JP4045023B2 (ja) * | 1997-08-28 | 2008-02-13 | 株式会社ルネサステクノロジ | 同期式メモリ装置 |
TW374919B (en) * | 1997-08-28 | 1999-11-21 | Hitachi Ltd | Synchronous memory unit |
US5917772A (en) * | 1997-09-16 | 1999-06-29 | Micron Technology, Inc. | Data input circuit for eliminating idle cycles in a memory device |
US5923615A (en) * | 1998-04-17 | 1999-07-13 | Motorlola | Synchronous pipelined burst memory and method for operating same |
KR100298583B1 (ko) * | 1998-07-14 | 2001-10-27 | 윤종용 | 반도체메모리장치및그장치의데이터리드방법 |
KR100306966B1 (ko) * | 1998-08-04 | 2001-11-30 | 윤종용 | 동기형버스트반도체메모리장치 |
KR100287542B1 (ko) * | 1998-11-26 | 2001-04-16 | 윤종용 | 웨이브 파이프라인 스킴을 구비한 동기형 반도체 메모리 장치및 그것의 데이터 패스 제어 방법 |
US6064600A (en) * | 1999-03-01 | 2000-05-16 | Micron Technology, Inc. | Methods and apparatus for reading memory device register data |
-
2000
- 2000-10-24 KR KR10-2000-0062502A patent/KR100391147B1/ko not_active Expired - Fee Related
-
2001
- 2001-08-20 TW TW090120377A patent/TW525187B/zh not_active IP Right Cessation
- 2001-09-20 US US09/957,821 patent/US6490206B2/en not_active Expired - Fee Related
- 2001-10-16 CN CN011370483A patent/CN1350301B/zh not_active Expired - Fee Related
- 2001-10-23 DE DE10152027A patent/DE10152027B4/de not_active Expired - Fee Related
- 2001-10-24 JP JP2001326836A patent/JP2002197870A/ja active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970076837A (ko) * | 1996-05-28 | 1997-12-12 | 김광호 | 고속동작에 적합한 동기형 반도체 메모리 장치 |
JPH10247387A (ja) * | 1997-03-05 | 1998-09-14 | Mitsubishi Electric Corp | クロック同期型の半導体メモリ |
KR19990037555A (ko) * | 1997-10-28 | 1999-05-25 | 니시무로 타이죠 | 반도체 기억장치 |
JPH11345489A (ja) * | 1998-03-13 | 1999-12-14 | Cypress Semiconductor Corp | ランダムアクセスメモリ並びに、同メモリへの書込み及び同メモリからの読出し方法 |
KR19990086391A (ko) * | 1998-05-27 | 1999-12-15 | 김영환 | 동기식 메모리장치 |
Also Published As
Publication number | Publication date |
---|---|
US6490206B2 (en) | 2002-12-03 |
TW525187B (en) | 2003-03-21 |
DE10152027B4 (de) | 2008-12-11 |
KR20020031777A (ko) | 2002-05-03 |
JP2002197870A (ja) | 2002-07-12 |
US20020048196A1 (en) | 2002-04-25 |
CN1350301A (zh) | 2002-05-22 |
DE10152027A1 (de) | 2002-07-25 |
CN1350301B (zh) | 2012-03-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100381968B1 (ko) | 고속동작용디램 | |
KR100391147B1 (ko) | 멀티 파이프라인 구조를 가지는 고속 동기 반도체 메모리및 그의 동작방법 | |
JP2000516008A (ja) | 低電力セルフタイミングメモリ装置およびその制御方法ならびに装置 | |
US6185151B1 (en) | Synchronous memory device with programmable write cycle and data write method using the same | |
US6621753B2 (en) | Semiconductor device | |
US6055194A (en) | Method and apparatus for controlling column select lines in a synchronous memory device | |
US6762972B2 (en) | Synchronous semiconductor memory device and method of processing data thereof | |
KR100297717B1 (ko) | 반도체메모리의입출력선프리차아지회로및이를사용하는반도체메모리 | |
JPH08195085A (ja) | データメモリ内のセンス増幅 | |
EP0920024B1 (en) | Semiconductor memory device having a plurality of banks | |
KR100403348B1 (ko) | 계층적 구조를 갖는 비트라인 선택 회로 | |
US20080310243A1 (en) | Semiconductor memory device for reducing precharge time | |
KR100391151B1 (ko) | 동기 반도체 메모리 장치 및 그의 동작방법 | |
JP3169819B2 (ja) | 半導体記憶装置 | |
JP2001143473A (ja) | 半導体記憶装置 | |
US6169702B1 (en) | Memory device having a chip select speedup feature and associated methods | |
US6580656B2 (en) | Semiconductor memory device having memory cell block activation control circuit and method for controlling activation of memory cell blocks thereof | |
KR100337205B1 (ko) | 데이타 센스앰프 구동장치 | |
US6947343B2 (en) | Semiconductor memory device | |
KR100642629B1 (ko) | 반도체 메모리 장치 | |
KR100356795B1 (ko) | 라이트 드라이버 회로를 가지는 에스램 | |
KR100358151B1 (ko) | 테스트 모드시 다수 셀에 대한 쓰기 동작 수행 방법 및 그를위한 반도체메모리장치 | |
JP3766710B2 (ja) | 半導体記憶装置 | |
KR20000026316A (ko) | 출력 드라이버 제어장치 | |
KR19980069481A (ko) | 고속 메모리 장치용 섹션 워드라인 구동 펄스생성 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20001024 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20021030 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20030630 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20030701 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20030702 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20060630 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20070612 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20080701 Start annual number: 6 End annual number: 6 |
|
FPAY | Annual fee payment |
Payment date: 20090615 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20090615 Start annual number: 7 End annual number: 7 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |