KR100385962B1 - 반도체장치의 제조방법 - Google Patents
반도체장치의 제조방법 Download PDFInfo
- Publication number
- KR100385962B1 KR100385962B1 KR10-2000-0056109A KR20000056109A KR100385962B1 KR 100385962 B1 KR100385962 B1 KR 100385962B1 KR 20000056109 A KR20000056109 A KR 20000056109A KR 100385962 B1 KR100385962 B1 KR 100385962B1
- Authority
- KR
- South Korea
- Prior art keywords
- packing structure
- semiconductor device
- semiconductor
- semiconductor devices
- inspection
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/02—General constructional details
- G01R1/04—Housings; Supporting members; Arrangements of terminals
- G01R1/0408—Test fixtures or contact fields; Connectors or connecting adaptors; Test clips; Test sockets
- G01R1/0433—Sockets for IC's or transistors
- G01R1/0483—Sockets for un-leaded IC's having matrix type contact fields, e.g. BGA or PGA devices; Sockets for unpackaged, naked chips
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Power Engineering (AREA)
- Testing Of Individual Semiconductor Devices (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
- Measuring Leads Or Probes (AREA)
Abstract
Description
Claims (19)
- 반도체 장치를 생산하는 방법에 있어서,반도체 웨이퍼상에 전기 회로를 형성하는 공정과,각각 상기 전기회로를 포함하는 상기 복수의 반도체 장치가 서로 분리될 수 있도록 반도체 웨이퍼를 절단하는 공정과,상기 복수의 반도체 장치 사이의 위치 관계와 패킹구조체상에 복수의 반도체 장치간에 일정한 간격을 둔 각각의 반도체 장치와 패킹구조체 사이의 위치 관계를 유지하기 위해 패키장치상에 복수의 반도체 장치를 탑재하는 공정과,상기 복수의 반도체 장치와의 위치적인 관계와 패킹구조체와 반도체 장치와의 위치적인 관계가 패킹구조체상에서 일정하게 유지되면서, 패킹구조체상의 각각의 반도체 장치를 검사장치에서 검사하도록, 그 위에 복수의 반도체장치를 장착하고 있는 패킹구조체를 검사장치로 이동하는 공정과,상기 패킹구조체상의 각각의 반도체 장치를 검사장치에서 검사한 후, 반도체 장치를 서로 독립적으로 사용할 수 있도록 서로 분리시키도록, 상기 패킹구조체에서 반도체 장치를 제거하는 공정을 구성하는 특징으로 하는 반도체장치의 제조방법.
- 청구항 1에 있어서,상기 각 반도체장치가 소정의 환경조건에서 소정의 구동 특성을 실행하는지를 판단하는 검사와, 소정의 온도와 소정의 전압 중 적어도 하나가 소정 시간동안 상기 각 반도체장치에 적용된 후에 상기 각 반도체장치가 사용할 수 있는 것인지를 판단하는 검사 중 적어도 하나는 검사장치에서 수행되는 것을 특징으로 하는 반도체장치의 제조방법.
- 반도체 장치를 생산하는 방법에 있어서,반도체 웨이퍼상에 전기 회로를 형성하는 공정과,각각 상기 전기회로를 포함하는 상기 복수의 반도체 장치가 서로 분리될 수 있도록 반도체 웨이퍼를 절단하는 공정과,복수의 반도체 장치 사이에 위치관계와 패킹구조체상에 복수의 반도체 장치간에 일정한 간격을 두고 패킹 반도체 장치와 각각의 반도체 장치와의 위치적인 관계를 유지하기 위해 패키장치상에 복수의 반도체 장치를 탑재하는 공정과,상기 복수의 반도체 장치와의 위치적인 관계와 패킹구조체와 반도체 장치와의 위치적인 관계가 패킹구조체상에서 일정하게 유지되면서, 패킹구조체상의 각각의 반도체 장치를 검사장치에서 검사하도록, 그 위에 복수의 반도체장치를 탑재하고 있는 패킹구조체를 검사장치로 이동하는 공정과,패킹구조체상에 각각의 반도체 장치를 검사장치에서 검사한 후, 반도체 장치를 서로 독립적으로 사용할 수 있도록 서로 분리시키도록, 상기 패킹구조체에서 반도체 장치를 제거하는 공정을 포함하고,각각의 반도체 장치상에 전기적인 입력 및 전기적인 출력사이의 관계에 의거하여 반도체 웨이퍼상에 형성된 반도체 장치를 선별하여 패킹구조체에 탑재하는 공정을 포함하는 것을 특징으로 하는 반도체장치의 제조방법.
- 청구항 3에 있어서,반도체 웨이퍼를 절단하여 반도체 장치로 분리한 후에 선별공정을 수행하는 것을 특징으로 하는 반도체장치의 제조방법.
- 청구항 3에 있어서,반도체 웨이퍼를 절단하여 반도체 장치로 분리하기 전에 선별 공정을 수행하는 것을 특징으로 하는 반도체장치의 제조방법.
- 1장의 반도체 웨이퍼에 형성된 복수의 대규모 집적회로로부터 절단분리된 복수의 반도체장치를 고정하는 패킹구조체에 있어서,상기 패킹구조체는 Si을 주된 기재로 하여 형성되어 있으며 반도체장치를 배치하기 위한 수납부가 복수 형성되어 있고,상기 기재는 상기 수납부에 적어도 위치하고 있는 것을 특징으로 하는 패킹구조체.
- 청구항 6에 있어서,상기 수납부에 수납되는 반도체장치의 위치에 대응하는 미세 프로브군 및 상기 미세 프로브군과 전기적으로 접속된 2차전극군이 형성된 부품을 갖춘 것을 특징으로 하는 패킹구조체.
- 청구항 7에 있어서,상기 부품을, 금속 혹은 수지를 재질로 하는 주형 성형품으로 곤포(梱包)한 것을 특징으로 하는 패킹구조체.
- 청구항 1에 있어서,상기 패킹구조체와 검사장치를 전기적으로 접속할 때에 그 양자간에 코일스프링을 내장하는 콘택트 프로브 또는 금속의 판재를 구부려 가공하여 판스프링성을 부여한 구조의 프로브를 이용하는 반도체장치의 제조방법.
- 청구항 1에 있어서,상기 패킹구조체가 상기 검사장치로 이송될 때 상기 패킹구조체상에 장착되는 반도체장치의 수가 상기 반도체웨이퍼상에 형성된 상기 반도체장치의 수보다 작은 것을 특징으로 하는 반도체장치의 제조방법.
- 반도체 웨이퍼상에 전기회로를 형성하는 공정과,각각 상기 전기회로를 포함하는 상기 복수의 반도체 장치가 서로 분리될 수 있도록 반도체 웨이퍼를 절단하는 공정과,상기 복수의 반도체 장치 사이의 위치 관계와 패킹구조체상에 복수의 반도체 장치간에 일정한 간격을 둔 각각의 반도체 장치와 패킹구조체 사이의 위치 관계를 유지하기 위해 패키장치상에 복수의 반도체 장치를 탑재하는 공정과,상기 복수의 반도체 장치와의 위치적인 관계와 패킹구조체와 반도체 장치와의 위치적인 관계가 패킹구조체상에서 일정하게 유지되면서, 패킹구조체상의 각각의 반도체 장치를 검사장치에서 검사하도록, 그 위에 복수의 반도체장치를 탑재하고 있는 패킹구조체를 검사장치로 이동하는 공정과,상기 패킹구조체상의 각각의 반도체 장치를 검사장치에서 검사한 후, 반도체 장치를 서로 독립적으로 사용할 수 있도록 서로 분리시키도록, 상기 패킹구조체에서 반도체 장치를 제거하는 공정을 포함하고,상기 패킹구조체상의 각 반도체장치가 상기 검사장치에서 검사되는 동안 상기 모든 반도체장치는 탄성체에 의해 상기 패킹구조체에 대해 눌려지는 것을 특징으로 하는 반도체장치의 제조방법.
- 청구항 11에 있어서,상기 탄성체에 의해 상기 패킹구조체에 대해 눌려지는 상기 모든 반도체장치는 상기 반도체장치의 두께 방향에서 상기 패킹구조체상의 각 반도체장치의 전극에 대해 눌려지는 패킹구조체의 도전체와 반대 방향인 것을 특징으로 하는 반도체장치의 제조방법.
- 반도체 웨이퍼상에 전기회로를 형성하는 공정과,각각 상기 전기회로를 포함하는 상기 복수의 반도체 장치가 서로 분리될 수 있도록 반도체 웨이퍼를 절단하는 공정과,상기 복수의 반도체 장치 사이의 위치 관계와 패킹구조체상에 복수의 반도체 장치간에 일정한 간격을 둔 각각의 반도체 장치와 패킹구조체 사이의 위치 관계를 유지하기 위해 패키장치상에 복수의 반도체 장치를 탑재하는 공정과,상기 복수의 반도체 장치와의 위치적인 관계와 패킹구조체와 반도체 장치와의 위치적인 관계가 패킹구조체상에서 일정하게 유지되면서, 패킹구조체상의 각각의 반도체 장치를 검사장치에서 검사하도록, 그 위에 복수의 반도체장치를 탑재하고 있는 패킹구조체를 검사장치로 이동하는 공정과,상기 패킹구조체상의 각각의 반도체 장치를 검사장치에서 검사한 후, 반도체 장치를 서로 독립적으로 사용할 수 있도록 서로 분리시키도록, 상기 패킹구조체에서 반도체 장치를 제거하는 공정을 포함하고,상기 패킹구조체상의 각 반도체장치가 상기 검사장치에서 검사되는 동안 상기 패킹구조체는 상기 검사장치에 대해 눌려지는 것을 특징으로 하는 반도체장치의 제조방법.
- 청구항 13에 있어서,상기 검사장치에 대해 눌려지는 패킹구조체는 상기 패킹구조체상의 각 반도체장치의 전극에 대해 눌려지는 패킹구조체의 도전체와 반대 방향인 것을 특징으로 하는 반도체장치의 제조방법.
- 반도체 웨이퍼상에 전기회로를 형성하는 공정과,각각 상기 전기회로를 포함하는 상기 복수의 반도체 장치가 서로 분리될 수 있도록 반도체 웨이퍼를 절단하는 공정과,상기 복수의 반도체 장치 사이의 위치 관계와 패킹구조체와 상기 반도체 장치 사이의 위치 관계를 유지하기 위해 패키장치상에 복수의 반도체 장치를 탑재하는 공정과,상기 반도체장치가 상기 패킹구조체에 의해 보지되고 있는 동안, 상기 반도체장치를 상기 검사장치에 전기적으로 접속함에 의해 상기 패킹구조체상의 상기 각 반도체장치를 검사하도록, 그 위에 복수의 반도체장치를 장착하고 있는 패킹구조체를 검사장치로 이동하는 공정과,상기 패킹구조체상의 각각의 반도체 장치를 검사장치에서 검사한 후 상기 패킹구조체에서 반도체 장치를 제거하는 공정을 포함하는 반도체장치의 제조방법.
- 청구항 15에 있어서,상기 각 반도체장치가 소정의 환경조건에서 소정의 구동 특성을 실행하는지를 판단하는 검사와, 소정의 온도와 소정의 전압 중 적어도 하나가 소정 시간동안 상기 각 반도체장치에 적용된 후에 상기 각 반도체장치가 사용할 수 있는 것인지를 판단하는 검사 중 적어도 하나는 검사장치에서 수행되는 것을 특징으로 하는 반도체장치의 제조방법.
- 청구항 15에 있어서,상기 각 반도체장치상의 전기적 입력과 전기적 출력간의 관계를 기초로 상기 웨이퍼상에 형성된 상기 복수의 반도체장치에서 상기 패킹구조체상에 탑재될 반도체장치를 선별하는 공정을 더 포함하는 반도체장치의 제조방법.
- 청구항 17에 있어서,상기 선별공정은 상기 반도체 웨이퍼가 반도체장치로 분리하기 위해 절단된 후에 수행되는 것을 특징으로 하는 반도체장치의 제조방법.
- 청구항 17에 있어서,상기 선별공정은 상기 반도체 웨이퍼가 반도체장치로 분리하기 위해 절단되기 전에 수행되는 것을 특징으로 하는 반도체장치의 제조방법.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP99-271803 | 1999-09-27 | ||
JP27180399A JP3813772B2 (ja) | 1999-09-27 | 1999-09-27 | 半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010030486A KR20010030486A (ko) | 2001-04-16 |
KR100385962B1 true KR100385962B1 (ko) | 2003-06-02 |
Family
ID=17505077
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2000-0056109A KR100385962B1 (ko) | 1999-09-27 | 2000-09-25 | 반도체장치의 제조방법 |
Country Status (7)
Country | Link |
---|---|
US (2) | US6465264B1 (ko) |
JP (1) | JP3813772B2 (ko) |
KR (1) | KR100385962B1 (ko) |
CN (1) | CN1170311C (ko) |
MY (1) | MY126618A (ko) |
SG (1) | SG87166A1 (ko) |
TW (1) | TW522438B (ko) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7694246B2 (en) | 2002-06-19 | 2010-04-06 | Formfactor, Inc. | Test method for yielding a known good die |
US7208936B2 (en) * | 2004-04-12 | 2007-04-24 | Intel Corporation | Socket lid and test device |
JP2006292727A (ja) * | 2005-03-18 | 2006-10-26 | Alps Electric Co Ltd | 半導体搬送トレイ、これを用いたバーンインボード、バーンイン試験用の検査装置及びバーンイン試験方法並びに半導体の製造方法 |
US8170189B2 (en) * | 2005-11-02 | 2012-05-01 | Qwest Communications International Inc. | Cross-platform message notification |
WO2007135710A1 (ja) * | 2006-05-18 | 2007-11-29 | Advantest Corporation | 電子部品試験装置 |
JP5165404B2 (ja) * | 2007-06-06 | 2013-03-21 | ルネサスエレクトロニクス株式会社 | 半導体装置と半導体装置の製造方法及びテスト方法 |
US8485511B2 (en) | 2009-03-11 | 2013-07-16 | Centipede Systems, Inc. | Method and apparatus for holding microelectronic devices |
WO2011038297A1 (en) | 2009-09-26 | 2011-03-31 | Centipede Systems, Inc. | Apparatus for holding microelectronic devices |
WO2011038295A1 (en) * | 2009-09-26 | 2011-03-31 | Centipede Systems, Inc. | Carrier for holding microelectronic devices |
JP5515024B2 (ja) * | 2010-11-24 | 2014-06-11 | 株式会社日本マイクロニクス | チップ積層デバイス検査方法及びチップ積層デバイス再配列ユニット並びにチップ積層デバイス用検査装置 |
US9346151B2 (en) | 2010-12-07 | 2016-05-24 | Centipede Systems, Inc. | Precision carrier for microelectronic devices |
US8683674B2 (en) | 2010-12-07 | 2014-04-01 | Centipede Systems, Inc. | Method for stacking microelectronic devices |
JP7281250B2 (ja) * | 2018-05-11 | 2023-05-25 | 株式会社アドバンテスト | 試験用キャリア |
KR102701577B1 (ko) * | 2018-12-10 | 2024-09-04 | 삼성전기주식회사 | 카메라 모듈 검사용 소켓 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3341649A (en) * | 1964-01-17 | 1967-09-12 | Signetics Corp | Modular package for semiconductor devices |
JPS63204621A (ja) | 1987-02-20 | 1988-08-24 | Hitachi Ltd | エ−ジング装置 |
JPH03131048A (ja) | 1989-10-17 | 1991-06-04 | Toshiba Corp | ベアチップicのバーンイン方法 |
US5140405A (en) * | 1990-08-30 | 1992-08-18 | Micron Technology, Inc. | Semiconductor assembly utilizing elastomeric single axis conductive interconnect |
JP3200180B2 (ja) | 1992-07-07 | 2001-08-20 | アルストムパワー株式会社 | 濾布剥離装置 |
JPH06232216A (ja) * | 1993-01-29 | 1994-08-19 | Toshiba Corp | フィルムキャリヤおよびそのフィルムキャリヤに適用されるバ−ンイン装置 |
JPH06325181A (ja) | 1993-05-17 | 1994-11-25 | Mitsubishi Electric Corp | パターン認識方法 |
US5720031A (en) * | 1995-12-04 | 1998-02-17 | Micron Technology, Inc. | Method and apparatus for testing memory devices and displaying results of such tests |
US5956134A (en) * | 1997-07-11 | 1999-09-21 | Semiconductor Technologies & Instruments, Inc. | Inspection system and method for leads of semiconductor devices |
-
1999
- 1999-09-27 JP JP27180399A patent/JP3813772B2/ja not_active Expired - Fee Related
-
2000
- 2000-09-01 US US09/654,612 patent/US6465264B1/en not_active Expired - Fee Related
- 2000-09-04 MY MYPI20004061 patent/MY126618A/en unknown
- 2000-09-05 SG SG200005019A patent/SG87166A1/en unknown
- 2000-09-15 TW TW089119011A patent/TW522438B/zh not_active IP Right Cessation
- 2000-09-25 KR KR10-2000-0056109A patent/KR100385962B1/ko not_active IP Right Cessation
- 2000-09-27 CN CNB001290320A patent/CN1170311C/zh not_active Expired - Fee Related
-
2002
- 2002-09-24 US US10/252,546 patent/US6864568B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP3813772B2 (ja) | 2006-08-23 |
CN1290034A (zh) | 2001-04-04 |
US6465264B1 (en) | 2002-10-15 |
SG87166A1 (en) | 2002-03-19 |
US6864568B2 (en) | 2005-03-08 |
MY126618A (en) | 2006-10-31 |
JP2001091576A (ja) | 2001-04-06 |
US20030015779A1 (en) | 2003-01-23 |
KR20010030486A (ko) | 2001-04-16 |
CN1170311C (zh) | 2004-10-06 |
TW522438B (en) | 2003-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100385962B1 (ko) | 반도체장치의 제조방법 | |
US5172050A (en) | Micromachined semiconductor probe card | |
US5798652A (en) | Method of batch testing surface mount devices using a substrate edge connector | |
US6535006B2 (en) | Test socket and system | |
US6392428B1 (en) | Wafer level interposer | |
US5644247A (en) | Test socket and method for producing known good dies using the test socket | |
JP2002110751A (ja) | 半導体集積回路装置の検査装置および製造方法 | |
TW200822263A (en) | Test method for yielding a known good die | |
JP2001223247A (ja) | 導電性接触子用支持体及びコンタクトプローブユニット | |
KR20090029806A (ko) | 프로브 카드 기판상의 타일 모서리 절단 | |
KR100368585B1 (ko) | 반도체장치의 제조방법 및 이를 위한 지그 | |
KR100773655B1 (ko) | 지지체 어셈블리 | |
US20030001600A1 (en) | Semiconductor device-socket | |
US20030179005A1 (en) | Adapter method and apparatus for interfacing a tester with a device under test | |
JP2004342466A (ja) | 半導体装置用ソケットの組立方法 | |
US6259263B1 (en) | Compliant contactor for testing semiconductors | |
KR102287237B1 (ko) | 반도체 패키지를 수납하기 위한 인서트 조립체 및 이를 포함하는 테스트 트레이 | |
US7285973B1 (en) | Methods for standardizing a test head assembly | |
JP2002139513A (ja) | コンタクトプローブユニット | |
KR102198301B1 (ko) | 소켓 보드 조립체 | |
US7352197B1 (en) | Octal/quad site docking compatibility for package test handler | |
JP2001004699A (ja) | 半導体装置の製造方法及び検査用治具 | |
KR0141453B1 (ko) | 노운 굳 다이의 제조장치와 제조방법 | |
KR20200007675A (ko) | 중간 접속 부재, 및 검사 장치 | |
JP2015055511A (ja) | 半導体デバイスの検査ユニット |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20000925 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20020724 Patent event code: PE09021S01D |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20021114 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20030502 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20030520 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20030520 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20060511 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20070511 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20080508 Start annual number: 6 End annual number: 6 |
|
FPAY | Annual fee payment |
Payment date: 20090508 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20090508 Start annual number: 7 End annual number: 7 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |