KR100354873B1 - 모드 레지스터 세팅 제어장치 - Google Patents
모드 레지스터 세팅 제어장치 Download PDFInfo
- Publication number
- KR100354873B1 KR100354873B1 KR1019990064098A KR19990064098A KR100354873B1 KR 100354873 B1 KR100354873 B1 KR 100354873B1 KR 1019990064098 A KR1019990064098 A KR 1019990064098A KR 19990064098 A KR19990064098 A KR 19990064098A KR 100354873 B1 KR100354873 B1 KR 100354873B1
- Authority
- KR
- South Korea
- Prior art keywords
- command
- signal
- mode register
- register setting
- buffering means
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1015—Read-write modes for single port memories, i.e. having either a random port or a serial port
- G11C7/1045—Read-write mode select circuits
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is DC
- G05F3/10—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/26—Current mirrors
- G05F3/262—Current mirrors using field-effect transistors only
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/20—Memory cell initialisation circuits, e.g. when powering up or down, memory clear, latent image memory
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Dram (AREA)
Abstract
Description
Claims (4)
- 외부입력 명령신호를 전달받아 버퍼링하며, 디스에이블시 모드 레지스터 세팅 명령신호의 인가시와는 상보 전위레벨을 갖는 출력신호를 발생시키는 커맨드 버퍼링수단과,상기 커맨드 버퍼링수단으로부터 내부 명령신호를 전달받아 이를 디코딩하며, 상기 커맨드 버퍼링수단의 디스에이블시 전달받은 내부 명령신호를 마스킹하는 커맨드 디코딩수단을 구비하는 것을 특징으로 하는 모드 레지스터 세팅 제어장치.
- 제 1 항에 있어서,상기 커맨드 버퍼링수단은 n-type 전류-미러 구조를 갖는 차동 증폭기로 구성하는 것을 특징으로 하는 모드 레지스터 세팅 제어장치.
- 제 1 항에 있어서,상기 커맨드 버퍼링수단은 p-type 전류-미러 구조를 갖는 차동 증폭기로 구성하되, 그 출력단에 출력신호와 버퍼 인에이블 제어신호를 조합하여 디스에이블시 모드 레지스터 세팅 명령신호의 인가시와는 상보 전위레벨을 갖는 출력신호를 발생시키는 출력 구동부를 추가로 구비하는 것을 특징으로 하는 모드 레지스터 세팅 제어장치.
- 제 1 항에 있어서,상기 커맨드 디코딩수단은 각 출력단으로부터 발생되는 각각의 내부 명령신호와 상기 커맨드 버퍼링수단의 인에이블 제어신호를 조합하여 상기 내부 명령신호들의 마스킹 여부를 제어하는 마스킹 제어부를 추가로 구비하는 것을 특징으로 하는 모드 레지스터 세팅 제어장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990064098A KR100354873B1 (ko) | 1999-12-28 | 1999-12-28 | 모드 레지스터 세팅 제어장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990064098A KR100354873B1 (ko) | 1999-12-28 | 1999-12-28 | 모드 레지스터 세팅 제어장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010061602A KR20010061602A (ko) | 2001-07-07 |
KR100354873B1 true KR100354873B1 (ko) | 2002-10-05 |
Family
ID=19631416
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990064098A Expired - Fee Related KR100354873B1 (ko) | 1999-12-28 | 1999-12-28 | 모드 레지스터 세팅 제어장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100354873B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100790569B1 (ko) * | 2006-04-10 | 2008-01-02 | 주식회사 하이닉스반도체 | 모드 레지스터 셋신호 생성회로 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09259582A (ja) * | 1996-03-19 | 1997-10-03 | Fujitsu Ltd | モードレジスタ制御回路およびこれを有する半導体装置 |
KR19990051397A (ko) * | 1997-12-19 | 1999-07-05 | 윤종용 | 반도체 메모리 장치의 멀티비트 제어 회로 |
KR19990057715A (ko) * | 1997-12-30 | 1999-07-15 | 윤종용 | 반도체장치의 모드 레지스터 셋 회로 및 동작 모드설정방법 |
KR19990074904A (ko) * | 1998-03-16 | 1999-10-05 | 윤종용 | 동기식 반도체 기억 장치를 위한 어드레스 래치장치 및 방법 |
-
1999
- 1999-12-28 KR KR1019990064098A patent/KR100354873B1/ko not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09259582A (ja) * | 1996-03-19 | 1997-10-03 | Fujitsu Ltd | モードレジスタ制御回路およびこれを有する半導体装置 |
KR19990051397A (ko) * | 1997-12-19 | 1999-07-05 | 윤종용 | 반도체 메모리 장치의 멀티비트 제어 회로 |
KR19990057715A (ko) * | 1997-12-30 | 1999-07-15 | 윤종용 | 반도체장치의 모드 레지스터 셋 회로 및 동작 모드설정방법 |
KR19990074904A (ko) * | 1998-03-16 | 1999-10-05 | 윤종용 | 동기식 반도체 기억 장치를 위한 어드레스 래치장치 및 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR20010061602A (ko) | 2001-07-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100524960B1 (ko) | 전파 지연 시간을 제어하는 멀티모드 데이터 버퍼 및 그제어 방법 | |
KR100309716B1 (ko) | 반도체집적회로장치 | |
US6552596B2 (en) | Current saving mode for input buffers | |
KR960004567B1 (ko) | 반도체 메모리 장치의 데이타 출력 버퍼 | |
JPH11260057A (ja) | 半導体記憶装置 | |
KR100299889B1 (ko) | 동기형신호입력회로를갖는반도체메모리 | |
US20060103444A1 (en) | Data output circuit of memory device | |
JP3951202B2 (ja) | 同期式半導体メモリ装置 | |
US6188639B1 (en) | Synchronous semiconductor memory | |
KR20000011729A (ko) | 반도체집적회로 | |
JP2000163972A (ja) | デ―タ入出力バッファ制御回路 | |
KR100354873B1 (ko) | 모드 레지스터 세팅 제어장치 | |
US5940330A (en) | Synchronous memory device having a plurality of clock input buffers | |
KR100333703B1 (ko) | 동기식 디램의 데이터 스트로브 버퍼 | |
US5265256A (en) | Data processing system having a programmable mode for selecting operation at one of a plurality of power supply potentials | |
US6288573B1 (en) | Semiconductor device capable of operating fast with a low voltage and reducing power consumption during standby | |
US7834675B2 (en) | Clock control circuit and semiconductor memory device using the same | |
US6310823B1 (en) | Circuit for generating internal column strobe signal in synchronous semiconductor memory device | |
KR20030039179A (ko) | 싱글 엔디드 스트로브 모드와 디퍼렌셜 스트로브 모드상호간의 모드 변환이 가능한 동기식 반도체 메모리 장치 | |
KR20020032081A (ko) | 글로벌 입·출력라인 선택장치 | |
JP2000030438A (ja) | 同期型半導体記憶装置 | |
KR100498438B1 (ko) | 반도체 메모리장치의 파우워 다운 제어회로 | |
US20050243615A1 (en) | Buffer device for a clock enable signal used in a memory device | |
KR100235967B1 (ko) | 노이즈 감소형 반도체 장치 | |
KR100617512B1 (ko) | 고속 컬럼 동작용 고전압 발생 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19991228 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20011025 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20020627 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20020918 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20020919 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20050822 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20060818 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20070827 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20080820 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20090828 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20100825 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20100825 Start annual number: 9 End annual number: 9 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |