KR100317727B1 - 디바이스의 자동 측정방법 및 측정장치 - Google Patents
디바이스의 자동 측정방법 및 측정장치 Download PDFInfo
- Publication number
- KR100317727B1 KR100317727B1 KR1019940000836A KR19940000836A KR100317727B1 KR 100317727 B1 KR100317727 B1 KR 100317727B1 KR 1019940000836 A KR1019940000836 A KR 1019940000836A KR 19940000836 A KR19940000836 A KR 19940000836A KR 100317727 B1 KR100317727 B1 KR 100317727B1
- Authority
- KR
- South Korea
- Prior art keywords
- tester
- measurement
- resources
- circuit
- measured
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2832—Specific tests of electronic circuits not provided for elsewhere
- G01R31/2834—Automated test systems [ATE]; using microprocessors or computers
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/319—Tester hardware, i.e. output processing circuits
- G01R31/31903—Tester hardware, i.e. output processing circuits tester configuration
- G01R31/31905—Interface with the device under test [DUT], e.g. arrangements between the test head and the DUT, mechanical aspects, fixture
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/319—Tester hardware, i.e. output processing circuits
- G01R31/31903—Tester hardware, i.e. output processing circuits tester configuration
- G01R31/31908—Tester set-up, e.g. configuring the tester to the device under test [DUT], down loading test patterns
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/319—Tester hardware, i.e. output processing circuits
- G01R31/31917—Stimuli generation or application of test patterns to the device under test [DUT]
- G01R31/31926—Routing signals to or from the device under test [DUT], e.g. switch matrix, pin multiplexing
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Networks & Wireless Communication (AREA)
- Manufacturing & Machinery (AREA)
- Power Engineering (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
Description
Claims (7)
- 다단자 장치의 특성을 측정하기 위한 테스터- 여기서 다단자 장치와 테스터 사이에 디바이스 보드(device board)가 배치됨- 를 결선하기 위한 결선 방법에 있어서,상기 디바이스 보드의 피측정점(point under test)의 수(n)와 상기 테스터의 리소스 수(M)를 판독하는 단계;상기 피측정점의 수(n)와 테스터의 리소스의 수(M)를 비교하고, 비교결과에 따라서 상기 테스터와 디바이스 보드를 결선하는 단계;비교 결과가 n > M일 경우, 모든 측정을 만족하기 위해 필요한 M개의 리소스의 최소한의 수(N)를 결정하는 단계;N개의 리소스에 할당된 설정 값을 결정하는 단계;측정 조건을 만족하도록 릴레이를 사용하여 N개의 리소스와 n개의 피측정점을 서로 결선하는 단계;각 측정 항목에 대해 각 리소스와 릴레이에 대한 설정 조건을 결정하는 단계; 및N > M일 때 마지막 (N-M+1)개의 리소스에 식별 정보를 부가하는 단계를 포함하는 결선방법.
- 제1항에 있어서,상기 비교결과가 n ≤ M일 때, 일대일 대응으로 테스터의 리소스를 피측정점에 직접 결선하기 위한 네트 리스트를 작성하고, 각 측정 항목에 대한 각 피측정점의 설정 값을 각 리소스를 위한 설정 값으로 그대로(directly) 설정하는 단계를 포함하는 결선방법.
- 제1항에 있어서,각 리소스에 결선되는 피측정점의 수를 판독하는 단계; 및리소스가 단지 하나의 피측정점에 결선될 경우, 상기 피측정점에 상기 리소스를 직접 결선하는 단계를 포함하는 결선방법.
- 제1항에 있어서,각 리소스에 결선되는 피측정점의 수를 판독하는 단계; 및사용되지 않은 나머지 리소스가 존재할 경우, 가장 많은 수의 릴레이에 결선된 피측정점에 상기 나머지 리소스를 순차 결선하는 단계를 포함하는 결선방법.
- 이상(理想)적인 측정회로의 데이터를 입력하기 위한 입력부;상기 입력부로부터 입력된 이상적인 측정회로의 데이터를 기억하기 위한 기억부;각 제조업체의 테스터용으로 적합한 지식 베이스(knowledge base)와 측정 수법을 구비하는 지식 베이스부;상기 기억부에 기록된 이상적인 측정 회로의 데이터를 상기 지식 베이스부의 각 지식 베이스에 기초하여 특성 측정을 위해 실제 사용되는 실측정 회로의 데이터로 변환하고, 상기 기억부내로 상기 변환된 데이터를 기록하기 위한 측정회로 변환부;상기 기억부에 기억되는 상기 입력부로부터 각 측정 항목마다 입력된 이상적인 측정 회로에 대한 네트 리스트; 및상기 다단자 장치의 각 단자에 결선된 소자(element)를 판독하기 위해 상기 기억부로부터 복수개의 네트 리스트를 판독하고, 총합(overall) 측정 회로에 합성하며, 동일한 소자가 동일한 단자에 중복되지 않도록 다단자 장치의 각 단자에 결선된 소자를 정렬하는 회로 합성부;상기 단자와 각 소자 사이에 개재된 메이크 릴레이(make relay)와, 상기 기억부에 기억되는 각 측정 항목에 대한 상기 메이크 릴레이의 온/오프 조건을 포함하는 다단자 장치의 측정회로 설계장치.
- 제5항에 있어서,상기 기억부의 기억 데이터를 기초로 하여 상기 실측정회로의 동작을 확인하기 위한 회로 시뮬레이터를 추가로 포함하는 다단자 장치의 측정회로 설계장치.
- 다단자 장치의 특성을 측정하기 위한 테스터- 여기서 다단자 장치와 테스터 사이에 디바이스 보드가 배치됨- 를 결선하기 위한 결선 방법에 있어서,상기 디바이스 보드의 피측정점(point under test)의 수(n)와 상기 테스터의 리소스의 수(M)를 판정하는 단계;상기 피측정점의 수(n)와 테스터의 리소스의 수(M)를 비교하고, 비교결과에 따라서 상기 테스터와 디바이스 보드를 결선하는 단계;n < M일 경우, 일대일 대응으로 피측정점에 테스터의 리소스를 바로 결선하고, 각 측정 항목에 대한 각 피측정점의 설정 값을 각 리소스에 대한 설정 값으로 그대로 설정하는 단계; 및n > M일 경우, 디바이스 장치와 테스터의 리소스 사이의 각 피측정점에 대한 각 측정 항목의 설정 조건을 판정하고, 복수개의 상이한 피측정점들이 모든 측정 항목에 걸쳐 동일한 설정 조건을 가질 경우, 상기 피측정점들은 리소스중 한 리소스와의 결선을 위해 하나의 피측정점으로서 그룹화되는 단계를 포함하는 결선방법.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5023806A JPH06215058A (ja) | 1993-01-19 | 1993-01-19 | 多端子装置の測定回路設計装置 |
JP93-23,808 | 1993-01-19 | ||
JP93-23,806 | 1993-01-19 | ||
JP02380893A JP3259397B2 (ja) | 1993-01-19 | 1993-01-19 | テスタとデバイスボードの結線方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940018943A KR940018943A (ko) | 1994-08-19 |
KR100317727B1 true KR100317727B1 (ko) | 2002-04-06 |
Family
ID=26361229
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940000836A Expired - Fee Related KR100317727B1 (ko) | 1993-01-19 | 1994-01-18 | 디바이스의 자동 측정방법 및 측정장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US5414639A (ko) |
KR (1) | KR100317727B1 (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07249748A (ja) * | 1994-03-14 | 1995-09-26 | Fujitsu Ltd | マスタースライス型lsiの設計装置 |
US5608337A (en) * | 1995-06-07 | 1997-03-04 | Altera Corporation | Method and apparatus of testing an integrated circuit device |
US5748642A (en) * | 1995-09-25 | 1998-05-05 | Credence Systems Corporation | Parallel processing integrated circuit tester |
AUPN687095A0 (en) * | 1995-11-30 | 1995-12-21 | South East Queensland Electricity Corporation | A switching selection device |
US6269319B1 (en) | 1999-01-29 | 2001-07-31 | The Mcdonnell Douglas Corporation | Reconfigurable integration test station |
JP3558964B2 (ja) * | 1999-07-23 | 2004-08-25 | シャープ株式会社 | 半導体集積回路の検査装置及びその検査方法 |
US6560554B1 (en) * | 1999-10-11 | 2003-05-06 | Tektronix, Inc. | Automatic testing |
US7340364B1 (en) * | 2003-02-26 | 2008-03-04 | Advantest Corporation | Test apparatus, and control method |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4764925A (en) * | 1984-06-14 | 1988-08-16 | Fairchild Camera & Instrument | Method and apparatus for testing integrated circuits |
US4686627A (en) * | 1984-12-24 | 1987-08-11 | Honeywell Inc. | Electrical test apparatus |
US5043910A (en) * | 1985-04-19 | 1991-08-27 | Graphtec Kabushikikaisha | Printed circuit board function testing system |
FR2604260B1 (fr) * | 1986-09-19 | 1988-12-30 | Draxy Sarl | Testeur de circuits electroniques |
US4878179A (en) * | 1987-11-12 | 1989-10-31 | Rockwell International Corporation | Interactive diagnostic methodology and apparatus for microelectronic devices |
JPH02189476A (ja) * | 1989-01-19 | 1990-07-25 | Mitsubishi Electric Corp | 電子回路の測定方法 |
US5036479A (en) * | 1989-04-20 | 1991-07-30 | Trw Inc. | Modular automated avionics test system |
JPH04211871A (ja) * | 1990-05-02 | 1992-08-03 | Toshiba Corp | 論理設計の検証支援システム |
US5297066A (en) * | 1991-10-22 | 1994-03-22 | National Semiconductor Corporation | Digital circuit simulation of analog/digital circuits |
-
1994
- 1994-01-18 KR KR1019940000836A patent/KR100317727B1/ko not_active Expired - Fee Related
- 1994-01-19 US US08/183,358 patent/US5414639A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US5414639A (en) | 1995-05-09 |
KR940018943A (ko) | 1994-08-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4228537A (en) | Method of and apparatus for automatic fault diagnosis of electrical circuits employing on-line simulation of faults in such circuits during diagnosis | |
US5790771A (en) | Apparatus and method for configuring a reconfigurable electronic system having defective resources | |
US5668745A (en) | Method and apparatus for testing of semiconductor devices | |
US4286173A (en) | Logical circuit having bypass circuit | |
US20090105983A1 (en) | Test definer, a method of automatically determining and representing functional tests for a pcb having analog components and a test system | |
JPH0565830B2 (ko) | ||
KR100317727B1 (ko) | 디바이스의 자동 측정방법 및 측정장치 | |
US6052809A (en) | Method for generating test patterns | |
US6601203B1 (en) | Test program generation system and test program generation method for semiconductor test apparatus | |
US4903267A (en) | Method of generating test data | |
US10048307B2 (en) | Method and system for performing electrical tests on complex devices | |
JPH01502534A (ja) | 3―状態回路試験装置 | |
US20100332932A1 (en) | Test method, test control program and semiconductor device | |
KR20000011359A (ko) | 고속테스트패턴평가장치 | |
US6035114A (en) | Method for constructing fault classification tables of analog circuits | |
JP3978285B2 (ja) | 不揮発性メモリ内蔵半導体装置テスト方法 | |
US7055135B2 (en) | Method for debugging an integrated circuit | |
US5020010A (en) | Method for preparing and evaluating measurement specificatons for an electronic circuit | |
US6101458A (en) | Automatic ranging apparatus and method for precise integrated circuit current measurements | |
CN1841077B (zh) | 多个测试流的校准信息的汇编 | |
JPH06215058A (ja) | 多端子装置の測定回路設計装置 | |
JP4921751B2 (ja) | 故障検出シミュレーションシステム、故障検出シミュレーション方法及びプログラム | |
US6768960B2 (en) | System for and method of performing device-oriented tests | |
US6850860B2 (en) | Semiconductor device testing apparatus and test method therefor | |
Koniar et al. | Automated testing of electronic devices: Virtual instrumentation-based platform |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
A201 | Request for examination | ||
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
PG1601 | Publication of registration |
St.27 status event code: A-4-4-Q10-Q13-nap-PG1601 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-5-5-R10-R17-oth-X000 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20081120 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 8 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20091205 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20091205 |
|
P22-X000 | Classification modified |
St.27 status event code: A-4-4-P10-P22-nap-X000 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |