KR100288516B1 - 반도체 기억 장치 - Google Patents
반도체 기억 장치 Download PDFInfo
- Publication number
- KR100288516B1 KR100288516B1 KR1019970020577A KR19970020577A KR100288516B1 KR 100288516 B1 KR100288516 B1 KR 100288516B1 KR 1019970020577 A KR1019970020577 A KR 1019970020577A KR 19970020577 A KR19970020577 A KR 19970020577A KR 100288516 B1 KR100288516 B1 KR 100288516B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- signal
- dummy
- memory cell
- sense amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/26—Sensing or reading circuits; Data output circuits
- G11C16/28—Sensing or reading circuits; Data output circuits using differential sensing or reference cells, e.g. dummy cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4099—Dummy cell treatment; Reference voltage generators
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Read Only Memory (AREA)
- Static Random-Access Memory (AREA)
- Dram (AREA)
Abstract
Description
Claims (7)
- 메인 메모리 셀과 실질적으로 동일한 구조의 더미 메모리 셀과, 상기 메인 메모리 셀과 상기 더미 메모리 셀에 접속되며, 동일한 선폭과 선간격을 갖는 비트 라인과, 상기 메인 메모리 셀의 데이타를 판독하는 메인 센스 앰프와, 상기 더미 메모리 셀의 데이타를 판독하는 더미 센스 앰프와, 상기 메인 센스 앰프의 출력 데이타를 유지하는 데이타 유지 수단을 포함하고, 상기 메인 메모리 셀의 판독 동작을 행함과 동시에, 상기 더미 메모리 셀의 판독을 행하며, 상기 더미 센스 앰프가 상기 더미 메모리 셀의 데이타를 출력하는 타이밍을 이용하여 상기 데이타 유지 수단이 상기 메인 센스 앰프의 출력 데이타를 유지하도록 구성되어 이루어지는 것을 특징으로 하는 반도체 기억 장치.
- 메인 메모리 셀과 상기 메인 메모리 셀의 데이타를 판독하는 메인 센스 앰프로 구성되는 메인 메모리 판독 수단과, 상기 메인 메모리 판독 수단에 의해 판독된 데이타를 유지 신호에 의해 유지하는 데이타 유지 수단과, 상기 데이타 유지 신호를 생성하는 데이타 유지 신호 생성 수단를 포함하고, 상기 데이타 유지 신호 생성 수단은, 더미 메모리 셀과, 상기 더미 메모리 셀의 데이타를 판독하는 더미 센스 앰프와, 상기 더미 센스 앰프가 상기 더미 메모리 셀의 데이타를 출력할 때의 데이타 변위점을 검출하여 데이타 변위 검출 신호를 출력하는 데이타 변위 검출 수단과, 상기 데이타 변위 검출 신호를 입력하여 상기 데이타 변위 검출 신호의 지연 신호인 상기 데이타 유지 신호를 출력하는 지연 회로를 포함하는 것을 특징으로 하는 반도체 기억 장치.
- 제1항 또는 제2항에 있어서, 입력되는 어드레스 신호가 변위될 때 제1 제어 신호로서 일정 기간 펄스를 출력하는 어드레스 변위 검출 회로를 포함하고, 상기 더미 센스 앰프가 상기 제1 제어 신호를 입력으로 하여 상기 제1 제어 신호가 펄스를 출력하고 있는 기간은, 상기 더미 메모리 셀을 판독할 때에 출력하는 데이타의 반전 데이타를 출력하도록 제어되어 이루어지는 것을 특징으로 하는 반도체 기억 장치.
- 제3항에 있어서, 상기 더미 센스 앰프는, 기준 전위를 입력하는 기준 전위 단자와, 상기 더미 메모리 셀의 데이타인 비교 전위를 입력하는 비교 전위 단자와,상기 기준 전위 단자와 상기 비교 전위 단자의 전위차를 증폭하는 차동 증폭단과, 상기 기준 전위 단자와 상기 비교 전위 단자를 상기 제1 제어 신호에 의해 등전위화하는 수단과, 상기 기준 전위 단자와 상기 비교 전위 단자를 등전위화할 때에 상기 차동 증폭단의 출력을 받아, 상기 더미 메모리 셀을 판독할 때에 출력하는 데이타의 반전 데이타를 출력하도록 임계치 전압을 설정하여 이루어지는 버퍼를 포함하는 것을 특징으로 하는 반도체 기억 장치.
- 제4항에 있어서, 상기 더미 메모리 셀은 데이타로서 제1 메모리 셀의 상태 또는 제2 메모리 셀의 상태중 어느 한 쪽으로 고정된 상태를 유지하고 있는 것을 특징으로 하는 반도체 기억 장치.
- 제1항 또는 제2항에 있어서, 상기 메인 센스 앰프는, 상기 메인 메모리 셀의 데이타를 출력하는 수단으로서, 기준 전위를 입력하는 기준 전위 단자와, 상기 메인 메모리 셀의 데이타인 비교 전위를 입력하는 비교 전위 단자와, 상기 기준 전위 단자와 상기 비교 전위 단자와의 전위차를 증폭하는 차동 증폭단과, 상기 기준 전위 단자와 상기 비교 전위 단자를 상기 제1 제어 신호에 의해 등전위화하는 수단과, 상기 더미 메모리 셀의 데이타를 판독하는 타이밍보다 빠르게 상기 메인 메모리 셀의 데이타를 판독하도록 임계치 전압을 설정한 버퍼를 포함한 것을 특징으로 하는 반도체 기억 장치.
- 제1항 또는 제2항에 있어서, 입력되고 있는 어드레스 신호가 변위될 때 제1 제어 신호로서 일정 기간 펄스를 출력하는 어드레스 변위 검출 회로와, 상기 제1 제어 신호의 펄스를 카운트하는 카운터와, 상기 카운터의 출력 신호에 의해 동시에 판독되는 제1 상태를 유지하는 제1 더미 셀과, 제2 상태를 유지하는 제2 더미 셀을 포함하는 제1 더미 메모리 셀군과, 상기 카운터의 출력 신호에 의해 동시에 판독하는 제2 상태를 유지하는 제3 더미 셀과, 제1 상태를 유지하는 제4 더미 셀을 포함하는 제2 더미 메모리 셀군과, 상기 카운터의 출력 신호에 의해 상기 제1 더미 메모리 셀군과 상기 제2 더미 메모리 셀군을 교대로 판독하는 수단과, 상기 제1 더미 셀과 제3 더미 셀에 접속되는 제1 더미 센스 앰프와, 상기 제2 더미 셀과 제4 더미 셀에 접속되는 제2 더미 센스 앰프와, 상기 제1 및 제2 더미 센스 앰프로 판독한 데이타의 지연측 출력에 의해 상기 더미 데이터의 변위점을 검출하여 데이타 변위 검출 신호를 출력하는 데이타 변위 검출수단을 포함한 것을 특징으로 하는 반도체 기억 장치.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15304996A JPH09320286A (ja) | 1996-05-24 | 1996-05-24 | 半導体記憶装置 |
JP95-153049 | 1996-05-24 | ||
JP96-153049 | 1996-05-24 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970076810A KR970076810A (ko) | 1997-12-12 |
KR100288516B1 true KR100288516B1 (ko) | 2001-05-02 |
Family
ID=15553870
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970020577A Expired - Fee Related KR100288516B1 (ko) | 1996-05-24 | 1997-05-24 | 반도체 기억 장치 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5841719A (ko) |
EP (1) | EP0809253B1 (ko) |
JP (1) | JPH09320286A (ko) |
KR (1) | KR100288516B1 (ko) |
DE (1) | DE69725211T2 (ko) |
TW (1) | TW373179B (ko) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3039458B2 (ja) * | 1997-07-07 | 2000-05-08 | 日本電気株式会社 | 不揮発性半導体メモリ |
US6069497A (en) | 1997-12-11 | 2000-05-30 | Evsx, Inc. | Method and apparatus for a N-nary logic circuit using 1 of N signals |
US6066965A (en) * | 1997-12-11 | 2000-05-23 | Evsx, Inc. | Method and apparatus for a N-nary logic circuit using 1 of 4 signals |
US6118716A (en) * | 1997-12-11 | 2000-09-12 | Evsx, Inc. | Method and apparatus for an address triggered RAM circuit |
KR100282707B1 (ko) * | 1997-12-29 | 2001-02-15 | 윤종용 | 멀티-비트 데이터를 저장하는 반도체 메모리 장치 (semiconductor memory device for storing a multi-bit data) |
JP3703655B2 (ja) * | 1999-08-11 | 2005-10-05 | 株式会社東芝 | タイミング信号発生回路 |
US6304486B1 (en) * | 1999-12-20 | 2001-10-16 | Fujitsu Limited | Sensing time control device and method |
US6205057B1 (en) * | 2000-02-15 | 2001-03-20 | Advanced Micro Devices | System and method for detecting flash memory threshold voltages |
JP3653449B2 (ja) * | 2000-06-15 | 2005-05-25 | シャープ株式会社 | 不揮発性半導体記憶装置 |
KR100542396B1 (ko) * | 2000-12-26 | 2006-01-10 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 센싱 회로 |
JP2002216481A (ja) * | 2001-01-19 | 2002-08-02 | Hitachi Ltd | 半導体集積回路装置 |
KR100454145B1 (ko) * | 2001-11-23 | 2004-10-26 | 주식회사 하이닉스반도체 | 플래쉬 메모리 장치 |
US6911851B2 (en) * | 2002-11-21 | 2005-06-28 | Matsushita Electric Industrial Co., Ltd. | Data latch timing adjustment apparatus |
JP4012132B2 (ja) * | 2003-08-26 | 2007-11-21 | 東芝エルエスアイシステムサポート株式会社 | 不揮発性半導体記憶装置 |
JP4632422B2 (ja) * | 2004-12-22 | 2011-02-16 | ルネサスエレクトロニクス株式会社 | 読み出し回路、及び不揮発性半導体記憶装置 |
JP2007087512A (ja) * | 2005-09-22 | 2007-04-05 | Nec Electronics Corp | 不揮発性半導体記憶装置、及び、不揮発性半導体記憶装置の動作方法 |
JP4952137B2 (ja) * | 2006-08-17 | 2012-06-13 | 富士通セミコンダクター株式会社 | 半導体メモリおよびシステム |
US7466614B2 (en) * | 2006-10-10 | 2008-12-16 | Taiwan Semiconductor Manufacturing Co. | Sense amplifier for non-volatile memory |
US7936590B2 (en) * | 2008-12-08 | 2011-05-03 | Qualcomm Incorporated | Digitally-controllable delay for sense amplifier |
US8406064B2 (en) * | 2010-07-30 | 2013-03-26 | Qualcomm Incorporated | Latching circuit |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57103191A (en) * | 1980-12-19 | 1982-06-26 | Hitachi Ltd | Semiconductor memory device |
JPH0373495A (ja) * | 1989-02-15 | 1991-03-28 | Ricoh Co Ltd | 半導体メモリ装置 |
IT1253678B (it) * | 1991-07-31 | 1995-08-22 | St Microelectronics Srl | Architettura antirumore per memoria |
GB2259589A (en) * | 1991-09-12 | 1993-03-17 | Motorola Inc | Self - timed random access memories |
JPH06139786A (ja) * | 1992-10-27 | 1994-05-20 | Fujitsu Ltd | 電気的消去及び書込み可能rom |
JPH08273365A (ja) * | 1995-03-31 | 1996-10-18 | Nec Corp | 半導体記憶装置 |
-
1996
- 1996-05-24 JP JP15304996A patent/JPH09320286A/ja active Pending
-
1997
- 1997-05-24 TW TW086107039A patent/TW373179B/zh active
- 1997-05-24 KR KR1019970020577A patent/KR100288516B1/ko not_active Expired - Fee Related
- 1997-05-26 DE DE69725211T patent/DE69725211T2/de not_active Expired - Fee Related
- 1997-05-26 EP EP97108479A patent/EP0809253B1/en not_active Expired - Lifetime
- 1997-05-27 US US08/863,536 patent/US5841719A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
EP0809253A3 (en) | 1999-03-10 |
DE69725211D1 (de) | 2003-11-06 |
EP0809253B1 (en) | 2003-10-01 |
EP0809253A2 (en) | 1997-11-26 |
DE69725211T2 (de) | 2004-08-12 |
TW373179B (en) | 1999-11-01 |
US5841719A (en) | 1998-11-24 |
JPH09320286A (ja) | 1997-12-12 |
KR970076810A (ko) | 1997-12-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100288516B1 (ko) | 반도체 기억 장치 | |
EP0128499B1 (en) | Mos memory | |
US5546355A (en) | Integrated circuit memory having a self-timed write pulse independent of clock frequency and duty cycle | |
KR970004416B1 (ko) | 동기식 스태틱 랜덤 액세스 메모리 및 전송통신 패킷 스위치에 사용하기 위한 방법 | |
KR100331522B1 (ko) | 기록드라이버장치,데이터기록방법,프리챠지장치및방법, 전하유지장치 및 방법 | |
US6556482B2 (en) | Semiconductor memory device | |
JPH0917183A (ja) | 半導体記憶装置 | |
US5657269A (en) | Semiconductor storage device having address-transition detecting circuit and sense-determination detecting circuit | |
US5355343A (en) | Static random access memory with self timed bit line equalization | |
US6580653B2 (en) | Current saving semiconductor memory and method | |
KR930001652B1 (ko) | 반도체 기억장치 | |
EP0259862A1 (en) | Semiconductor memory with improved write function | |
KR910004733B1 (ko) | 데이타 버스 리셋트 회로를 지닌 반도체 기억장치 | |
KR960002007B1 (ko) | 불휘발성 메모리의 독출회로 | |
KR101384909B1 (ko) | 클록 센스 증폭기를 구비한 메모리 | |
JP3827749B2 (ja) | 並列出力データ経路を有する同期メモリ | |
EP0547892A2 (en) | An integrated circuit with self-biased differential data lines | |
US6072734A (en) | Read only memory having bias circuits | |
JP3808623B2 (ja) | データ入出力回路、半導体記憶装置および情報処理装置 | |
KR19990016994A (ko) | 반도체 메모리장치 | |
KR100313731B1 (ko) | 데이터버스에서의 데이터 트랜스퍼를 가속시키는 클램프회로를구비한 반도체 집적회로장치 | |
KR20020002681A (ko) | 비트라인 프리차지전압 제어회로 | |
US5757706A (en) | Dynamic leaker for bit line refresh | |
KR890003374B1 (ko) | 반도체 메모리 장치의 등화 시스템 | |
KR950002018B1 (ko) | 반도체 메모리의 비트라인 충전, 등화회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19970524 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19970524 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20000229 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20010118 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20010207 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20010208 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
G170 | Re-publication after modification of scope of protection [patent] | ||
G170 | Re-publication after modification of scope of protection [patent] | ||
PG1701 | Publication of correction |
Patent event code: PG17011E01I Patent event date: 20011204 Comment text: Request for Publication of Correction Patent event code: PG17011E01I Patent event date: 20010731 Comment text: Request for Publication of Correction Publication date: 20020210 |
|
PR1001 | Payment of annual fee |
Payment date: 20040120 Start annual number: 4 End annual number: 4 |
|
FPAY | Annual fee payment |
Payment date: 20050121 Year of fee payment: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20050121 Start annual number: 5 End annual number: 5 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20070110 |