KR100246164B1 - 고속에서 저전류 소모로 저진폭 입력 신호의 증폭이 가능한 입력버퍼 회로를 포함하는 반도체 소자 - Google Patents
고속에서 저전류 소모로 저진폭 입력 신호의 증폭이 가능한 입력버퍼 회로를 포함하는 반도체 소자 Download PDFInfo
- Publication number
- KR100246164B1 KR100246164B1 KR1019960030824A KR19960030824A KR100246164B1 KR 100246164 B1 KR100246164 B1 KR 100246164B1 KR 1019960030824 A KR1019960030824 A KR 1019960030824A KR 19960030824 A KR19960030824 A KR 19960030824A KR 100246164 B1 KR100246164 B1 KR 100246164B1
- Authority
- KR
- South Korea
- Prior art keywords
- circuit
- signal
- transistor
- mos transistor
- node
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Logic Circuits (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
Abstract
Description
Claims (19)
- 제1센터 레벨에 관련하여 레벨이 변화하는 입력 신호를 수신하여 상기 제1 센터 레벨과는 다른 제1 센터 레벨에 관련하여 레벨이 변화하는 중간 신호를 출력하는 제1 회로와, 상기 중간 신호를 수신하고 상기 중간 신호의 진폭을 확대하여 출력 신호를 생성하는 제2 회로를 포함하는 것을 특징으로 하는 반도체 회로.
- 제1항에 있어서, 상기 제1 회로는, 상기 제1센터 레벨을 나타내는 기준 전압을 또한 수신하며, 제1 전원선과 제1 노드 사이에 접속되며 프론트 게이트(front gate)에 상기 입력 신호가 공급되는 제1 채널형의 제1MOS 트랜지스터와, 상기 제1 노드와 제2 전원선 사이에 접속되며 프론트 게이트에 상기 기준 전압이 공급되는 상기 제1 채널형의 제2 MOS 트랜지스터와, 상기 제1 전원선과 제2 노드 사이에 접속되며 프론트 게이트에 상기 기준 전압이 공급되는 상기 제1 채널형의 제3 MOS 트랜지스터와, 상기 제2노드와 상기 제2 전원선 사이에 접속되며 프론트 게이트에 상기 입력 신호가 공급되는 상기 제1 채널형의 제4 MOS 트랜지스터를 포함하고, 상기 중간 신호는 상기 제1 및 제2 노드 중 하나의 노드로부터 유도되는 것을 특징으로하는 반도체 회로.
- 제2항에 있어서, 상기 제1, 제2, 제3 및 제4 MOS 트랜지스터 각각은, 상기 제1 및 제2 전원선 중 하나의 전원선에 접속된 백 게이트 (black gate)를 더 포함하는 것을 특징으로 하는 반도체 회로.
- 제3항에 있어서, 상기 제1 및 제2 노드 중 다른 노드로부터 추가 중간 신호가 또한 유도되는 것을 특징으로 하는 반도체 회로.
- 제2항에 있어서 , 상기 제2 회로는 차동 형태로 접속된 제1 및 제2 바이폴라 트랜지스터로 구성되는 차동 증폭기 회로를 포함하고, 상기 제1 바이폴라 트랜지스터는 베이스에서 상기 중간 신호를 수신하는 것을 특징으로 하는 반도체 회로.
- 제4항에 있어서, 상기 제2 회로는 차동 회로를 형성하도록 접속된 제1 및 제2 바이폴라 트랜지스터를 포함하고, 상기 제1 바이폴라 트랜지스터는 베이스에서 상기 중간 신호를 수신하고, 상기 제2 바이폴라 트랜지스터는 베이스에서 상기 추가 중간 신호를 수신하는 것을 특징으로 하는 반도체 회로.
- 제1항에 있어서, 상기 제1 회로는 상기 제1 센터 레벨을 나타내는 기준 전압을 또한 수신하며, 제1 전위선과 제1 노드 사이에 접속되는 제1 채널형의 제1 MOS 트랜지스터와, 상기 제1 노드와 제2 전위선 사이에 접속되는 제2 채널형의 제2 MOS 트랜지스터와, 상기 제1 전위선과 제2 노드 사이에 접속되는 상기 제1 채널형의 제3 MOS 트랜지스터와, 상기 제2 노드와 상기 제2 전위선 사이에 접속되는 상기 제2 채널형의 제4 MOS 트랜지스터를 포함하고, 상기 입력 신호는 상기 제1 및 제2 MOS 트랜지스터의 게이트들에 공통으로 공급되고, 상기 기준 전압은 상기 제3 및 제4 MOS 트랜지스터의 게이트들에 공통으로 공급되고, 상기 중간 신호는 상기 제1노드로부터 유도되는 것을 특징으로 하는 반도체 회로.
- 제7항에 있어서, 상기 제2 회로는 차동 회로를 형성하도록 접속된 제1 및 제2 바이폴라 트랜지스터를 포함하고, 상기 제1 바이폴라 트랜지스터는 베이스가 상기 제1 노드에 접속되어 있고, 상기 제2 바이폴라 트랜지스터는 베이스가 상기 제2 노드에 접속되어 있는 것을 특징으로 하는 반도체 회로.
- 소정 진폭의 제1 센터 전위를 갖는 입력 신호를 수신하기 위한 제1입력 단자, 상기 제1 입력 단자에 접속되며 상기 제1 센터 전위로부터 시프트된 제2 센터 전위를 갖는 반전 신호를 출력하는 인버터 및 상기 제1 입력 단자에 접속되며 상기 제1 센터 전위로부터 시프트된 상기 제2 센터 전위를 갖는 신호를 출력하는 버퍼를 포함하는 것을 특징으로 하는 입력 버퍼 회로.
- 제9항에 있어서, 기준 신호를 수신하는 제2 입력 단자를 더 포함하며, 상기 인버터는 제1 전원과 제1 출력 신호를 출력하는 제1 노드 사이에 도전로를 형성하는 제1 MOS 트랜지스터와, 상기 제1 노드와 제2 전원 사이에 도전로를 형성하는 제2 MOS 트랜지스터를 포함하고, 상기 버퍼는 상기 제1 전원과 제2 출력 신호를 출력하는 제2 노드 사이에 도전로를 형성하는 제3 MOS 트랜지스터와, 상기 제2 노드와 상기 제2 전원 사이에 도전로를 형성하는 제4 MOS 트랜지스터를 포함하며, 상기 제1 단자는 제1 MOS 트랜지스터에 게이트와 상기 제4 MOS 트랜지스터의 게이트에 접속되고, 상기 제2 단자는 상기 제2 MOS 트랜지스터의 게이트와, 상기 제3 MOS 트랜지스터의 게이트에 접속되어 있는 것을 특징으로 하는 입력 버퍼 회로.
- 제10항에 있어서, 상기 제1, 제2, 제3 및 제4 MOS 트랜지스터 각각은 N형인 것을 특징으로 하는 입력 버퍼 회로.
- 제10항에 있어서, 상기 제1, 제2, 제3 및 제4 MOS 트랜지스터 각각은 P형인 것을 특징으로 하는 입력 버퍼 회로.
- 제9항에 있어서, 기준 신호를 수신하는 제2 입력 단자를 더 포함하며, 상기 인버터는 제1 전원과 제1 출력 신호를 출력하는 제1 노드 사이에 도전로를 형성하는 제1 도전형의 제1MOS 트랜지스터와, 상기 제1 노드와 제2 전원 사이에 도전로를 형성하는 제2 도전형의 제2 MOS 트랜지스터를 포함하고, 상기 버퍼는 상기 제1 전원과 제2 출력 신호를 출력하는 제2 노드 사이에 도전로를 형성하는 상기 제1 도전형의 제3 MOS 트랜지스터와, 상기 제2 노드와 상기 제2 전원 사이에 도전로를 형성하는 상기 제2 도전형의 제4 MOS 트랜지스터를 포함하며, 상기 제1단자는 상기 제1 MOS 트랜지스터의 게이트와 상기 제2 MOS 트랜지스터의 게이트에 접속되고, 상기 제2단자는 상기 제3 M0S 트랜지스터의 게이트와 상기 제4 MOS 트랜지스터의 게이트에 접속되어 있는 것을 특징으로 하는 입력 버퍼 회로.
- 제13항에 있어서, 상기 제1 도전형은 P형이고, 상기 제2 도전형은 N형인 것을 특징으로 하는 입력 버퍼 회로.
- 제13항에 있어서, 상기 제1 도전형은 N형이고, 상기 제2 도전형은 P형인 것을 특징으로 하는 입력 버퍼 회로.
- 입력 데이터를 나타내는 한 쌍의 입력 신호를 수신하는 반도체 회로에 있어서, 제1 및 제2 전위선 사이에 직렬 접속된 제1 및 제2 MOS 트랜지스터와, 상기 제1 및 제2 전위선 사이에 직력 접속된 제3 및 제4 MOS 트랜지스터와, 상기 제1 내지 제4 MOS 트랜지스터 중 2개의 트랜지스터의 게이트들에 상기 한 쌍의 입력 신호 중 하나의 신호를 공급하기 위한 제1수단과, 상기 제1 내지 제4 MOS 트랜지스터 중 나머지 2개의 트랜지스터의 게이트들에 상기 한 쌍의 입력 신호 중 다른 하나의 신호를 공급하기 위한 제2 수단을 포함하는 것을 특징으로 하는 반도체 회로.
- 제16항에 있어서, 상기 제1 수단은 상기 제1 및 제3 MOS 트랜지스터의 상기 게이트들에 상기 한 쌍의 입력 신호 중 상기 하나의 신호를 공급하고, 상기 제2 수단은 상기 제2 및 제4 트랜지스터의 상기 게이트들에 상기 한 쌍의 입력 신호 중 상기 다른 하나의 신호를 공급하며, 상기 제1 내지 제4 트랜지스터 각각은 동일한 채널형으로 되어 있는 것을 특징으로 하는 반도체 회로.
- 제17항에 있어서, 상기 제1 내지 제4 트랜지스터는, 각각의 백 게이트가 상기 제1 및 제2 전위선 중 하나의 전위선에 공통 접속되어 있는 것을 특징으로 하는 반도체 회로.
- 제16항에 있어서, 상기 제1 수단은 상기 제1 및 제2 MOS 트랜지스터의 상기 게이트들에 상기 한 쌍의 입력 신호 중 상기 하나의 신호를 공급하고, 상기 제2 수단은 상기 제3 및 제4 MOS 트랜지스터의 상기 게이트들에 상기 한 쌍의 입력 신호 중 상기 다른 하나의 신호를 공급하며, 상기 제1 및 제3 MOS 트랜지스터는 제1 채널형으로 되어 있고, 상기 제2 및 제4 MOS 트랜지스터는 제2 채널형으로 되어 있는 것을 특징으로 하는 반도체 회로.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP95-193554 | 1995-07-28 | ||
JP7193554A JP2773692B2 (ja) | 1995-07-28 | 1995-07-28 | 入力バッファ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970008836A KR970008836A (ko) | 1997-02-24 |
KR100246164B1 true KR100246164B1 (ko) | 2000-03-15 |
Family
ID=16309984
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960030824A Expired - Fee Related KR100246164B1 (ko) | 1995-07-28 | 1996-07-27 | 고속에서 저전류 소모로 저진폭 입력 신호의 증폭이 가능한 입력버퍼 회로를 포함하는 반도체 소자 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5900745A (ko) |
JP (1) | JP2773692B2 (ko) |
KR (1) | KR100246164B1 (ko) |
TW (1) | TW299498B (ko) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6144218A (en) * | 1998-01-23 | 2000-11-07 | Intel Corporation | High speed analog compensated input buffer |
EP0989673A3 (en) * | 1998-09-16 | 2001-02-07 | Microchip Technology Inc. | Low power digital input circuit |
US6424177B1 (en) | 1999-06-28 | 2002-07-23 | Broadcom Corporation | Universal single-ended parallel bus |
US6483347B1 (en) | 2001-07-11 | 2002-11-19 | Micron Technology, Inc. | High speed digital signal buffer and method |
US6624999B1 (en) * | 2001-11-20 | 2003-09-23 | Intel Corporation | Electrostatic discharge protection using inductors |
KR100444179B1 (ko) * | 2002-01-16 | 2004-08-09 | 한국전자통신연구원 | 반전 회로를 이용한 국부 발진기 발룬 |
EP1376867A1 (en) * | 2002-06-19 | 2004-01-02 | Alcatel | Differential high speed cmos to ecl logic converter |
EP1445863B1 (en) * | 2003-02-05 | 2010-01-06 | Alcatel Lucent | ECL circuit with variable current source |
JP4230881B2 (ja) | 2003-10-23 | 2009-02-25 | 富士通マイクロエレクトロニクス株式会社 | 半導体集積回路、及びレベル変換回路 |
US7373090B2 (en) * | 2004-03-26 | 2008-05-13 | Intel Corporation | Modulator driver circuit with selectable on-chip termination |
JP4571431B2 (ja) * | 2004-04-30 | 2010-10-27 | ルネサスエレクトロニクス株式会社 | 信号増幅回路 |
US7327620B2 (en) * | 2004-06-10 | 2008-02-05 | Mircon Technology, Inc. | Differential input buffer for receiving signals relevant to low power |
KR100587689B1 (ko) * | 2004-08-09 | 2006-06-08 | 삼성전자주식회사 | 반도체 장치에 적합한 레벨 시프트 회로 |
DE102005038001A1 (de) * | 2004-08-09 | 2006-07-13 | Samsung Electronics Co., Ltd., Suwon | Spannungspegelwandlerschaltkreis und Verfahren zur Pegelwandlung |
US7215173B2 (en) * | 2005-01-31 | 2007-05-08 | Intel Corporation | Low-swing level shifter |
WO2007019066A2 (en) * | 2005-08-04 | 2007-02-15 | Mau-Chung Frank Chang | Phase coherent differential structures |
JP5266156B2 (ja) * | 2009-07-31 | 2013-08-21 | ルネサスエレクトロニクス株式会社 | 差動増幅器 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4667165A (en) * | 1986-02-19 | 1987-05-19 | Advanced Micro Devices, Inc. | High-speed full differential amplifier with common mode rejection |
JPH0713857B2 (ja) * | 1988-06-27 | 1995-02-15 | 三菱電機株式会社 | 半導体記憶装置 |
JPH02246516A (ja) * | 1989-03-20 | 1990-10-02 | Hitachi Ltd | 半導体装置 |
US5264743A (en) * | 1989-12-08 | 1993-11-23 | Hitachi, Ltd. | Semiconductor memory operating with low supply voltage |
JP2758259B2 (ja) * | 1990-09-27 | 1998-05-28 | 株式会社東芝 | バッファ回路 |
JP2666604B2 (ja) * | 1991-05-31 | 1997-10-22 | 株式会社日立製作所 | 差動増幅器およびこれを用いたラッチ回路並びにラッチ回路を用いたメモリ装置及びその情報読み出し方法 |
JPH0729373A (ja) * | 1993-07-08 | 1995-01-31 | Mitsubishi Electric Corp | 半導体記憶装置 |
-
1995
- 1995-07-28 JP JP7193554A patent/JP2773692B2/ja not_active Expired - Fee Related
-
1996
- 1996-07-27 KR KR1019960030824A patent/KR100246164B1/ko not_active Expired - Fee Related
- 1996-07-27 TW TW085109168A patent/TW299498B/zh active
- 1996-07-29 US US08/687,964 patent/US5900745A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
TW299498B (ko) | 1997-03-01 |
US5900745A (en) | 1999-05-04 |
JPH0946209A (ja) | 1997-02-14 |
JP2773692B2 (ja) | 1998-07-09 |
KR970008836A (ko) | 1997-02-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100246164B1 (ko) | 고속에서 저전류 소모로 저진폭 입력 신호의 증폭이 가능한 입력버퍼 회로를 포함하는 반도체 소자 | |
US6717448B2 (en) | Data output method and data output circuit for applying reduced precharge level | |
US6037816A (en) | Signal transmitting circuit, signal receiving circuit, signal transmitting/receiving circuit, signal transmitting method, signal receiving method, signal transmitting/receiving method, semiconductor integrated circuit, and control method thereof | |
KR940006965B1 (ko) | 출력회로 | |
US6798243B1 (en) | Apparatus and method for level-shifting input receiver circuit from high external voltage to low internal supply voltage | |
CN210168031U (zh) | 一种电路 | |
US6094074A (en) | High speed common mode logic circuit | |
CN110401438B (zh) | 具有晶体管有条件本体偏置的电平移位电路 | |
US5148061A (en) | ECL to CMOS translation and latch logic circuit | |
JP4680448B2 (ja) | 高速サンプリングレシーバー | |
US11677370B2 (en) | Lower-skew receiver circuit with RF immunity for controller area network (CAN) | |
US6188244B1 (en) | Hysteresis input buffer | |
JPH06204844A (ja) | ECL−BiCMOS/CMOSトランスレータ | |
GB2266420A (en) | ECL to CMOS converter using BiCMOS | |
US10181854B1 (en) | Low power input buffer using flipped gate MOS | |
US5214317A (en) | CMOS to ECL translator with incorporated latch | |
US5469097A (en) | Translator circuit with symmetrical switching delays | |
US5880617A (en) | Level conversion circuit and semiconductor integrated circuit | |
US6194933B1 (en) | Input circuit for decreased phase lag | |
JPH06236685A (ja) | Atdを生成するアドレス・バッファ | |
JP3487631B2 (ja) | ドライバ回路を具える電子回路 | |
US5218244A (en) | Logic level converter circuit | |
JP3320757B2 (ja) | 電圧を変換するための装置及び方法 | |
US5446400A (en) | GTL compatible BICMOS input stage | |
JP2795046B2 (ja) | 出力バッファ回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
PG1601 | Publication of registration |
St.27 status event code: A-4-4-Q10-Q13-nap-PG1601 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R14-asn-PN2301 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 |
|
FPAY | Annual fee payment |
Payment date: 20051123 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20061204 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20061204 |