KR100192065B1 - 반도체 집적회로장치 - Google Patents
반도체 집적회로장치 Download PDFInfo
- Publication number
- KR100192065B1 KR100192065B1 KR1019910006468A KR910006468A KR100192065B1 KR 100192065 B1 KR100192065 B1 KR 100192065B1 KR 1019910006468 A KR1019910006468 A KR 1019910006468A KR 910006468 A KR910006468 A KR 910006468A KR 100192065 B1 KR100192065 B1 KR 100192065B1
- Authority
- KR
- South Korea
- Prior art keywords
- wiring
- layer
- integrated circuit
- semiconductor integrated
- circuit device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/528—Layout of the interconnection structure
- H01L23/5286—Arrangements of power or ground buses
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/10—Integrated device layouts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3011—Impedance
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Geometry (AREA)
- Manufacturing & Machinery (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
Description
Claims (22)
- 그 주면에 여러개의 반도체소자를 갖는 반도체기판, 상기 반도체기판상에 형성되고, 주된 연장방향이 X방향으로 규정된 제1배선층으로 형성된 제1배선, 주된 연장방향이 Y방향으로 규정되어 있고 상기 제1배선층상에 형성된 제2배선층으로 형성된 제2배선, 상기 반도체기판상에 형성되고, 상기 제1배선 및 제2배선에 의해서 내부배선된 여러개의 기능블럭 및 주된 배선방향이 상기 제2배선과 동일하고 상기 제2배선층상에 형성된 제3배선층으로 형성된 제3배선을 갖는 반도체집적회로장치.
- 그 주면에 여러개의 반도체소자를 갖는 반도체기판, 상기 반도체기판상에 형성되고, X방향 및 Y방향으로 배열된 여러개의 기능블럭, 상기 Y방향으로 배열된 기능블럭 사이에 위치하는 배선채널영역, 상기 배선채널영역에 형성되고, 주된 연장방향이 X방향으로 규정되고, 상기 반도체기판상에 형성된 제1배선층으로 형성되어 있는 제1배선, 상기 배선채널영역에 형성되고, 주된 연장방향이 Y방향으로 규정되고, 상기 제1배선층상에 형성된 제2배선층으로 형성되어 있는 제2배선 및 상기 배선채널영역에 형성되고, 주된 연장방향이 Y방향으로 규정되고, 상기 제2배선층상에 형성된 제3배선층으로 형성되어 있는 제3배선을 갖는 반도체집적회로장치.
- 제2항에 있어서, 상기 여러개의 기능블럭은 각각 구형영역에 포함되고, 개개의 구형영역은 Y방향의 길이가 서로 동일하게 정의된 반도체집적회로장치.
- 제1항에 있어서, 상기 제1, 제2 및 제3배선층은 금속배선층인 반도체집적회로장치.
- 4각형의 주면을 갖는 반도체기판, 상기 반도체기판에 형성된 여러개의 기능블럭, 상기 반도체기판의 주면의 하나의 변부에 형성된 제1전위공급전극, 상기 반도체기판의 주면의 하나의 변부에 대향하는 다른쪽의 변부에 분리배치된 제2전위공급전극, 상기 제1전위공급전극에서 분기해서 여러개의 기능블럭으로 제1전위를 병렬적으로 공급하는 여러개의 제1전위공급배선 및 상기 제2전위공급전극에서 분기해서 여러개의 기능블럭으로 제2전위를 병렬적으로 공급하는 여러개의 제2전위공급배선을 갖고, 상기 제1전위공급배선은 제1전위공급전극 근방의 하나의 변부 근방에 있어서 그것과 평행한 제1연장방향과 이것과 직각인 방향으로써 소정의 기능블럭에 이르는 제2연장방향을 갖고, 상기 제2전위공급배선은 제2전위공급전극 근방의 하나의 변부 근방에 있어서 그것과 평행한 제1연장방향과 이것과 직각인 방향으로써 소정의 기능블럭에 이르는 제2연장방향을 갖는 반도체집적회로장치.
- 제5항에 있어서, 상기 제1전위공급배선 및 제2전위공급배선은 동일 배선층에 포함되어 이루어지는 반도체집적회로장치.
- 제6항에 있어서, 각 배선층마다 배선의 주된 연장방향이 규정된 제1∼제3배선층을 또 갖고, 제1배선층 및 그 위에 형성된 제2배선층은 상기 기능블럭내부의 배선을 포함하고, 상기 제2배선층상에 형성된 제3배선층은 상기 전위공급전극에서 기능블럭으로 소정의 전위를 공급하는 상기 제1 및 제2전위공급배선을 포함하는 반도체집적회로장치.
- 제7항에 있어서, 서로 인접하는 상기 제2 및 제3배선층의 배선은 그 주된 연장방향이 동일하게 규정되어 이루어지는 반도체집적회로장치.
- 제8항에 있어서, 소정의 주파수성분을 갖는 신호를 처리하는 아날로그 신호 처리부를 또 갖는 반도체집적회로장치.
- 제8항에 있어서, 상기 제1, 제2 및 제3배선층은 금속배선층인 반도체집적회로장치.
- 제8항에 있어서, 상기 제3배선층으로 형성된 제3배선은 상기 기능블럭상을 연장하는 반도체집적회로장치.
- 제11항에 있어서, 상기 여러개의 기능블럭은 각각 구형영역에 포함되고, 개개의 구형영역은 제3배선이 연장하는 방향의 길이가 동일한 반도체집적회로장치.
- 제12항에 있어서, 상기 제1 및 제2전위공급전극은 각각 본딩패드전극인 반도체집적회로장치.
- 제13항에 있어서, 상기 제1전위공급배선은 전원배선이고, 상기 제2전위공급배선은 접지배선인 반도체집적회로장치.
- 제14항에 있어서, 상기 제1 및 제2전위공급배선에 의한 기능블럭으로의 전위공급경로를 전원패드와 같은 전위공급전극을 기점으로 여러개의 전위배선을 분기시켜서 종단시키는 반도체집적회로장치.
- 반도체기판상에 있어서 X 및 Y방향으로 배치되고, Y방향에 있어서 그 폭이 동일한 여러개의 4각형의 기능블럭, Y방향에 있어서 상기 기능블럭사이에 배치되고, X방향으로 연장하는 배선채널, 제1금속층으로 이루어지고, 상기 기능블럭 및 배선채널에 있어서 주로 X방향으로 연장하는 제1배선, 상기 제1배선층상에 형성된 제2금속층으로 이루어지고, 상기 기능블럭 및 상기 배선채널에 있어서 주로 Y방향으로 연장하는 제2배선, 상기 제2금속층상에 형성된 제3금속층으로 이루어지는 제3배선 및 제3금속층으로 이루어지는 제1전극을 갖고, 상기 제3배선은 상기 제1전극에서 상기 기능블럭으로 연장해서 상기 기능블럭으로 제1전위를 공급함과 동시에 상기 기능블럭 및 배선채널상을 Y방향으로 연장하고, X방향으로 배치된 상기 기능블럭사이는 상기 제1 및 제2배선에 의해 전기적으로 접속되고, Y방향으로 배치된 기능블럭사이는 상기 제2배선에 의해 전기적으로 접속되어 있는 반도체집적회로장치.
- 제16항에 있어서, 상기 제1금속층과 제2금속층사이에 형성된 제1절연막 및 제2금속층과 제3금속층사이에 형성된 제2절연막을 또 갖는 반도체집적회로장치.
- 제17항에 있어서, 상기 제3배선은 Y방향에 있어서 인접하고 있지 않은 2개의 기능블럭사이를 전기적으로 접속하는 반도체집적회로장치.
- 제18항에 있어서, X방향에 있어서 인접하는 2개의 기능블럭은 상기 제1배선만으로 접속되는 반도체집적회로장치.
- 제19항에 있어서, 상기 금속층은 알루미늄인 반도체집적회로장치.
- 제16항에 있어서, 상기 제3금속층으로 형성된 제4배선 및 제3금속층으로 형성된 제2전극을 또 갖고, 상기 제4배선은 상기 제2전극에서 상기 기능블럭으로 연장해서 상기 기능블럭으로 제1전위와 다른 제2전위를 공급함과 동시에 상기 기능블럭 및 배선채널상을 Y방향으로 연장하는 반도체집적회로장치.
- 제21항에 있어서, 상기 기능블럭내에 있어서 X방향으로 연장하는 제5, 제6배선을 또 갖고, 상기 제5배선은 상기 제3배선을 거쳐서 상기 제1전극에 전기적으로 접속되어 있고, 상기 제6배선은 상기 제4배선을 거쳐서 상기 제2전극에 전기적으로 접속되어 있는 반도체집적회로장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2113693A JPH0410624A (ja) | 1990-04-27 | 1990-04-27 | 半導体集積回路 |
JP2-113693 | 1990-04-27 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR910019209A KR910019209A (ko) | 1991-11-30 |
KR100192065B1 true KR100192065B1 (ko) | 1999-06-15 |
Family
ID=14618791
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910006468A Expired - Fee Related KR100192065B1 (ko) | 1990-04-27 | 1991-04-23 | 반도체 집적회로장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5300798A (ko) |
JP (1) | JPH0410624A (ko) |
KR (1) | KR100192065B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100450334B1 (ko) * | 2000-12-06 | 2004-10-01 | 샤프 가부시키가이샤 | 반도체 장치 및 그 제조 방법 |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06326194A (ja) * | 1993-05-17 | 1994-11-25 | Mitsubishi Electric Corp | 半導体集積回路装置 |
US5663677A (en) * | 1995-03-30 | 1997-09-02 | Lucent Technologies Inc. | Integrated circuit multi-level interconnection technique |
JP4027438B2 (ja) * | 1995-05-25 | 2007-12-26 | 三菱電機株式会社 | 半導体装置 |
JPH1092857A (ja) | 1996-09-10 | 1998-04-10 | Mitsubishi Electric Corp | 半導体パッケージ |
US6683336B1 (en) | 1996-12-27 | 2004-01-27 | Kabushiki Kaisha Toshiba | Semiconductor integrated circuit, supply method for supplying multiple supply voltages in semiconductor integrated circuit, and record medium for storing program of supply method for supplying multiple supply voltages in semiconductor integrated circuit |
US6025616A (en) * | 1997-06-25 | 2000-02-15 | Honeywell Inc. | Power distribution system for semiconductor die |
JPH11135634A (ja) * | 1997-10-28 | 1999-05-21 | Nec Ic Microcomput Syst Ltd | 半導体装置配線の処理方法、および、半導体装置配線の処理プログラムを記録した記録媒体 |
JP3105857B2 (ja) * | 1998-01-26 | 2000-11-06 | 日本電気アイシーマイコンシステム株式会社 | 半導体集積回路装置のレイアウト方法及び半導体集積回路装置 |
JP3356122B2 (ja) * | 1999-07-08 | 2002-12-09 | 日本電気株式会社 | システム半導体装置及びシステム半導体装置の製造方法 |
JP2001319974A (ja) * | 2000-05-08 | 2001-11-16 | Nec Corp | 半導体装置とその製造方法 |
JP3569681B2 (ja) * | 2001-02-02 | 2004-09-22 | 株式会社半導体理工学研究センター | 半導体集積回路における電源電流波形の解析方法及び解析装置 |
JP3511171B2 (ja) * | 2001-03-30 | 2004-03-29 | 富士通カンタムデバイス株式会社 | 高周波半導体装置 |
US7571408B1 (en) * | 2005-03-09 | 2009-08-04 | Cadence Design Systems, Inc. | Methods and apparatus for diagonal route shielding |
US20070090385A1 (en) * | 2005-10-21 | 2007-04-26 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
JP2013093345A (ja) * | 2011-10-24 | 2013-05-16 | Hitachi Ltd | 光モジュールおよび多層基板 |
JP5819737B2 (ja) * | 2012-01-20 | 2015-11-24 | 株式会社日立製作所 | 半導体装置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0673363B2 (ja) * | 1984-07-02 | 1994-09-14 | 株式会社東芝 | システムlsiの設計方法 |
US4606781A (en) * | 1984-10-18 | 1986-08-19 | Motorola, Inc. | Method for resistor trimming by metal migration |
JPH0644593B2 (ja) * | 1984-11-09 | 1994-06-08 | 株式会社東芝 | 半導体集積回路装置 |
JPS6267851A (ja) * | 1985-09-20 | 1987-03-27 | Hitachi Ltd | 半導体集積回路装置 |
US4864381A (en) * | 1986-06-23 | 1989-09-05 | Harris Corporation | Hierarchical variable die size gate array architecture |
JPH073840B2 (ja) * | 1987-08-31 | 1995-01-18 | 株式会社東芝 | 半導体集積回路 |
JPH01154533A (ja) * | 1987-12-11 | 1989-06-16 | Nec Corp | 半導体集積回路装置 |
JPH021928A (ja) * | 1988-06-10 | 1990-01-08 | Toshiba Corp | 半導体集積回路 |
-
1990
- 1990-04-27 JP JP2113693A patent/JPH0410624A/ja active Pending
-
1991
- 1991-04-23 KR KR1019910006468A patent/KR100192065B1/ko not_active Expired - Fee Related
-
1992
- 1992-11-17 US US07/978,293 patent/US5300798A/en not_active Expired - Lifetime
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100450334B1 (ko) * | 2000-12-06 | 2004-10-01 | 샤프 가부시키가이샤 | 반도체 장치 및 그 제조 방법 |
Also Published As
Publication number | Publication date |
---|---|
US5300798A (en) | 1994-04-05 |
JPH0410624A (ja) | 1992-01-14 |
KR910019209A (ko) | 1991-11-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100192065B1 (ko) | 반도체 집적회로장치 | |
US5686764A (en) | Flip chip package with reduced number of package layers | |
US6278148B1 (en) | Semiconductor device having a shielding conductor | |
US6538336B1 (en) | Wirebond assembly for high-speed integrated circuits | |
US7129574B2 (en) | Multi-power ring chip scale package for system level integration | |
US5994766A (en) | Flip chip circuit arrangement with redistribution layer that minimizes crosstalk | |
US5216280A (en) | Semiconductor integrated circuit device having pads at periphery of semiconductor chip | |
KR100282973B1 (ko) | 반도체장치 | |
JP2580301B2 (ja) | 半導体集積回路装置 | |
US6815621B2 (en) | Chip scale package, printed circuit board, and method of designing a printed circuit board | |
US20090091019A1 (en) | Memory Packages Having Stair Step Interconnection Layers | |
US6091089A (en) | Semiconductor integrated circuit device | |
JP2005093575A (ja) | 半導体集積回路装置と配線レイアウト方法 | |
US20220148962A1 (en) | Connection of several circuits of an electronic chip | |
US7288846B2 (en) | Semiconductor chip having pads with plural junctions for different assembly methods | |
US11158597B2 (en) | Electronic device including through conductors in sealing body | |
US5448088A (en) | Semiconductor integrated circuit having lengthened connection pins for connection to external wirings | |
US5434436A (en) | Master-slice type semiconductor integrated circuit device having multi-power supply voltage | |
JPH0974172A (ja) | 半導体装置 | |
US9070550B2 (en) | Semiconductor device and manufacturing method thereof | |
JPH10284605A (ja) | 半導体集積回路およびセルベース方式によりレイアウト設計された半導体集積回路 | |
JP2004363339A (ja) | 半導体装置 | |
JPH0582717A (ja) | 半導体集積回路装置 | |
US6084256A (en) | Semiconductor integrated circuit device | |
JP2839722B2 (ja) | 集積回路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
A201 | Request for examination | ||
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-3-3-R10-R18-oth-X000 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
PG1601 | Publication of registration |
St.27 status event code: A-4-4-Q10-Q13-nap-PG1601 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20020129 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20020129 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |